First publishment of Shimabara Audio Codec Controller library. Including code for ADAU1361 and UMB-ADAU1361A. Working pretty fine. Checked with LPCXpresso 4337 and Unzen_lpc4337
Dependents: unzen_sample_LPC4088_quickstart unzen_sample_lpcxpresso_4337_callbacks unzen_sample_nucleo_f746 unzen_delay_sample_nucleo_f746 ... more
shimabaraは、mbedからオーディオ・コーデックのハードウェアを操作するクラス・ライブラリです。このライブラリは雲仙オーディオ・フレームワークと共に使うことを想定して開発しましたが、独立して使うことも可能です。
使い方
shimabaraは BaseAudioCodec, ADAU1361, UMB_ADAU1361Aの三つのクラスを定義しています。いずれのクラスも名前空間simabaraに属しています。実際のアプリケーションで使用するのはshimabara::UMB_ADAU1361Aだけで、このクラスはアクアシグナルのUMB-ADAU1361-Aに対応しています。ヘッダーファイルは umb_adau1361a.hです。
shimabara::UMB_ADAU1361Aのコンストラクタは三つの引数を受け取ります。
- Fs はサンプル周波数です。これはenum Fs_type型の引数で、やはり名前空間shimabaraに属しています。
- controller はADAU1361Aが接続されているI2Cポートに対応するI2Cオブジェクトを与えます。shimabaraはこのポートを通してCODECと通信します。
- Addrには、コーデックのI2Cアドレスを与えます。現時点ではこの引数は0x38固定です。
コンストラクタでオブジェクトを初期化したら、start()メソッドを呼んでください。これでshimabaraはコーデックと通信し、I2Sモードでの動作が始まります。
参考リンク
- 『雲仙』 オーディオ・フレームワーク
- skeleton_unzen_nucleo_f746 Nucleo F746ZGおよびUI基板を使う場合のスケルトンプログラム。F746を使う方はここから読み始めると良いでしょう。
Diff: umb_adau1361a.cpp
- Revision:
- 1:ea6d442bd68a
- Child:
- 2:fba0b8afebf0
--- /dev/null Thu Jan 01 00:00:00 1970 +0000 +++ b/umb_adau1361a.cpp Sun May 08 09:52:42 2016 +0000 @@ -0,0 +1,90 @@ +#include "umb_adau1361a.h" + +namespace audiocodec +{ + + + // 48kHz PLL setting for 12MHz input + // Denominator : 0x7D = 125 + // Nunerator : 0x0c = 12 + // Fractional PLL, *4 multiplying + // PLL Enable : Freq is 12Mhz * ( 4 + 12/125 ) = 49.125Mhz (1024 core clock) + static const char init_pll_48[] = {0x40, 0x02, 0x00, 0x7D, 0x00, 0x0C, 0x21, 0x01}; + // R17: Converter 0, SRC = 1 * core clock + static const char init_src_48[] = {0x40, 0x17, 0x00}; + + // 96kHz PLL setting for 12MHz input +#define init_pll_96 init_pll_48 + // R17: Converter 0, SRC = 1 * core clock + static const char init_src_96[] = {0x40, 0x17, 0x06}; + + + // 32kHz PLL setting for 12MHz input +#define init_pll_32 init_pll_48 + // R17: Converter 0, SRC = 1 * core clock + static const char init_src_32[] = {0x40, 0x17, 0x05}; + + + // 44.1kHz PLL setting for 12MHz input + // Denominator : 0x271 = 625 + // Nunerator : 0x1dd = 447 + // Fractional PLL, *3 multiplying + // PLL Enable : Freq is 12Mhz * ( 3 + 477/625 ) = 45.1584Mhz (1024 core clock) + static const char init_pll_441[] = {0x40, 0x02, 0x02, 0x71, 0x01, 0xDD, 0x19, 0x01}; + // R17: Converter 0, SRC = 1 * core clock +#define init_src_441 init_src_48 + + // Set UMB_ADAU1361A. No mono output, No cross channel Mix, No analog path through. + static const char config_UMB_ADAU1361A[][3] = + { + // Configuration for UMB-ADAU1361-A http://dsps.shop-pro.jp/?pid=82798273 + {0x40, 0x0a, 0x0B}, // R4: Rec Mixer Left 0, Mixer enable, LINNG 0dB + {0x40, 0x0c, 0x0B}, // R6: Rec Mixer Right 0, Mixer enable, RINNG 0dB + {0x40, 0x15, 0x01}, // R15:Serial Port control, Set code as Master mode I2S. + {0x40, 0x19, 0x63}, // R19:ADC Control. Enable ADC, Both Cannel ADC on, HPF on + {0x40, 0x29, 0x03}, // R35:Left Right Play back enable. Play back power Management + {0x40, 0x2a, 0x03}, // R36:DAC Control 0. Enable DAC. Both channels on. + {0x40, 0x1c, 0x21}, // R22:MIXER 3, Left DAC Mixer (set L DAC to L Mixer ) + {0x40, 0x1e, 0x41}, // R24:MIXER 4, Right DAC Mixer (set R DAC to R Mixer ) + {0x40, 0x20, 0x03}, // R26:MIXER 5, Left out mixer. L out MIX5G3 and enable + {0x40, 0x21, 0x09}, // R27:MIXER 6, Right out mixer. R out MIX6G4 and enable. + }; + + // Clear PLL regsiter and then, set up PLL registers for given Fs. + void UMB_ADAU1361A::configure_pll(void) + { + // set Fs ( xternal clock in is 12MHz ) + switch ( fs ) // fs is member variable. + { + case Fs_96: + send_command( init_pll_96, sizeof(init_pll_96) ); + wait_pll_lock(); + send_command( init_src_96, sizeof(init_src_96) ); + break; + case Fs_441: + send_command( init_pll_441, sizeof(init_pll_441) ); + wait_pll_lock(); + send_command( init_src_441, sizeof(init_src_441) ); + break; + case Fs_32: + send_command( init_pll_32, sizeof(init_pll_32) ); + wait_pll_lock(); + send_command( init_src_32, sizeof(init_src_32) ); + break; + case Fs_48: + default: + send_command( init_pll_48, sizeof(init_pll_48) ); + wait_pll_lock(); + send_command( init_src_48, sizeof(init_src_48) ); + break; + } + + } + + void UMB_ADAU1361A::configure_board(void) + { + send_command_table( config_UMB_ADAU1361A, sizeof(config_UMB_ADAU1361A)/3 ); + } + +} + \ No newline at end of file