Fork of the official mbed C/C SDK provides the software platform and libraries to build your applications for RenBED.
Dependents: 1-RenBuggyTimed RenBED_RGB RenBED_RGB_PWM RenBED_RGB
Fork of mbed by
TARGET_EFM32GG_STK3700/efm32gg_emu.h@98:8ab26030e058, 2015-04-29 (annotated)
- Committer:
- Kojto
- Date:
- Wed Apr 29 10:16:23 2015 +0100
- Revision:
- 98:8ab26030e058
- Child:
- 113:f141b2784e32
Release 98 of the mbed library
Changes:
- Silabs new targets (Giant, Zero, Happy, Leopard, Wonder Geckos)
- Asynchronous SPI, I2C, Serial
- LowPower classes
- Nordic - nordic SDK v8.0 update
- Teensy - gcc arm fix for startup
- Nucleo F411 - usb freq fix
Who changed what in which revision?
User | Revision | Line number | New contents of line |
---|---|---|---|
Kojto | 98:8ab26030e058 | 1 | /**************************************************************************//** |
Kojto | 98:8ab26030e058 | 2 | * @file efm32gg_emu.h |
Kojto | 98:8ab26030e058 | 3 | * @brief EFM32GG_EMU register and bit field definitions |
Kojto | 98:8ab26030e058 | 4 | * @version 3.20.6 |
Kojto | 98:8ab26030e058 | 5 | ****************************************************************************** |
Kojto | 98:8ab26030e058 | 6 | * @section License |
Kojto | 98:8ab26030e058 | 7 | * <b>(C) Copyright 2014 Silicon Laboratories, Inc. http://www.silabs.com</b> |
Kojto | 98:8ab26030e058 | 8 | ****************************************************************************** |
Kojto | 98:8ab26030e058 | 9 | * |
Kojto | 98:8ab26030e058 | 10 | * Permission is granted to anyone to use this software for any purpose, |
Kojto | 98:8ab26030e058 | 11 | * including commercial applications, and to alter it and redistribute it |
Kojto | 98:8ab26030e058 | 12 | * freely, subject to the following restrictions: |
Kojto | 98:8ab26030e058 | 13 | * |
Kojto | 98:8ab26030e058 | 14 | * 1. The origin of this software must not be misrepresented; you must not |
Kojto | 98:8ab26030e058 | 15 | * claim that you wrote the original software.@n |
Kojto | 98:8ab26030e058 | 16 | * 2. Altered source versions must be plainly marked as such, and must not be |
Kojto | 98:8ab26030e058 | 17 | * misrepresented as being the original software.@n |
Kojto | 98:8ab26030e058 | 18 | * 3. This notice may not be removed or altered from any source distribution. |
Kojto | 98:8ab26030e058 | 19 | * |
Kojto | 98:8ab26030e058 | 20 | * DISCLAIMER OF WARRANTY/LIMITATION OF REMEDIES: Silicon Laboratories, Inc. |
Kojto | 98:8ab26030e058 | 21 | * has no obligation to support this Software. Silicon Laboratories, Inc. is |
Kojto | 98:8ab26030e058 | 22 | * providing the Software "AS IS", with no express or implied warranties of any |
Kojto | 98:8ab26030e058 | 23 | * kind, including, but not limited to, any implied warranties of |
Kojto | 98:8ab26030e058 | 24 | * merchantability or fitness for any particular purpose or warranties against |
Kojto | 98:8ab26030e058 | 25 | * infringement of any proprietary rights of a third party. |
Kojto | 98:8ab26030e058 | 26 | * |
Kojto | 98:8ab26030e058 | 27 | * Silicon Laboratories, Inc. will not be liable for any consequential, |
Kojto | 98:8ab26030e058 | 28 | * incidental, or special damages, or any other relief, or for any claim by |
Kojto | 98:8ab26030e058 | 29 | * any third party, arising from your use of this Software. |
Kojto | 98:8ab26030e058 | 30 | * |
Kojto | 98:8ab26030e058 | 31 | *****************************************************************************/ |
Kojto | 98:8ab26030e058 | 32 | /**************************************************************************//** |
Kojto | 98:8ab26030e058 | 33 | * @defgroup EFM32GG_EMU |
Kojto | 98:8ab26030e058 | 34 | * @{ |
Kojto | 98:8ab26030e058 | 35 | * @brief EFM32GG_EMU Register Declaration |
Kojto | 98:8ab26030e058 | 36 | *****************************************************************************/ |
Kojto | 98:8ab26030e058 | 37 | typedef struct |
Kojto | 98:8ab26030e058 | 38 | { |
Kojto | 98:8ab26030e058 | 39 | __IO uint32_t CTRL; /**< Control Register */ |
Kojto | 98:8ab26030e058 | 40 | __IO uint32_t MEMCTRL; /**< Memory Control Register */ |
Kojto | 98:8ab26030e058 | 41 | __IO uint32_t LOCK; /**< Configuration Lock Register */ |
Kojto | 98:8ab26030e058 | 42 | |
Kojto | 98:8ab26030e058 | 43 | uint32_t RESERVED0[6]; /**< Reserved for future use **/ |
Kojto | 98:8ab26030e058 | 44 | __IO uint32_t AUXCTRL; /**< Auxiliary Control Register */ |
Kojto | 98:8ab26030e058 | 45 | |
Kojto | 98:8ab26030e058 | 46 | uint32_t RESERVED1[1]; /**< Reserved for future use **/ |
Kojto | 98:8ab26030e058 | 47 | __IO uint32_t EM4CONF; /**< Energy mode 4 configuration register */ |
Kojto | 98:8ab26030e058 | 48 | __IO uint32_t BUCTRL; /**< Backup Power configuration register */ |
Kojto | 98:8ab26030e058 | 49 | __IO uint32_t PWRCONF; /**< Power connection configuration register */ |
Kojto | 98:8ab26030e058 | 50 | __IO uint32_t BUINACT; /**< Backup mode inactive configuration register */ |
Kojto | 98:8ab26030e058 | 51 | __IO uint32_t BUACT; /**< Backup mode active configuration register */ |
Kojto | 98:8ab26030e058 | 52 | __I uint32_t STATUS; /**< Status register */ |
Kojto | 98:8ab26030e058 | 53 | __IO uint32_t ROUTE; /**< I/O Routing Register */ |
Kojto | 98:8ab26030e058 | 54 | __I uint32_t IF; /**< Interrupt Flag Register */ |
Kojto | 98:8ab26030e058 | 55 | __IO uint32_t IFS; /**< Interrupt Flag Set Register */ |
Kojto | 98:8ab26030e058 | 56 | __IO uint32_t IFC; /**< Interrupt Flag Clear Register */ |
Kojto | 98:8ab26030e058 | 57 | __IO uint32_t IEN; /**< Interrupt Enable Register */ |
Kojto | 98:8ab26030e058 | 58 | __IO uint32_t BUBODBUVINCAL; /**< BU_VIN Backup BOD calibration */ |
Kojto | 98:8ab26030e058 | 59 | __IO uint32_t BUBODUNREGCAL; /**< Unregulated power Backup BOD calibration */ |
Kojto | 98:8ab26030e058 | 60 | } EMU_TypeDef; /** @} */ |
Kojto | 98:8ab26030e058 | 61 | |
Kojto | 98:8ab26030e058 | 62 | /**************************************************************************//** |
Kojto | 98:8ab26030e058 | 63 | * @defgroup EFM32GG_EMU_BitFields |
Kojto | 98:8ab26030e058 | 64 | * @{ |
Kojto | 98:8ab26030e058 | 65 | *****************************************************************************/ |
Kojto | 98:8ab26030e058 | 66 | |
Kojto | 98:8ab26030e058 | 67 | /* Bit fields for EMU CTRL */ |
Kojto | 98:8ab26030e058 | 68 | #define _EMU_CTRL_RESETVALUE 0x00000000UL /**< Default value for EMU_CTRL */ |
Kojto | 98:8ab26030e058 | 69 | #define _EMU_CTRL_MASK 0x0000000FUL /**< Mask for EMU_CTRL */ |
Kojto | 98:8ab26030e058 | 70 | #define EMU_CTRL_EMVREG (0x1UL << 0) /**< Energy Mode Voltage Regulator Control */ |
Kojto | 98:8ab26030e058 | 71 | #define _EMU_CTRL_EMVREG_SHIFT 0 /**< Shift value for EMU_EMVREG */ |
Kojto | 98:8ab26030e058 | 72 | #define _EMU_CTRL_EMVREG_MASK 0x1UL /**< Bit mask for EMU_EMVREG */ |
Kojto | 98:8ab26030e058 | 73 | #define _EMU_CTRL_EMVREG_DEFAULT 0x00000000UL /**< Mode DEFAULT for EMU_CTRL */ |
Kojto | 98:8ab26030e058 | 74 | #define _EMU_CTRL_EMVREG_REDUCED 0x00000000UL /**< Mode REDUCED for EMU_CTRL */ |
Kojto | 98:8ab26030e058 | 75 | #define _EMU_CTRL_EMVREG_FULL 0x00000001UL /**< Mode FULL for EMU_CTRL */ |
Kojto | 98:8ab26030e058 | 76 | #define EMU_CTRL_EMVREG_DEFAULT (_EMU_CTRL_EMVREG_DEFAULT << 0) /**< Shifted mode DEFAULT for EMU_CTRL */ |
Kojto | 98:8ab26030e058 | 77 | #define EMU_CTRL_EMVREG_REDUCED (_EMU_CTRL_EMVREG_REDUCED << 0) /**< Shifted mode REDUCED for EMU_CTRL */ |
Kojto | 98:8ab26030e058 | 78 | #define EMU_CTRL_EMVREG_FULL (_EMU_CTRL_EMVREG_FULL << 0) /**< Shifted mode FULL for EMU_CTRL */ |
Kojto | 98:8ab26030e058 | 79 | #define EMU_CTRL_EM2BLOCK (0x1UL << 1) /**< Energy Mode 2 Block */ |
Kojto | 98:8ab26030e058 | 80 | #define _EMU_CTRL_EM2BLOCK_SHIFT 1 /**< Shift value for EMU_EM2BLOCK */ |
Kojto | 98:8ab26030e058 | 81 | #define _EMU_CTRL_EM2BLOCK_MASK 0x2UL /**< Bit mask for EMU_EM2BLOCK */ |
Kojto | 98:8ab26030e058 | 82 | #define _EMU_CTRL_EM2BLOCK_DEFAULT 0x00000000UL /**< Mode DEFAULT for EMU_CTRL */ |
Kojto | 98:8ab26030e058 | 83 | #define EMU_CTRL_EM2BLOCK_DEFAULT (_EMU_CTRL_EM2BLOCK_DEFAULT << 1) /**< Shifted mode DEFAULT for EMU_CTRL */ |
Kojto | 98:8ab26030e058 | 84 | #define _EMU_CTRL_EM4CTRL_SHIFT 2 /**< Shift value for EMU_EM4CTRL */ |
Kojto | 98:8ab26030e058 | 85 | #define _EMU_CTRL_EM4CTRL_MASK 0xCUL /**< Bit mask for EMU_EM4CTRL */ |
Kojto | 98:8ab26030e058 | 86 | #define _EMU_CTRL_EM4CTRL_DEFAULT 0x00000000UL /**< Mode DEFAULT for EMU_CTRL */ |
Kojto | 98:8ab26030e058 | 87 | #define EMU_CTRL_EM4CTRL_DEFAULT (_EMU_CTRL_EM4CTRL_DEFAULT << 2) /**< Shifted mode DEFAULT for EMU_CTRL */ |
Kojto | 98:8ab26030e058 | 88 | |
Kojto | 98:8ab26030e058 | 89 | /* Bit fields for EMU MEMCTRL */ |
Kojto | 98:8ab26030e058 | 90 | #define _EMU_MEMCTRL_RESETVALUE 0x00000000UL /**< Default value for EMU_MEMCTRL */ |
Kojto | 98:8ab26030e058 | 91 | #define _EMU_MEMCTRL_MASK 0x00000007UL /**< Mask for EMU_MEMCTRL */ |
Kojto | 98:8ab26030e058 | 92 | #define _EMU_MEMCTRL_POWERDOWN_SHIFT 0 /**< Shift value for EMU_POWERDOWN */ |
Kojto | 98:8ab26030e058 | 93 | #define _EMU_MEMCTRL_POWERDOWN_MASK 0x7UL /**< Bit mask for EMU_POWERDOWN */ |
Kojto | 98:8ab26030e058 | 94 | #define _EMU_MEMCTRL_POWERDOWN_DEFAULT 0x00000000UL /**< Mode DEFAULT for EMU_MEMCTRL */ |
Kojto | 98:8ab26030e058 | 95 | #define _EMU_MEMCTRL_POWERDOWN_BLK3 0x00000004UL /**< Mode BLK3 for EMU_MEMCTRL */ |
Kojto | 98:8ab26030e058 | 96 | #define _EMU_MEMCTRL_POWERDOWN_BLK23 0x00000006UL /**< Mode BLK23 for EMU_MEMCTRL */ |
Kojto | 98:8ab26030e058 | 97 | #define _EMU_MEMCTRL_POWERDOWN_BLK123 0x00000007UL /**< Mode BLK123 for EMU_MEMCTRL */ |
Kojto | 98:8ab26030e058 | 98 | #define EMU_MEMCTRL_POWERDOWN_DEFAULT (_EMU_MEMCTRL_POWERDOWN_DEFAULT << 0) /**< Shifted mode DEFAULT for EMU_MEMCTRL */ |
Kojto | 98:8ab26030e058 | 99 | #define EMU_MEMCTRL_POWERDOWN_BLK3 (_EMU_MEMCTRL_POWERDOWN_BLK3 << 0) /**< Shifted mode BLK3 for EMU_MEMCTRL */ |
Kojto | 98:8ab26030e058 | 100 | #define EMU_MEMCTRL_POWERDOWN_BLK23 (_EMU_MEMCTRL_POWERDOWN_BLK23 << 0) /**< Shifted mode BLK23 for EMU_MEMCTRL */ |
Kojto | 98:8ab26030e058 | 101 | #define EMU_MEMCTRL_POWERDOWN_BLK123 (_EMU_MEMCTRL_POWERDOWN_BLK123 << 0) /**< Shifted mode BLK123 for EMU_MEMCTRL */ |
Kojto | 98:8ab26030e058 | 102 | |
Kojto | 98:8ab26030e058 | 103 | /* Bit fields for EMU LOCK */ |
Kojto | 98:8ab26030e058 | 104 | #define _EMU_LOCK_RESETVALUE 0x00000000UL /**< Default value for EMU_LOCK */ |
Kojto | 98:8ab26030e058 | 105 | #define _EMU_LOCK_MASK 0x0000FFFFUL /**< Mask for EMU_LOCK */ |
Kojto | 98:8ab26030e058 | 106 | #define _EMU_LOCK_LOCKKEY_SHIFT 0 /**< Shift value for EMU_LOCKKEY */ |
Kojto | 98:8ab26030e058 | 107 | #define _EMU_LOCK_LOCKKEY_MASK 0xFFFFUL /**< Bit mask for EMU_LOCKKEY */ |
Kojto | 98:8ab26030e058 | 108 | #define _EMU_LOCK_LOCKKEY_DEFAULT 0x00000000UL /**< Mode DEFAULT for EMU_LOCK */ |
Kojto | 98:8ab26030e058 | 109 | #define _EMU_LOCK_LOCKKEY_LOCK 0x00000000UL /**< Mode LOCK for EMU_LOCK */ |
Kojto | 98:8ab26030e058 | 110 | #define _EMU_LOCK_LOCKKEY_UNLOCKED 0x00000000UL /**< Mode UNLOCKED for EMU_LOCK */ |
Kojto | 98:8ab26030e058 | 111 | #define _EMU_LOCK_LOCKKEY_LOCKED 0x00000001UL /**< Mode LOCKED for EMU_LOCK */ |
Kojto | 98:8ab26030e058 | 112 | #define _EMU_LOCK_LOCKKEY_UNLOCK 0x0000ADE8UL /**< Mode UNLOCK for EMU_LOCK */ |
Kojto | 98:8ab26030e058 | 113 | #define EMU_LOCK_LOCKKEY_DEFAULT (_EMU_LOCK_LOCKKEY_DEFAULT << 0) /**< Shifted mode DEFAULT for EMU_LOCK */ |
Kojto | 98:8ab26030e058 | 114 | #define EMU_LOCK_LOCKKEY_LOCK (_EMU_LOCK_LOCKKEY_LOCK << 0) /**< Shifted mode LOCK for EMU_LOCK */ |
Kojto | 98:8ab26030e058 | 115 | #define EMU_LOCK_LOCKKEY_UNLOCKED (_EMU_LOCK_LOCKKEY_UNLOCKED << 0) /**< Shifted mode UNLOCKED for EMU_LOCK */ |
Kojto | 98:8ab26030e058 | 116 | #define EMU_LOCK_LOCKKEY_LOCKED (_EMU_LOCK_LOCKKEY_LOCKED << 0) /**< Shifted mode LOCKED for EMU_LOCK */ |
Kojto | 98:8ab26030e058 | 117 | #define EMU_LOCK_LOCKKEY_UNLOCK (_EMU_LOCK_LOCKKEY_UNLOCK << 0) /**< Shifted mode UNLOCK for EMU_LOCK */ |
Kojto | 98:8ab26030e058 | 118 | |
Kojto | 98:8ab26030e058 | 119 | /* Bit fields for EMU AUXCTRL */ |
Kojto | 98:8ab26030e058 | 120 | #define _EMU_AUXCTRL_RESETVALUE 0x00000000UL /**< Default value for EMU_AUXCTRL */ |
Kojto | 98:8ab26030e058 | 121 | #define _EMU_AUXCTRL_MASK 0x00000101UL /**< Mask for EMU_AUXCTRL */ |
Kojto | 98:8ab26030e058 | 122 | #define EMU_AUXCTRL_HRCCLR (0x1UL << 0) /**< Hard Reset Cause Clear */ |
Kojto | 98:8ab26030e058 | 123 | #define _EMU_AUXCTRL_HRCCLR_SHIFT 0 /**< Shift value for EMU_HRCCLR */ |
Kojto | 98:8ab26030e058 | 124 | #define _EMU_AUXCTRL_HRCCLR_MASK 0x1UL /**< Bit mask for EMU_HRCCLR */ |
Kojto | 98:8ab26030e058 | 125 | #define _EMU_AUXCTRL_HRCCLR_DEFAULT 0x00000000UL /**< Mode DEFAULT for EMU_AUXCTRL */ |
Kojto | 98:8ab26030e058 | 126 | #define EMU_AUXCTRL_HRCCLR_DEFAULT (_EMU_AUXCTRL_HRCCLR_DEFAULT << 0) /**< Shifted mode DEFAULT for EMU_AUXCTRL */ |
Kojto | 98:8ab26030e058 | 127 | #define EMU_AUXCTRL_REDLFXOBOOST (0x1UL << 8) /**< Reduce LFXO Start-up Boost Current */ |
Kojto | 98:8ab26030e058 | 128 | #define _EMU_AUXCTRL_REDLFXOBOOST_SHIFT 8 /**< Shift value for EMU_REDLFXOBOOST */ |
Kojto | 98:8ab26030e058 | 129 | #define _EMU_AUXCTRL_REDLFXOBOOST_MASK 0x100UL /**< Bit mask for EMU_REDLFXOBOOST */ |
Kojto | 98:8ab26030e058 | 130 | #define _EMU_AUXCTRL_REDLFXOBOOST_DEFAULT 0x00000000UL /**< Mode DEFAULT for EMU_AUXCTRL */ |
Kojto | 98:8ab26030e058 | 131 | #define EMU_AUXCTRL_REDLFXOBOOST_DEFAULT (_EMU_AUXCTRL_REDLFXOBOOST_DEFAULT << 8) /**< Shifted mode DEFAULT for EMU_AUXCTRL */ |
Kojto | 98:8ab26030e058 | 132 | |
Kojto | 98:8ab26030e058 | 133 | /* Bit fields for EMU EM4CONF */ |
Kojto | 98:8ab26030e058 | 134 | #define _EMU_EM4CONF_RESETVALUE 0x00000000UL /**< Default value for EMU_EM4CONF */ |
Kojto | 98:8ab26030e058 | 135 | #define _EMU_EM4CONF_MASK 0x0001001FUL /**< Mask for EMU_EM4CONF */ |
Kojto | 98:8ab26030e058 | 136 | #define EMU_EM4CONF_VREGEN (0x1UL << 0) /**< EM4 voltage regulator enable */ |
Kojto | 98:8ab26030e058 | 137 | #define _EMU_EM4CONF_VREGEN_SHIFT 0 /**< Shift value for EMU_VREGEN */ |
Kojto | 98:8ab26030e058 | 138 | #define _EMU_EM4CONF_VREGEN_MASK 0x1UL /**< Bit mask for EMU_VREGEN */ |
Kojto | 98:8ab26030e058 | 139 | #define _EMU_EM4CONF_VREGEN_DEFAULT 0x00000000UL /**< Mode DEFAULT for EMU_EM4CONF */ |
Kojto | 98:8ab26030e058 | 140 | #define EMU_EM4CONF_VREGEN_DEFAULT (_EMU_EM4CONF_VREGEN_DEFAULT << 0) /**< Shifted mode DEFAULT for EMU_EM4CONF */ |
Kojto | 98:8ab26030e058 | 141 | #define EMU_EM4CONF_BURTCWU (0x1UL << 1) /**< Backup RTC EM4 wakeup enable */ |
Kojto | 98:8ab26030e058 | 142 | #define _EMU_EM4CONF_BURTCWU_SHIFT 1 /**< Shift value for EMU_BURTCWU */ |
Kojto | 98:8ab26030e058 | 143 | #define _EMU_EM4CONF_BURTCWU_MASK 0x2UL /**< Bit mask for EMU_BURTCWU */ |
Kojto | 98:8ab26030e058 | 144 | #define _EMU_EM4CONF_BURTCWU_DEFAULT 0x00000000UL /**< Mode DEFAULT for EMU_EM4CONF */ |
Kojto | 98:8ab26030e058 | 145 | #define EMU_EM4CONF_BURTCWU_DEFAULT (_EMU_EM4CONF_BURTCWU_DEFAULT << 1) /**< Shifted mode DEFAULT for EMU_EM4CONF */ |
Kojto | 98:8ab26030e058 | 146 | #define _EMU_EM4CONF_OSC_SHIFT 2 /**< Shift value for EMU_OSC */ |
Kojto | 98:8ab26030e058 | 147 | #define _EMU_EM4CONF_OSC_MASK 0xCUL /**< Bit mask for EMU_OSC */ |
Kojto | 98:8ab26030e058 | 148 | #define _EMU_EM4CONF_OSC_DEFAULT 0x00000000UL /**< Mode DEFAULT for EMU_EM4CONF */ |
Kojto | 98:8ab26030e058 | 149 | #define _EMU_EM4CONF_OSC_ULFRCO 0x00000000UL /**< Mode ULFRCO for EMU_EM4CONF */ |
Kojto | 98:8ab26030e058 | 150 | #define _EMU_EM4CONF_OSC_LFRCO 0x00000001UL /**< Mode LFRCO for EMU_EM4CONF */ |
Kojto | 98:8ab26030e058 | 151 | #define _EMU_EM4CONF_OSC_LFXO 0x00000002UL /**< Mode LFXO for EMU_EM4CONF */ |
Kojto | 98:8ab26030e058 | 152 | #define EMU_EM4CONF_OSC_DEFAULT (_EMU_EM4CONF_OSC_DEFAULT << 2) /**< Shifted mode DEFAULT for EMU_EM4CONF */ |
Kojto | 98:8ab26030e058 | 153 | #define EMU_EM4CONF_OSC_ULFRCO (_EMU_EM4CONF_OSC_ULFRCO << 2) /**< Shifted mode ULFRCO for EMU_EM4CONF */ |
Kojto | 98:8ab26030e058 | 154 | #define EMU_EM4CONF_OSC_LFRCO (_EMU_EM4CONF_OSC_LFRCO << 2) /**< Shifted mode LFRCO for EMU_EM4CONF */ |
Kojto | 98:8ab26030e058 | 155 | #define EMU_EM4CONF_OSC_LFXO (_EMU_EM4CONF_OSC_LFXO << 2) /**< Shifted mode LFXO for EMU_EM4CONF */ |
Kojto | 98:8ab26030e058 | 156 | #define EMU_EM4CONF_BUBODRSTDIS (0x1UL << 4) /**< Disable reset from Backup BOD in EM4 */ |
Kojto | 98:8ab26030e058 | 157 | #define _EMU_EM4CONF_BUBODRSTDIS_SHIFT 4 /**< Shift value for EMU_BUBODRSTDIS */ |
Kojto | 98:8ab26030e058 | 158 | #define _EMU_EM4CONF_BUBODRSTDIS_MASK 0x10UL /**< Bit mask for EMU_BUBODRSTDIS */ |
Kojto | 98:8ab26030e058 | 159 | #define _EMU_EM4CONF_BUBODRSTDIS_DEFAULT 0x00000000UL /**< Mode DEFAULT for EMU_EM4CONF */ |
Kojto | 98:8ab26030e058 | 160 | #define EMU_EM4CONF_BUBODRSTDIS_DEFAULT (_EMU_EM4CONF_BUBODRSTDIS_DEFAULT << 4) /**< Shifted mode DEFAULT for EMU_EM4CONF */ |
Kojto | 98:8ab26030e058 | 161 | #define EMU_EM4CONF_LOCKCONF (0x1UL << 16) /**< EM4 configuration lock enable */ |
Kojto | 98:8ab26030e058 | 162 | #define _EMU_EM4CONF_LOCKCONF_SHIFT 16 /**< Shift value for EMU_LOCKCONF */ |
Kojto | 98:8ab26030e058 | 163 | #define _EMU_EM4CONF_LOCKCONF_MASK 0x10000UL /**< Bit mask for EMU_LOCKCONF */ |
Kojto | 98:8ab26030e058 | 164 | #define _EMU_EM4CONF_LOCKCONF_DEFAULT 0x00000000UL /**< Mode DEFAULT for EMU_EM4CONF */ |
Kojto | 98:8ab26030e058 | 165 | #define EMU_EM4CONF_LOCKCONF_DEFAULT (_EMU_EM4CONF_LOCKCONF_DEFAULT << 16) /**< Shifted mode DEFAULT for EMU_EM4CONF */ |
Kojto | 98:8ab26030e058 | 166 | |
Kojto | 98:8ab26030e058 | 167 | /* Bit fields for EMU BUCTRL */ |
Kojto | 98:8ab26030e058 | 168 | #define _EMU_BUCTRL_RESETVALUE 0x00000000UL /**< Default value for EMU_BUCTRL */ |
Kojto | 98:8ab26030e058 | 169 | #define _EMU_BUCTRL_MASK 0x00000067UL /**< Mask for EMU_BUCTRL */ |
Kojto | 98:8ab26030e058 | 170 | #define EMU_BUCTRL_EN (0x1UL << 0) /**< Enable backup mode */ |
Kojto | 98:8ab26030e058 | 171 | #define _EMU_BUCTRL_EN_SHIFT 0 /**< Shift value for EMU_EN */ |
Kojto | 98:8ab26030e058 | 172 | #define _EMU_BUCTRL_EN_MASK 0x1UL /**< Bit mask for EMU_EN */ |
Kojto | 98:8ab26030e058 | 173 | #define _EMU_BUCTRL_EN_DEFAULT 0x00000000UL /**< Mode DEFAULT for EMU_BUCTRL */ |
Kojto | 98:8ab26030e058 | 174 | #define EMU_BUCTRL_EN_DEFAULT (_EMU_BUCTRL_EN_DEFAULT << 0) /**< Shifted mode DEFAULT for EMU_BUCTRL */ |
Kojto | 98:8ab26030e058 | 175 | #define EMU_BUCTRL_STATEN (0x1UL << 1) /**< Enable backup mode status export */ |
Kojto | 98:8ab26030e058 | 176 | #define _EMU_BUCTRL_STATEN_SHIFT 1 /**< Shift value for EMU_STATEN */ |
Kojto | 98:8ab26030e058 | 177 | #define _EMU_BUCTRL_STATEN_MASK 0x2UL /**< Bit mask for EMU_STATEN */ |
Kojto | 98:8ab26030e058 | 178 | #define _EMU_BUCTRL_STATEN_DEFAULT 0x00000000UL /**< Mode DEFAULT for EMU_BUCTRL */ |
Kojto | 98:8ab26030e058 | 179 | #define EMU_BUCTRL_STATEN_DEFAULT (_EMU_BUCTRL_STATEN_DEFAULT << 1) /**< Shifted mode DEFAULT for EMU_BUCTRL */ |
Kojto | 98:8ab26030e058 | 180 | #define EMU_BUCTRL_BODCAL (0x1UL << 2) /**< Enable BOD calibration mode */ |
Kojto | 98:8ab26030e058 | 181 | #define _EMU_BUCTRL_BODCAL_SHIFT 2 /**< Shift value for EMU_BODCAL */ |
Kojto | 98:8ab26030e058 | 182 | #define _EMU_BUCTRL_BODCAL_MASK 0x4UL /**< Bit mask for EMU_BODCAL */ |
Kojto | 98:8ab26030e058 | 183 | #define _EMU_BUCTRL_BODCAL_DEFAULT 0x00000000UL /**< Mode DEFAULT for EMU_BUCTRL */ |
Kojto | 98:8ab26030e058 | 184 | #define EMU_BUCTRL_BODCAL_DEFAULT (_EMU_BUCTRL_BODCAL_DEFAULT << 2) /**< Shifted mode DEFAULT for EMU_BUCTRL */ |
Kojto | 98:8ab26030e058 | 185 | #define _EMU_BUCTRL_PROBE_SHIFT 5 /**< Shift value for EMU_PROBE */ |
Kojto | 98:8ab26030e058 | 186 | #define _EMU_BUCTRL_PROBE_MASK 0x60UL /**< Bit mask for EMU_PROBE */ |
Kojto | 98:8ab26030e058 | 187 | #define _EMU_BUCTRL_PROBE_DEFAULT 0x00000000UL /**< Mode DEFAULT for EMU_BUCTRL */ |
Kojto | 98:8ab26030e058 | 188 | #define _EMU_BUCTRL_PROBE_DISABLE 0x00000000UL /**< Mode DISABLE for EMU_BUCTRL */ |
Kojto | 98:8ab26030e058 | 189 | #define _EMU_BUCTRL_PROBE_VDDDREG 0x00000001UL /**< Mode VDDDREG for EMU_BUCTRL */ |
Kojto | 98:8ab26030e058 | 190 | #define _EMU_BUCTRL_PROBE_BUIN 0x00000002UL /**< Mode BUIN for EMU_BUCTRL */ |
Kojto | 98:8ab26030e058 | 191 | #define _EMU_BUCTRL_PROBE_BUOUT 0x00000003UL /**< Mode BUOUT for EMU_BUCTRL */ |
Kojto | 98:8ab26030e058 | 192 | #define EMU_BUCTRL_PROBE_DEFAULT (_EMU_BUCTRL_PROBE_DEFAULT << 5) /**< Shifted mode DEFAULT for EMU_BUCTRL */ |
Kojto | 98:8ab26030e058 | 193 | #define EMU_BUCTRL_PROBE_DISABLE (_EMU_BUCTRL_PROBE_DISABLE << 5) /**< Shifted mode DISABLE for EMU_BUCTRL */ |
Kojto | 98:8ab26030e058 | 194 | #define EMU_BUCTRL_PROBE_VDDDREG (_EMU_BUCTRL_PROBE_VDDDREG << 5) /**< Shifted mode VDDDREG for EMU_BUCTRL */ |
Kojto | 98:8ab26030e058 | 195 | #define EMU_BUCTRL_PROBE_BUIN (_EMU_BUCTRL_PROBE_BUIN << 5) /**< Shifted mode BUIN for EMU_BUCTRL */ |
Kojto | 98:8ab26030e058 | 196 | #define EMU_BUCTRL_PROBE_BUOUT (_EMU_BUCTRL_PROBE_BUOUT << 5) /**< Shifted mode BUOUT for EMU_BUCTRL */ |
Kojto | 98:8ab26030e058 | 197 | |
Kojto | 98:8ab26030e058 | 198 | /* Bit fields for EMU PWRCONF */ |
Kojto | 98:8ab26030e058 | 199 | #define _EMU_PWRCONF_RESETVALUE 0x00000000UL /**< Default value for EMU_PWRCONF */ |
Kojto | 98:8ab26030e058 | 200 | #define _EMU_PWRCONF_MASK 0x0000001FUL /**< Mask for EMU_PWRCONF */ |
Kojto | 98:8ab26030e058 | 201 | #define EMU_PWRCONF_VOUTWEAK (0x1UL << 0) /**< BU_VOUT weak enable */ |
Kojto | 98:8ab26030e058 | 202 | #define _EMU_PWRCONF_VOUTWEAK_SHIFT 0 /**< Shift value for EMU_VOUTWEAK */ |
Kojto | 98:8ab26030e058 | 203 | #define _EMU_PWRCONF_VOUTWEAK_MASK 0x1UL /**< Bit mask for EMU_VOUTWEAK */ |
Kojto | 98:8ab26030e058 | 204 | #define _EMU_PWRCONF_VOUTWEAK_DEFAULT 0x00000000UL /**< Mode DEFAULT for EMU_PWRCONF */ |
Kojto | 98:8ab26030e058 | 205 | #define EMU_PWRCONF_VOUTWEAK_DEFAULT (_EMU_PWRCONF_VOUTWEAK_DEFAULT << 0) /**< Shifted mode DEFAULT for EMU_PWRCONF */ |
Kojto | 98:8ab26030e058 | 206 | #define EMU_PWRCONF_VOUTMED (0x1UL << 1) /**< BU_VOUT medium enable */ |
Kojto | 98:8ab26030e058 | 207 | #define _EMU_PWRCONF_VOUTMED_SHIFT 1 /**< Shift value for EMU_VOUTMED */ |
Kojto | 98:8ab26030e058 | 208 | #define _EMU_PWRCONF_VOUTMED_MASK 0x2UL /**< Bit mask for EMU_VOUTMED */ |
Kojto | 98:8ab26030e058 | 209 | #define _EMU_PWRCONF_VOUTMED_DEFAULT 0x00000000UL /**< Mode DEFAULT for EMU_PWRCONF */ |
Kojto | 98:8ab26030e058 | 210 | #define EMU_PWRCONF_VOUTMED_DEFAULT (_EMU_PWRCONF_VOUTMED_DEFAULT << 1) /**< Shifted mode DEFAULT for EMU_PWRCONF */ |
Kojto | 98:8ab26030e058 | 211 | #define EMU_PWRCONF_VOUTSTRONG (0x1UL << 2) /**< BU_VOUT strong enable */ |
Kojto | 98:8ab26030e058 | 212 | #define _EMU_PWRCONF_VOUTSTRONG_SHIFT 2 /**< Shift value for EMU_VOUTSTRONG */ |
Kojto | 98:8ab26030e058 | 213 | #define _EMU_PWRCONF_VOUTSTRONG_MASK 0x4UL /**< Bit mask for EMU_VOUTSTRONG */ |
Kojto | 98:8ab26030e058 | 214 | #define _EMU_PWRCONF_VOUTSTRONG_DEFAULT 0x00000000UL /**< Mode DEFAULT for EMU_PWRCONF */ |
Kojto | 98:8ab26030e058 | 215 | #define EMU_PWRCONF_VOUTSTRONG_DEFAULT (_EMU_PWRCONF_VOUTSTRONG_DEFAULT << 2) /**< Shifted mode DEFAULT for EMU_PWRCONF */ |
Kojto | 98:8ab26030e058 | 216 | #define _EMU_PWRCONF_PWRRES_SHIFT 3 /**< Shift value for EMU_PWRRES */ |
Kojto | 98:8ab26030e058 | 217 | #define _EMU_PWRCONF_PWRRES_MASK 0x18UL /**< Bit mask for EMU_PWRRES */ |
Kojto | 98:8ab26030e058 | 218 | #define _EMU_PWRCONF_PWRRES_DEFAULT 0x00000000UL /**< Mode DEFAULT for EMU_PWRCONF */ |
Kojto | 98:8ab26030e058 | 219 | #define _EMU_PWRCONF_PWRRES_RES0 0x00000000UL /**< Mode RES0 for EMU_PWRCONF */ |
Kojto | 98:8ab26030e058 | 220 | #define _EMU_PWRCONF_PWRRES_RES1 0x00000001UL /**< Mode RES1 for EMU_PWRCONF */ |
Kojto | 98:8ab26030e058 | 221 | #define _EMU_PWRCONF_PWRRES_RES2 0x00000002UL /**< Mode RES2 for EMU_PWRCONF */ |
Kojto | 98:8ab26030e058 | 222 | #define _EMU_PWRCONF_PWRRES_RES3 0x00000003UL /**< Mode RES3 for EMU_PWRCONF */ |
Kojto | 98:8ab26030e058 | 223 | #define EMU_PWRCONF_PWRRES_DEFAULT (_EMU_PWRCONF_PWRRES_DEFAULT << 3) /**< Shifted mode DEFAULT for EMU_PWRCONF */ |
Kojto | 98:8ab26030e058 | 224 | #define EMU_PWRCONF_PWRRES_RES0 (_EMU_PWRCONF_PWRRES_RES0 << 3) /**< Shifted mode RES0 for EMU_PWRCONF */ |
Kojto | 98:8ab26030e058 | 225 | #define EMU_PWRCONF_PWRRES_RES1 (_EMU_PWRCONF_PWRRES_RES1 << 3) /**< Shifted mode RES1 for EMU_PWRCONF */ |
Kojto | 98:8ab26030e058 | 226 | #define EMU_PWRCONF_PWRRES_RES2 (_EMU_PWRCONF_PWRRES_RES2 << 3) /**< Shifted mode RES2 for EMU_PWRCONF */ |
Kojto | 98:8ab26030e058 | 227 | #define EMU_PWRCONF_PWRRES_RES3 (_EMU_PWRCONF_PWRRES_RES3 << 3) /**< Shifted mode RES3 for EMU_PWRCONF */ |
Kojto | 98:8ab26030e058 | 228 | |
Kojto | 98:8ab26030e058 | 229 | /* Bit fields for EMU BUINACT */ |
Kojto | 98:8ab26030e058 | 230 | #define _EMU_BUINACT_RESETVALUE 0x0000000BUL /**< Default value for EMU_BUINACT */ |
Kojto | 98:8ab26030e058 | 231 | #define _EMU_BUINACT_MASK 0x0000007FUL /**< Mask for EMU_BUINACT */ |
Kojto | 98:8ab26030e058 | 232 | #define _EMU_BUINACT_BUENTHRES_SHIFT 0 /**< Shift value for EMU_BUENTHRES */ |
Kojto | 98:8ab26030e058 | 233 | #define _EMU_BUINACT_BUENTHRES_MASK 0x7UL /**< Bit mask for EMU_BUENTHRES */ |
Kojto | 98:8ab26030e058 | 234 | #define _EMU_BUINACT_BUENTHRES_DEFAULT 0x00000003UL /**< Mode DEFAULT for EMU_BUINACT */ |
Kojto | 98:8ab26030e058 | 235 | #define EMU_BUINACT_BUENTHRES_DEFAULT (_EMU_BUINACT_BUENTHRES_DEFAULT << 0) /**< Shifted mode DEFAULT for EMU_BUINACT */ |
Kojto | 98:8ab26030e058 | 236 | #define _EMU_BUINACT_BUENRANGE_SHIFT 3 /**< Shift value for EMU_BUENRANGE */ |
Kojto | 98:8ab26030e058 | 237 | #define _EMU_BUINACT_BUENRANGE_MASK 0x18UL /**< Bit mask for EMU_BUENRANGE */ |
Kojto | 98:8ab26030e058 | 238 | #define _EMU_BUINACT_BUENRANGE_DEFAULT 0x00000001UL /**< Mode DEFAULT for EMU_BUINACT */ |
Kojto | 98:8ab26030e058 | 239 | #define EMU_BUINACT_BUENRANGE_DEFAULT (_EMU_BUINACT_BUENRANGE_DEFAULT << 3) /**< Shifted mode DEFAULT for EMU_BUINACT */ |
Kojto | 98:8ab26030e058 | 240 | #define _EMU_BUINACT_PWRCON_SHIFT 5 /**< Shift value for EMU_PWRCON */ |
Kojto | 98:8ab26030e058 | 241 | #define _EMU_BUINACT_PWRCON_MASK 0x60UL /**< Bit mask for EMU_PWRCON */ |
Kojto | 98:8ab26030e058 | 242 | #define _EMU_BUINACT_PWRCON_DEFAULT 0x00000000UL /**< Mode DEFAULT for EMU_BUINACT */ |
Kojto | 98:8ab26030e058 | 243 | #define _EMU_BUINACT_PWRCON_NONE 0x00000000UL /**< Mode NONE for EMU_BUINACT */ |
Kojto | 98:8ab26030e058 | 244 | #define _EMU_BUINACT_PWRCON_BUMAIN 0x00000001UL /**< Mode BUMAIN for EMU_BUINACT */ |
Kojto | 98:8ab26030e058 | 245 | #define _EMU_BUINACT_PWRCON_MAINBU 0x00000002UL /**< Mode MAINBU for EMU_BUINACT */ |
Kojto | 98:8ab26030e058 | 246 | #define _EMU_BUINACT_PWRCON_NODIODE 0x00000003UL /**< Mode NODIODE for EMU_BUINACT */ |
Kojto | 98:8ab26030e058 | 247 | #define EMU_BUINACT_PWRCON_DEFAULT (_EMU_BUINACT_PWRCON_DEFAULT << 5) /**< Shifted mode DEFAULT for EMU_BUINACT */ |
Kojto | 98:8ab26030e058 | 248 | #define EMU_BUINACT_PWRCON_NONE (_EMU_BUINACT_PWRCON_NONE << 5) /**< Shifted mode NONE for EMU_BUINACT */ |
Kojto | 98:8ab26030e058 | 249 | #define EMU_BUINACT_PWRCON_BUMAIN (_EMU_BUINACT_PWRCON_BUMAIN << 5) /**< Shifted mode BUMAIN for EMU_BUINACT */ |
Kojto | 98:8ab26030e058 | 250 | #define EMU_BUINACT_PWRCON_MAINBU (_EMU_BUINACT_PWRCON_MAINBU << 5) /**< Shifted mode MAINBU for EMU_BUINACT */ |
Kojto | 98:8ab26030e058 | 251 | #define EMU_BUINACT_PWRCON_NODIODE (_EMU_BUINACT_PWRCON_NODIODE << 5) /**< Shifted mode NODIODE for EMU_BUINACT */ |
Kojto | 98:8ab26030e058 | 252 | |
Kojto | 98:8ab26030e058 | 253 | /* Bit fields for EMU BUACT */ |
Kojto | 98:8ab26030e058 | 254 | #define _EMU_BUACT_RESETVALUE 0x0000000BUL /**< Default value for EMU_BUACT */ |
Kojto | 98:8ab26030e058 | 255 | #define _EMU_BUACT_MASK 0x0000007FUL /**< Mask for EMU_BUACT */ |
Kojto | 98:8ab26030e058 | 256 | #define _EMU_BUACT_BUEXTHRES_SHIFT 0 /**< Shift value for EMU_BUEXTHRES */ |
Kojto | 98:8ab26030e058 | 257 | #define _EMU_BUACT_BUEXTHRES_MASK 0x7UL /**< Bit mask for EMU_BUEXTHRES */ |
Kojto | 98:8ab26030e058 | 258 | #define _EMU_BUACT_BUEXTHRES_DEFAULT 0x00000003UL /**< Mode DEFAULT for EMU_BUACT */ |
Kojto | 98:8ab26030e058 | 259 | #define EMU_BUACT_BUEXTHRES_DEFAULT (_EMU_BUACT_BUEXTHRES_DEFAULT << 0) /**< Shifted mode DEFAULT for EMU_BUACT */ |
Kojto | 98:8ab26030e058 | 260 | #define _EMU_BUACT_BUEXRANGE_SHIFT 3 /**< Shift value for EMU_BUEXRANGE */ |
Kojto | 98:8ab26030e058 | 261 | #define _EMU_BUACT_BUEXRANGE_MASK 0x18UL /**< Bit mask for EMU_BUEXRANGE */ |
Kojto | 98:8ab26030e058 | 262 | #define _EMU_BUACT_BUEXRANGE_DEFAULT 0x00000001UL /**< Mode DEFAULT for EMU_BUACT */ |
Kojto | 98:8ab26030e058 | 263 | #define EMU_BUACT_BUEXRANGE_DEFAULT (_EMU_BUACT_BUEXRANGE_DEFAULT << 3) /**< Shifted mode DEFAULT for EMU_BUACT */ |
Kojto | 98:8ab26030e058 | 264 | #define _EMU_BUACT_PWRCON_SHIFT 5 /**< Shift value for EMU_PWRCON */ |
Kojto | 98:8ab26030e058 | 265 | #define _EMU_BUACT_PWRCON_MASK 0x60UL /**< Bit mask for EMU_PWRCON */ |
Kojto | 98:8ab26030e058 | 266 | #define _EMU_BUACT_PWRCON_DEFAULT 0x00000000UL /**< Mode DEFAULT for EMU_BUACT */ |
Kojto | 98:8ab26030e058 | 267 | #define _EMU_BUACT_PWRCON_NONE 0x00000000UL /**< Mode NONE for EMU_BUACT */ |
Kojto | 98:8ab26030e058 | 268 | #define _EMU_BUACT_PWRCON_BUMAIN 0x00000001UL /**< Mode BUMAIN for EMU_BUACT */ |
Kojto | 98:8ab26030e058 | 269 | #define _EMU_BUACT_PWRCON_MAINBU 0x00000002UL /**< Mode MAINBU for EMU_BUACT */ |
Kojto | 98:8ab26030e058 | 270 | #define _EMU_BUACT_PWRCON_NODIODE 0x00000003UL /**< Mode NODIODE for EMU_BUACT */ |
Kojto | 98:8ab26030e058 | 271 | #define EMU_BUACT_PWRCON_DEFAULT (_EMU_BUACT_PWRCON_DEFAULT << 5) /**< Shifted mode DEFAULT for EMU_BUACT */ |
Kojto | 98:8ab26030e058 | 272 | #define EMU_BUACT_PWRCON_NONE (_EMU_BUACT_PWRCON_NONE << 5) /**< Shifted mode NONE for EMU_BUACT */ |
Kojto | 98:8ab26030e058 | 273 | #define EMU_BUACT_PWRCON_BUMAIN (_EMU_BUACT_PWRCON_BUMAIN << 5) /**< Shifted mode BUMAIN for EMU_BUACT */ |
Kojto | 98:8ab26030e058 | 274 | #define EMU_BUACT_PWRCON_MAINBU (_EMU_BUACT_PWRCON_MAINBU << 5) /**< Shifted mode MAINBU for EMU_BUACT */ |
Kojto | 98:8ab26030e058 | 275 | #define EMU_BUACT_PWRCON_NODIODE (_EMU_BUACT_PWRCON_NODIODE << 5) /**< Shifted mode NODIODE for EMU_BUACT */ |
Kojto | 98:8ab26030e058 | 276 | |
Kojto | 98:8ab26030e058 | 277 | /* Bit fields for EMU STATUS */ |
Kojto | 98:8ab26030e058 | 278 | #define _EMU_STATUS_RESETVALUE 0x00000000UL /**< Default value for EMU_STATUS */ |
Kojto | 98:8ab26030e058 | 279 | #define _EMU_STATUS_MASK 0x00000001UL /**< Mask for EMU_STATUS */ |
Kojto | 98:8ab26030e058 | 280 | #define EMU_STATUS_BURDY (0x1UL << 0) /**< Backup mode ready */ |
Kojto | 98:8ab26030e058 | 281 | #define _EMU_STATUS_BURDY_SHIFT 0 /**< Shift value for EMU_BURDY */ |
Kojto | 98:8ab26030e058 | 282 | #define _EMU_STATUS_BURDY_MASK 0x1UL /**< Bit mask for EMU_BURDY */ |
Kojto | 98:8ab26030e058 | 283 | #define _EMU_STATUS_BURDY_DEFAULT 0x00000000UL /**< Mode DEFAULT for EMU_STATUS */ |
Kojto | 98:8ab26030e058 | 284 | #define EMU_STATUS_BURDY_DEFAULT (_EMU_STATUS_BURDY_DEFAULT << 0) /**< Shifted mode DEFAULT for EMU_STATUS */ |
Kojto | 98:8ab26030e058 | 285 | |
Kojto | 98:8ab26030e058 | 286 | /* Bit fields for EMU ROUTE */ |
Kojto | 98:8ab26030e058 | 287 | #define _EMU_ROUTE_RESETVALUE 0x00000001UL /**< Default value for EMU_ROUTE */ |
Kojto | 98:8ab26030e058 | 288 | #define _EMU_ROUTE_MASK 0x00000001UL /**< Mask for EMU_ROUTE */ |
Kojto | 98:8ab26030e058 | 289 | #define EMU_ROUTE_BUVINPEN (0x1UL << 0) /**< BU_VIN Pin Enable */ |
Kojto | 98:8ab26030e058 | 290 | #define _EMU_ROUTE_BUVINPEN_SHIFT 0 /**< Shift value for EMU_BUVINPEN */ |
Kojto | 98:8ab26030e058 | 291 | #define _EMU_ROUTE_BUVINPEN_MASK 0x1UL /**< Bit mask for EMU_BUVINPEN */ |
Kojto | 98:8ab26030e058 | 292 | #define _EMU_ROUTE_BUVINPEN_DEFAULT 0x00000001UL /**< Mode DEFAULT for EMU_ROUTE */ |
Kojto | 98:8ab26030e058 | 293 | #define EMU_ROUTE_BUVINPEN_DEFAULT (_EMU_ROUTE_BUVINPEN_DEFAULT << 0) /**< Shifted mode DEFAULT for EMU_ROUTE */ |
Kojto | 98:8ab26030e058 | 294 | |
Kojto | 98:8ab26030e058 | 295 | /* Bit fields for EMU IF */ |
Kojto | 98:8ab26030e058 | 296 | #define _EMU_IF_RESETVALUE 0x00000000UL /**< Default value for EMU_IF */ |
Kojto | 98:8ab26030e058 | 297 | #define _EMU_IF_MASK 0x00000001UL /**< Mask for EMU_IF */ |
Kojto | 98:8ab26030e058 | 298 | #define EMU_IF_BURDY (0x1UL << 0) /**< Backup functionality ready Interrupt Flag */ |
Kojto | 98:8ab26030e058 | 299 | #define _EMU_IF_BURDY_SHIFT 0 /**< Shift value for EMU_BURDY */ |
Kojto | 98:8ab26030e058 | 300 | #define _EMU_IF_BURDY_MASK 0x1UL /**< Bit mask for EMU_BURDY */ |
Kojto | 98:8ab26030e058 | 301 | #define _EMU_IF_BURDY_DEFAULT 0x00000000UL /**< Mode DEFAULT for EMU_IF */ |
Kojto | 98:8ab26030e058 | 302 | #define EMU_IF_BURDY_DEFAULT (_EMU_IF_BURDY_DEFAULT << 0) /**< Shifted mode DEFAULT for EMU_IF */ |
Kojto | 98:8ab26030e058 | 303 | |
Kojto | 98:8ab26030e058 | 304 | /* Bit fields for EMU IFS */ |
Kojto | 98:8ab26030e058 | 305 | #define _EMU_IFS_RESETVALUE 0x00000000UL /**< Default value for EMU_IFS */ |
Kojto | 98:8ab26030e058 | 306 | #define _EMU_IFS_MASK 0x00000001UL /**< Mask for EMU_IFS */ |
Kojto | 98:8ab26030e058 | 307 | #define EMU_IFS_BURDY (0x1UL << 0) /**< Set Backup functionality ready Interrupt Flag */ |
Kojto | 98:8ab26030e058 | 308 | #define _EMU_IFS_BURDY_SHIFT 0 /**< Shift value for EMU_BURDY */ |
Kojto | 98:8ab26030e058 | 309 | #define _EMU_IFS_BURDY_MASK 0x1UL /**< Bit mask for EMU_BURDY */ |
Kojto | 98:8ab26030e058 | 310 | #define _EMU_IFS_BURDY_DEFAULT 0x00000000UL /**< Mode DEFAULT for EMU_IFS */ |
Kojto | 98:8ab26030e058 | 311 | #define EMU_IFS_BURDY_DEFAULT (_EMU_IFS_BURDY_DEFAULT << 0) /**< Shifted mode DEFAULT for EMU_IFS */ |
Kojto | 98:8ab26030e058 | 312 | |
Kojto | 98:8ab26030e058 | 313 | /* Bit fields for EMU IFC */ |
Kojto | 98:8ab26030e058 | 314 | #define _EMU_IFC_RESETVALUE 0x00000000UL /**< Default value for EMU_IFC */ |
Kojto | 98:8ab26030e058 | 315 | #define _EMU_IFC_MASK 0x00000001UL /**< Mask for EMU_IFC */ |
Kojto | 98:8ab26030e058 | 316 | #define EMU_IFC_BURDY (0x1UL << 0) /**< Clear Backup functionality ready Interrupt Flag */ |
Kojto | 98:8ab26030e058 | 317 | #define _EMU_IFC_BURDY_SHIFT 0 /**< Shift value for EMU_BURDY */ |
Kojto | 98:8ab26030e058 | 318 | #define _EMU_IFC_BURDY_MASK 0x1UL /**< Bit mask for EMU_BURDY */ |
Kojto | 98:8ab26030e058 | 319 | #define _EMU_IFC_BURDY_DEFAULT 0x00000000UL /**< Mode DEFAULT for EMU_IFC */ |
Kojto | 98:8ab26030e058 | 320 | #define EMU_IFC_BURDY_DEFAULT (_EMU_IFC_BURDY_DEFAULT << 0) /**< Shifted mode DEFAULT for EMU_IFC */ |
Kojto | 98:8ab26030e058 | 321 | |
Kojto | 98:8ab26030e058 | 322 | /* Bit fields for EMU IEN */ |
Kojto | 98:8ab26030e058 | 323 | #define _EMU_IEN_RESETVALUE 0x00000000UL /**< Default value for EMU_IEN */ |
Kojto | 98:8ab26030e058 | 324 | #define _EMU_IEN_MASK 0x00000001UL /**< Mask for EMU_IEN */ |
Kojto | 98:8ab26030e058 | 325 | #define EMU_IEN_BURDY (0x1UL << 0) /**< Backup functionality ready Interrupt Enable */ |
Kojto | 98:8ab26030e058 | 326 | #define _EMU_IEN_BURDY_SHIFT 0 /**< Shift value for EMU_BURDY */ |
Kojto | 98:8ab26030e058 | 327 | #define _EMU_IEN_BURDY_MASK 0x1UL /**< Bit mask for EMU_BURDY */ |
Kojto | 98:8ab26030e058 | 328 | #define _EMU_IEN_BURDY_DEFAULT 0x00000000UL /**< Mode DEFAULT for EMU_IEN */ |
Kojto | 98:8ab26030e058 | 329 | #define EMU_IEN_BURDY_DEFAULT (_EMU_IEN_BURDY_DEFAULT << 0) /**< Shifted mode DEFAULT for EMU_IEN */ |
Kojto | 98:8ab26030e058 | 330 | |
Kojto | 98:8ab26030e058 | 331 | /* Bit fields for EMU BUBODBUVINCAL */ |
Kojto | 98:8ab26030e058 | 332 | #define _EMU_BUBODBUVINCAL_RESETVALUE 0x0000000BUL /**< Default value for EMU_BUBODBUVINCAL */ |
Kojto | 98:8ab26030e058 | 333 | #define _EMU_BUBODBUVINCAL_MASK 0x0000001FUL /**< Mask for EMU_BUBODBUVINCAL */ |
Kojto | 98:8ab26030e058 | 334 | #define _EMU_BUBODBUVINCAL_THRES_SHIFT 0 /**< Shift value for EMU_THRES */ |
Kojto | 98:8ab26030e058 | 335 | #define _EMU_BUBODBUVINCAL_THRES_MASK 0x7UL /**< Bit mask for EMU_THRES */ |
Kojto | 98:8ab26030e058 | 336 | #define _EMU_BUBODBUVINCAL_THRES_DEFAULT 0x00000003UL /**< Mode DEFAULT for EMU_BUBODBUVINCAL */ |
Kojto | 98:8ab26030e058 | 337 | #define EMU_BUBODBUVINCAL_THRES_DEFAULT (_EMU_BUBODBUVINCAL_THRES_DEFAULT << 0) /**< Shifted mode DEFAULT for EMU_BUBODBUVINCAL */ |
Kojto | 98:8ab26030e058 | 338 | #define _EMU_BUBODBUVINCAL_RANGE_SHIFT 3 /**< Shift value for EMU_RANGE */ |
Kojto | 98:8ab26030e058 | 339 | #define _EMU_BUBODBUVINCAL_RANGE_MASK 0x18UL /**< Bit mask for EMU_RANGE */ |
Kojto | 98:8ab26030e058 | 340 | #define _EMU_BUBODBUVINCAL_RANGE_DEFAULT 0x00000001UL /**< Mode DEFAULT for EMU_BUBODBUVINCAL */ |
Kojto | 98:8ab26030e058 | 341 | #define EMU_BUBODBUVINCAL_RANGE_DEFAULT (_EMU_BUBODBUVINCAL_RANGE_DEFAULT << 3) /**< Shifted mode DEFAULT for EMU_BUBODBUVINCAL */ |
Kojto | 98:8ab26030e058 | 342 | |
Kojto | 98:8ab26030e058 | 343 | /* Bit fields for EMU BUBODUNREGCAL */ |
Kojto | 98:8ab26030e058 | 344 | #define _EMU_BUBODUNREGCAL_RESETVALUE 0x0000000BUL /**< Default value for EMU_BUBODUNREGCAL */ |
Kojto | 98:8ab26030e058 | 345 | #define _EMU_BUBODUNREGCAL_MASK 0x0000001FUL /**< Mask for EMU_BUBODUNREGCAL */ |
Kojto | 98:8ab26030e058 | 346 | #define _EMU_BUBODUNREGCAL_THRES_SHIFT 0 /**< Shift value for EMU_THRES */ |
Kojto | 98:8ab26030e058 | 347 | #define _EMU_BUBODUNREGCAL_THRES_MASK 0x7UL /**< Bit mask for EMU_THRES */ |
Kojto | 98:8ab26030e058 | 348 | #define _EMU_BUBODUNREGCAL_THRES_DEFAULT 0x00000003UL /**< Mode DEFAULT for EMU_BUBODUNREGCAL */ |
Kojto | 98:8ab26030e058 | 349 | #define EMU_BUBODUNREGCAL_THRES_DEFAULT (_EMU_BUBODUNREGCAL_THRES_DEFAULT << 0) /**< Shifted mode DEFAULT for EMU_BUBODUNREGCAL */ |
Kojto | 98:8ab26030e058 | 350 | #define _EMU_BUBODUNREGCAL_RANGE_SHIFT 3 /**< Shift value for EMU_RANGE */ |
Kojto | 98:8ab26030e058 | 351 | #define _EMU_BUBODUNREGCAL_RANGE_MASK 0x18UL /**< Bit mask for EMU_RANGE */ |
Kojto | 98:8ab26030e058 | 352 | #define _EMU_BUBODUNREGCAL_RANGE_DEFAULT 0x00000001UL /**< Mode DEFAULT for EMU_BUBODUNREGCAL */ |
Kojto | 98:8ab26030e058 | 353 | #define EMU_BUBODUNREGCAL_RANGE_DEFAULT (_EMU_BUBODUNREGCAL_RANGE_DEFAULT << 3) /**< Shifted mode DEFAULT for EMU_BUBODUNREGCAL */ |
Kojto | 98:8ab26030e058 | 354 | |
Kojto | 98:8ab26030e058 | 355 | /** @} End of group EFM32GG_EMU */ |
Kojto | 98:8ab26030e058 | 356 | |
Kojto | 98:8ab26030e058 | 357 |