The official mbed C/C SDK provides the software platform and libraries to build your applications.
Fork of mbed by
TARGET_EFM32GG_STK3700/efm32gg_dma.h@99:7f6c6de930c0, 2015-05-03 (annotated)
- Committer:
- Mikchel
- Date:
- Sun May 03 16:04:42 2015 +0000
- Revision:
- 99:7f6c6de930c0
- Parent:
- 98:8ab26030e058
12
Who changed what in which revision?
User | Revision | Line number | New contents of line |
---|---|---|---|
Kojto | 98:8ab26030e058 | 1 | /**************************************************************************//** |
Kojto | 98:8ab26030e058 | 2 | * @file efm32gg_dma.h |
Kojto | 98:8ab26030e058 | 3 | * @brief EFM32GG_DMA register and bit field definitions |
Kojto | 98:8ab26030e058 | 4 | * @version 3.20.6 |
Kojto | 98:8ab26030e058 | 5 | ****************************************************************************** |
Kojto | 98:8ab26030e058 | 6 | * @section License |
Kojto | 98:8ab26030e058 | 7 | * <b>(C) Copyright 2014 Silicon Laboratories, Inc. http://www.silabs.com</b> |
Kojto | 98:8ab26030e058 | 8 | ****************************************************************************** |
Kojto | 98:8ab26030e058 | 9 | * |
Kojto | 98:8ab26030e058 | 10 | * Permission is granted to anyone to use this software for any purpose, |
Kojto | 98:8ab26030e058 | 11 | * including commercial applications, and to alter it and redistribute it |
Kojto | 98:8ab26030e058 | 12 | * freely, subject to the following restrictions: |
Kojto | 98:8ab26030e058 | 13 | * |
Kojto | 98:8ab26030e058 | 14 | * 1. The origin of this software must not be misrepresented; you must not |
Kojto | 98:8ab26030e058 | 15 | * claim that you wrote the original software.@n |
Kojto | 98:8ab26030e058 | 16 | * 2. Altered source versions must be plainly marked as such, and must not be |
Kojto | 98:8ab26030e058 | 17 | * misrepresented as being the original software.@n |
Kojto | 98:8ab26030e058 | 18 | * 3. This notice may not be removed or altered from any source distribution. |
Kojto | 98:8ab26030e058 | 19 | * |
Kojto | 98:8ab26030e058 | 20 | * DISCLAIMER OF WARRANTY/LIMITATION OF REMEDIES: Silicon Laboratories, Inc. |
Kojto | 98:8ab26030e058 | 21 | * has no obligation to support this Software. Silicon Laboratories, Inc. is |
Kojto | 98:8ab26030e058 | 22 | * providing the Software "AS IS", with no express or implied warranties of any |
Kojto | 98:8ab26030e058 | 23 | * kind, including, but not limited to, any implied warranties of |
Kojto | 98:8ab26030e058 | 24 | * merchantability or fitness for any particular purpose or warranties against |
Kojto | 98:8ab26030e058 | 25 | * infringement of any proprietary rights of a third party. |
Kojto | 98:8ab26030e058 | 26 | * |
Kojto | 98:8ab26030e058 | 27 | * Silicon Laboratories, Inc. will not be liable for any consequential, |
Kojto | 98:8ab26030e058 | 28 | * incidental, or special damages, or any other relief, or for any claim by |
Kojto | 98:8ab26030e058 | 29 | * any third party, arising from your use of this Software. |
Kojto | 98:8ab26030e058 | 30 | * |
Kojto | 98:8ab26030e058 | 31 | *****************************************************************************/ |
Kojto | 98:8ab26030e058 | 32 | /**************************************************************************//** |
Kojto | 98:8ab26030e058 | 33 | * @defgroup EFM32GG_DMA |
Kojto | 98:8ab26030e058 | 34 | * @{ |
Kojto | 98:8ab26030e058 | 35 | * @brief EFM32GG_DMA Register Declaration |
Kojto | 98:8ab26030e058 | 36 | *****************************************************************************/ |
Kojto | 98:8ab26030e058 | 37 | typedef struct |
Kojto | 98:8ab26030e058 | 38 | { |
Kojto | 98:8ab26030e058 | 39 | __I uint32_t STATUS; /**< DMA Status Registers */ |
Kojto | 98:8ab26030e058 | 40 | __O uint32_t CONFIG; /**< DMA Configuration Register */ |
Kojto | 98:8ab26030e058 | 41 | __IO uint32_t CTRLBASE; /**< Channel Control Data Base Pointer Register */ |
Kojto | 98:8ab26030e058 | 42 | __I uint32_t ALTCTRLBASE; /**< Channel Alternate Control Data Base Pointer Register */ |
Kojto | 98:8ab26030e058 | 43 | __I uint32_t CHWAITSTATUS; /**< Channel Wait on Request Status Register */ |
Kojto | 98:8ab26030e058 | 44 | __O uint32_t CHSWREQ; /**< Channel Software Request Register */ |
Kojto | 98:8ab26030e058 | 45 | __IO uint32_t CHUSEBURSTS; /**< Channel Useburst Set Register */ |
Kojto | 98:8ab26030e058 | 46 | __O uint32_t CHUSEBURSTC; /**< Channel Useburst Clear Register */ |
Kojto | 98:8ab26030e058 | 47 | __IO uint32_t CHREQMASKS; /**< Channel Request Mask Set Register */ |
Kojto | 98:8ab26030e058 | 48 | __O uint32_t CHREQMASKC; /**< Channel Request Mask Clear Register */ |
Kojto | 98:8ab26030e058 | 49 | __IO uint32_t CHENS; /**< Channel Enable Set Register */ |
Kojto | 98:8ab26030e058 | 50 | __O uint32_t CHENC; /**< Channel Enable Clear Register */ |
Kojto | 98:8ab26030e058 | 51 | __IO uint32_t CHALTS; /**< Channel Alternate Set Register */ |
Kojto | 98:8ab26030e058 | 52 | __O uint32_t CHALTC; /**< Channel Alternate Clear Register */ |
Kojto | 98:8ab26030e058 | 53 | __IO uint32_t CHPRIS; /**< Channel Priority Set Register */ |
Kojto | 98:8ab26030e058 | 54 | __O uint32_t CHPRIC; /**< Channel Priority Clear Register */ |
Kojto | 98:8ab26030e058 | 55 | uint32_t RESERVED0[3]; /**< Reserved for future use **/ |
Kojto | 98:8ab26030e058 | 56 | __IO uint32_t ERRORC; /**< Bus Error Clear Register */ |
Kojto | 98:8ab26030e058 | 57 | |
Kojto | 98:8ab26030e058 | 58 | uint32_t RESERVED1[880]; /**< Reserved for future use **/ |
Kojto | 98:8ab26030e058 | 59 | __I uint32_t CHREQSTATUS; /**< Channel Request Status */ |
Kojto | 98:8ab26030e058 | 60 | uint32_t RESERVED2[1]; /**< Reserved for future use **/ |
Kojto | 98:8ab26030e058 | 61 | __I uint32_t CHSREQSTATUS; /**< Channel Single Request Status */ |
Kojto | 98:8ab26030e058 | 62 | |
Kojto | 98:8ab26030e058 | 63 | uint32_t RESERVED3[121]; /**< Reserved for future use **/ |
Kojto | 98:8ab26030e058 | 64 | __I uint32_t IF; /**< Interrupt Flag Register */ |
Kojto | 98:8ab26030e058 | 65 | __IO uint32_t IFS; /**< Interrupt Flag Set Register */ |
Kojto | 98:8ab26030e058 | 66 | __IO uint32_t IFC; /**< Interrupt Flag Clear Register */ |
Kojto | 98:8ab26030e058 | 67 | __IO uint32_t IEN; /**< Interrupt Enable register */ |
Kojto | 98:8ab26030e058 | 68 | __IO uint32_t CTRL; /**< DMA Control Register */ |
Kojto | 98:8ab26030e058 | 69 | __IO uint32_t RDS; /**< DMA Retain Descriptor State */ |
Kojto | 98:8ab26030e058 | 70 | |
Kojto | 98:8ab26030e058 | 71 | uint32_t RESERVED4[2]; /**< Reserved for future use **/ |
Kojto | 98:8ab26030e058 | 72 | __IO uint32_t LOOP0; /**< Channel 0 Loop Register */ |
Kojto | 98:8ab26030e058 | 73 | __IO uint32_t LOOP1; /**< Channel 1 Loop Register */ |
Kojto | 98:8ab26030e058 | 74 | uint32_t RESERVED5[14]; /**< Reserved for future use **/ |
Kojto | 98:8ab26030e058 | 75 | __IO uint32_t RECT0; /**< Channel 0 Rectangle Register */ |
Kojto | 98:8ab26030e058 | 76 | |
Kojto | 98:8ab26030e058 | 77 | uint32_t RESERVED6[39]; /**< Reserved registers */ |
Kojto | 98:8ab26030e058 | 78 | |
Kojto | 98:8ab26030e058 | 79 | DMA_CH_TypeDef CH[12]; /**< Channel registers */ |
Kojto | 98:8ab26030e058 | 80 | } DMA_TypeDef; /** @} */ |
Kojto | 98:8ab26030e058 | 81 | |
Kojto | 98:8ab26030e058 | 82 | /**************************************************************************//** |
Kojto | 98:8ab26030e058 | 83 | * @defgroup EFM32GG_DMA_BitFields |
Kojto | 98:8ab26030e058 | 84 | * @{ |
Kojto | 98:8ab26030e058 | 85 | *****************************************************************************/ |
Kojto | 98:8ab26030e058 | 86 | |
Kojto | 98:8ab26030e058 | 87 | /* Bit fields for DMA STATUS */ |
Kojto | 98:8ab26030e058 | 88 | #define _DMA_STATUS_RESETVALUE 0x100B0000UL /**< Default value for DMA_STATUS */ |
Kojto | 98:8ab26030e058 | 89 | #define _DMA_STATUS_MASK 0x001F00F1UL /**< Mask for DMA_STATUS */ |
Kojto | 98:8ab26030e058 | 90 | #define DMA_STATUS_EN (0x1UL << 0) /**< DMA Enable Status */ |
Kojto | 98:8ab26030e058 | 91 | #define _DMA_STATUS_EN_SHIFT 0 /**< Shift value for DMA_EN */ |
Kojto | 98:8ab26030e058 | 92 | #define _DMA_STATUS_EN_MASK 0x1UL /**< Bit mask for DMA_EN */ |
Kojto | 98:8ab26030e058 | 93 | #define _DMA_STATUS_EN_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_STATUS */ |
Kojto | 98:8ab26030e058 | 94 | #define DMA_STATUS_EN_DEFAULT (_DMA_STATUS_EN_DEFAULT << 0) /**< Shifted mode DEFAULT for DMA_STATUS */ |
Kojto | 98:8ab26030e058 | 95 | #define _DMA_STATUS_STATE_SHIFT 4 /**< Shift value for DMA_STATE */ |
Kojto | 98:8ab26030e058 | 96 | #define _DMA_STATUS_STATE_MASK 0xF0UL /**< Bit mask for DMA_STATE */ |
Kojto | 98:8ab26030e058 | 97 | #define _DMA_STATUS_STATE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_STATUS */ |
Kojto | 98:8ab26030e058 | 98 | #define _DMA_STATUS_STATE_IDLE 0x00000000UL /**< Mode IDLE for DMA_STATUS */ |
Kojto | 98:8ab26030e058 | 99 | #define _DMA_STATUS_STATE_RDCHCTRLDATA 0x00000001UL /**< Mode RDCHCTRLDATA for DMA_STATUS */ |
Kojto | 98:8ab26030e058 | 100 | #define _DMA_STATUS_STATE_RDSRCENDPTR 0x00000002UL /**< Mode RDSRCENDPTR for DMA_STATUS */ |
Kojto | 98:8ab26030e058 | 101 | #define _DMA_STATUS_STATE_RDDSTENDPTR 0x00000003UL /**< Mode RDDSTENDPTR for DMA_STATUS */ |
Kojto | 98:8ab26030e058 | 102 | #define _DMA_STATUS_STATE_RDSRCDATA 0x00000004UL /**< Mode RDSRCDATA for DMA_STATUS */ |
Kojto | 98:8ab26030e058 | 103 | #define _DMA_STATUS_STATE_WRDSTDATA 0x00000005UL /**< Mode WRDSTDATA for DMA_STATUS */ |
Kojto | 98:8ab26030e058 | 104 | #define _DMA_STATUS_STATE_WAITREQCLR 0x00000006UL /**< Mode WAITREQCLR for DMA_STATUS */ |
Kojto | 98:8ab26030e058 | 105 | #define _DMA_STATUS_STATE_WRCHCTRLDATA 0x00000007UL /**< Mode WRCHCTRLDATA for DMA_STATUS */ |
Kojto | 98:8ab26030e058 | 106 | #define _DMA_STATUS_STATE_STALLED 0x00000008UL /**< Mode STALLED for DMA_STATUS */ |
Kojto | 98:8ab26030e058 | 107 | #define _DMA_STATUS_STATE_DONE 0x00000009UL /**< Mode DONE for DMA_STATUS */ |
Kojto | 98:8ab26030e058 | 108 | #define _DMA_STATUS_STATE_PERSCATTRANS 0x0000000AUL /**< Mode PERSCATTRANS for DMA_STATUS */ |
Kojto | 98:8ab26030e058 | 109 | #define DMA_STATUS_STATE_DEFAULT (_DMA_STATUS_STATE_DEFAULT << 4) /**< Shifted mode DEFAULT for DMA_STATUS */ |
Kojto | 98:8ab26030e058 | 110 | #define DMA_STATUS_STATE_IDLE (_DMA_STATUS_STATE_IDLE << 4) /**< Shifted mode IDLE for DMA_STATUS */ |
Kojto | 98:8ab26030e058 | 111 | #define DMA_STATUS_STATE_RDCHCTRLDATA (_DMA_STATUS_STATE_RDCHCTRLDATA << 4) /**< Shifted mode RDCHCTRLDATA for DMA_STATUS */ |
Kojto | 98:8ab26030e058 | 112 | #define DMA_STATUS_STATE_RDSRCENDPTR (_DMA_STATUS_STATE_RDSRCENDPTR << 4) /**< Shifted mode RDSRCENDPTR for DMA_STATUS */ |
Kojto | 98:8ab26030e058 | 113 | #define DMA_STATUS_STATE_RDDSTENDPTR (_DMA_STATUS_STATE_RDDSTENDPTR << 4) /**< Shifted mode RDDSTENDPTR for DMA_STATUS */ |
Kojto | 98:8ab26030e058 | 114 | #define DMA_STATUS_STATE_RDSRCDATA (_DMA_STATUS_STATE_RDSRCDATA << 4) /**< Shifted mode RDSRCDATA for DMA_STATUS */ |
Kojto | 98:8ab26030e058 | 115 | #define DMA_STATUS_STATE_WRDSTDATA (_DMA_STATUS_STATE_WRDSTDATA << 4) /**< Shifted mode WRDSTDATA for DMA_STATUS */ |
Kojto | 98:8ab26030e058 | 116 | #define DMA_STATUS_STATE_WAITREQCLR (_DMA_STATUS_STATE_WAITREQCLR << 4) /**< Shifted mode WAITREQCLR for DMA_STATUS */ |
Kojto | 98:8ab26030e058 | 117 | #define DMA_STATUS_STATE_WRCHCTRLDATA (_DMA_STATUS_STATE_WRCHCTRLDATA << 4) /**< Shifted mode WRCHCTRLDATA for DMA_STATUS */ |
Kojto | 98:8ab26030e058 | 118 | #define DMA_STATUS_STATE_STALLED (_DMA_STATUS_STATE_STALLED << 4) /**< Shifted mode STALLED for DMA_STATUS */ |
Kojto | 98:8ab26030e058 | 119 | #define DMA_STATUS_STATE_DONE (_DMA_STATUS_STATE_DONE << 4) /**< Shifted mode DONE for DMA_STATUS */ |
Kojto | 98:8ab26030e058 | 120 | #define DMA_STATUS_STATE_PERSCATTRANS (_DMA_STATUS_STATE_PERSCATTRANS << 4) /**< Shifted mode PERSCATTRANS for DMA_STATUS */ |
Kojto | 98:8ab26030e058 | 121 | #define _DMA_STATUS_CHNUM_SHIFT 16 /**< Shift value for DMA_CHNUM */ |
Kojto | 98:8ab26030e058 | 122 | #define _DMA_STATUS_CHNUM_MASK 0x1F0000UL /**< Bit mask for DMA_CHNUM */ |
Kojto | 98:8ab26030e058 | 123 | #define _DMA_STATUS_CHNUM_DEFAULT 0x0000000BUL /**< Mode DEFAULT for DMA_STATUS */ |
Kojto | 98:8ab26030e058 | 124 | #define DMA_STATUS_CHNUM_DEFAULT (_DMA_STATUS_CHNUM_DEFAULT << 16) /**< Shifted mode DEFAULT for DMA_STATUS */ |
Kojto | 98:8ab26030e058 | 125 | |
Kojto | 98:8ab26030e058 | 126 | /* Bit fields for DMA CONFIG */ |
Kojto | 98:8ab26030e058 | 127 | #define _DMA_CONFIG_RESETVALUE 0x00000000UL /**< Default value for DMA_CONFIG */ |
Kojto | 98:8ab26030e058 | 128 | #define _DMA_CONFIG_MASK 0x00000021UL /**< Mask for DMA_CONFIG */ |
Kojto | 98:8ab26030e058 | 129 | #define DMA_CONFIG_EN (0x1UL << 0) /**< Enable DMA */ |
Kojto | 98:8ab26030e058 | 130 | #define _DMA_CONFIG_EN_SHIFT 0 /**< Shift value for DMA_EN */ |
Kojto | 98:8ab26030e058 | 131 | #define _DMA_CONFIG_EN_MASK 0x1UL /**< Bit mask for DMA_EN */ |
Kojto | 98:8ab26030e058 | 132 | #define _DMA_CONFIG_EN_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CONFIG */ |
Kojto | 98:8ab26030e058 | 133 | #define DMA_CONFIG_EN_DEFAULT (_DMA_CONFIG_EN_DEFAULT << 0) /**< Shifted mode DEFAULT for DMA_CONFIG */ |
Kojto | 98:8ab26030e058 | 134 | #define DMA_CONFIG_CHPROT (0x1UL << 5) /**< Channel Protection Control */ |
Kojto | 98:8ab26030e058 | 135 | #define _DMA_CONFIG_CHPROT_SHIFT 5 /**< Shift value for DMA_CHPROT */ |
Kojto | 98:8ab26030e058 | 136 | #define _DMA_CONFIG_CHPROT_MASK 0x20UL /**< Bit mask for DMA_CHPROT */ |
Kojto | 98:8ab26030e058 | 137 | #define _DMA_CONFIG_CHPROT_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CONFIG */ |
Kojto | 98:8ab26030e058 | 138 | #define DMA_CONFIG_CHPROT_DEFAULT (_DMA_CONFIG_CHPROT_DEFAULT << 5) /**< Shifted mode DEFAULT for DMA_CONFIG */ |
Kojto | 98:8ab26030e058 | 139 | |
Kojto | 98:8ab26030e058 | 140 | /* Bit fields for DMA CTRLBASE */ |
Kojto | 98:8ab26030e058 | 141 | #define _DMA_CTRLBASE_RESETVALUE 0x00000000UL /**< Default value for DMA_CTRLBASE */ |
Kojto | 98:8ab26030e058 | 142 | #define _DMA_CTRLBASE_MASK 0xFFFFFFFFUL /**< Mask for DMA_CTRLBASE */ |
Kojto | 98:8ab26030e058 | 143 | #define _DMA_CTRLBASE_CTRLBASE_SHIFT 0 /**< Shift value for DMA_CTRLBASE */ |
Kojto | 98:8ab26030e058 | 144 | #define _DMA_CTRLBASE_CTRLBASE_MASK 0xFFFFFFFFUL /**< Bit mask for DMA_CTRLBASE */ |
Kojto | 98:8ab26030e058 | 145 | #define _DMA_CTRLBASE_CTRLBASE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CTRLBASE */ |
Kojto | 98:8ab26030e058 | 146 | #define DMA_CTRLBASE_CTRLBASE_DEFAULT (_DMA_CTRLBASE_CTRLBASE_DEFAULT << 0) /**< Shifted mode DEFAULT for DMA_CTRLBASE */ |
Kojto | 98:8ab26030e058 | 147 | |
Kojto | 98:8ab26030e058 | 148 | /* Bit fields for DMA ALTCTRLBASE */ |
Kojto | 98:8ab26030e058 | 149 | #define _DMA_ALTCTRLBASE_RESETVALUE 0x00000100UL /**< Default value for DMA_ALTCTRLBASE */ |
Kojto | 98:8ab26030e058 | 150 | #define _DMA_ALTCTRLBASE_MASK 0xFFFFFFFFUL /**< Mask for DMA_ALTCTRLBASE */ |
Kojto | 98:8ab26030e058 | 151 | #define _DMA_ALTCTRLBASE_ALTCTRLBASE_SHIFT 0 /**< Shift value for DMA_ALTCTRLBASE */ |
Kojto | 98:8ab26030e058 | 152 | #define _DMA_ALTCTRLBASE_ALTCTRLBASE_MASK 0xFFFFFFFFUL /**< Bit mask for DMA_ALTCTRLBASE */ |
Kojto | 98:8ab26030e058 | 153 | #define _DMA_ALTCTRLBASE_ALTCTRLBASE_DEFAULT 0x00000100UL /**< Mode DEFAULT for DMA_ALTCTRLBASE */ |
Kojto | 98:8ab26030e058 | 154 | #define DMA_ALTCTRLBASE_ALTCTRLBASE_DEFAULT (_DMA_ALTCTRLBASE_ALTCTRLBASE_DEFAULT << 0) /**< Shifted mode DEFAULT for DMA_ALTCTRLBASE */ |
Kojto | 98:8ab26030e058 | 155 | |
Kojto | 98:8ab26030e058 | 156 | /* Bit fields for DMA CHWAITSTATUS */ |
Kojto | 98:8ab26030e058 | 157 | #define _DMA_CHWAITSTATUS_RESETVALUE 0x00000FFFUL /**< Default value for DMA_CHWAITSTATUS */ |
Kojto | 98:8ab26030e058 | 158 | #define _DMA_CHWAITSTATUS_MASK 0x00000FFFUL /**< Mask for DMA_CHWAITSTATUS */ |
Kojto | 98:8ab26030e058 | 159 | #define DMA_CHWAITSTATUS_CH0WAITSTATUS (0x1UL << 0) /**< Channel 0 Wait on Request Status */ |
Kojto | 98:8ab26030e058 | 160 | #define _DMA_CHWAITSTATUS_CH0WAITSTATUS_SHIFT 0 /**< Shift value for DMA_CH0WAITSTATUS */ |
Kojto | 98:8ab26030e058 | 161 | #define _DMA_CHWAITSTATUS_CH0WAITSTATUS_MASK 0x1UL /**< Bit mask for DMA_CH0WAITSTATUS */ |
Kojto | 98:8ab26030e058 | 162 | #define _DMA_CHWAITSTATUS_CH0WAITSTATUS_DEFAULT 0x00000001UL /**< Mode DEFAULT for DMA_CHWAITSTATUS */ |
Kojto | 98:8ab26030e058 | 163 | #define DMA_CHWAITSTATUS_CH0WAITSTATUS_DEFAULT (_DMA_CHWAITSTATUS_CH0WAITSTATUS_DEFAULT << 0) /**< Shifted mode DEFAULT for DMA_CHWAITSTATUS */ |
Kojto | 98:8ab26030e058 | 164 | #define DMA_CHWAITSTATUS_CH1WAITSTATUS (0x1UL << 1) /**< Channel 1 Wait on Request Status */ |
Kojto | 98:8ab26030e058 | 165 | #define _DMA_CHWAITSTATUS_CH1WAITSTATUS_SHIFT 1 /**< Shift value for DMA_CH1WAITSTATUS */ |
Kojto | 98:8ab26030e058 | 166 | #define _DMA_CHWAITSTATUS_CH1WAITSTATUS_MASK 0x2UL /**< Bit mask for DMA_CH1WAITSTATUS */ |
Kojto | 98:8ab26030e058 | 167 | #define _DMA_CHWAITSTATUS_CH1WAITSTATUS_DEFAULT 0x00000001UL /**< Mode DEFAULT for DMA_CHWAITSTATUS */ |
Kojto | 98:8ab26030e058 | 168 | #define DMA_CHWAITSTATUS_CH1WAITSTATUS_DEFAULT (_DMA_CHWAITSTATUS_CH1WAITSTATUS_DEFAULT << 1) /**< Shifted mode DEFAULT for DMA_CHWAITSTATUS */ |
Kojto | 98:8ab26030e058 | 169 | #define DMA_CHWAITSTATUS_CH2WAITSTATUS (0x1UL << 2) /**< Channel 2 Wait on Request Status */ |
Kojto | 98:8ab26030e058 | 170 | #define _DMA_CHWAITSTATUS_CH2WAITSTATUS_SHIFT 2 /**< Shift value for DMA_CH2WAITSTATUS */ |
Kojto | 98:8ab26030e058 | 171 | #define _DMA_CHWAITSTATUS_CH2WAITSTATUS_MASK 0x4UL /**< Bit mask for DMA_CH2WAITSTATUS */ |
Kojto | 98:8ab26030e058 | 172 | #define _DMA_CHWAITSTATUS_CH2WAITSTATUS_DEFAULT 0x00000001UL /**< Mode DEFAULT for DMA_CHWAITSTATUS */ |
Kojto | 98:8ab26030e058 | 173 | #define DMA_CHWAITSTATUS_CH2WAITSTATUS_DEFAULT (_DMA_CHWAITSTATUS_CH2WAITSTATUS_DEFAULT << 2) /**< Shifted mode DEFAULT for DMA_CHWAITSTATUS */ |
Kojto | 98:8ab26030e058 | 174 | #define DMA_CHWAITSTATUS_CH3WAITSTATUS (0x1UL << 3) /**< Channel 3 Wait on Request Status */ |
Kojto | 98:8ab26030e058 | 175 | #define _DMA_CHWAITSTATUS_CH3WAITSTATUS_SHIFT 3 /**< Shift value for DMA_CH3WAITSTATUS */ |
Kojto | 98:8ab26030e058 | 176 | #define _DMA_CHWAITSTATUS_CH3WAITSTATUS_MASK 0x8UL /**< Bit mask for DMA_CH3WAITSTATUS */ |
Kojto | 98:8ab26030e058 | 177 | #define _DMA_CHWAITSTATUS_CH3WAITSTATUS_DEFAULT 0x00000001UL /**< Mode DEFAULT for DMA_CHWAITSTATUS */ |
Kojto | 98:8ab26030e058 | 178 | #define DMA_CHWAITSTATUS_CH3WAITSTATUS_DEFAULT (_DMA_CHWAITSTATUS_CH3WAITSTATUS_DEFAULT << 3) /**< Shifted mode DEFAULT for DMA_CHWAITSTATUS */ |
Kojto | 98:8ab26030e058 | 179 | #define DMA_CHWAITSTATUS_CH4WAITSTATUS (0x1UL << 4) /**< Channel 4 Wait on Request Status */ |
Kojto | 98:8ab26030e058 | 180 | #define _DMA_CHWAITSTATUS_CH4WAITSTATUS_SHIFT 4 /**< Shift value for DMA_CH4WAITSTATUS */ |
Kojto | 98:8ab26030e058 | 181 | #define _DMA_CHWAITSTATUS_CH4WAITSTATUS_MASK 0x10UL /**< Bit mask for DMA_CH4WAITSTATUS */ |
Kojto | 98:8ab26030e058 | 182 | #define _DMA_CHWAITSTATUS_CH4WAITSTATUS_DEFAULT 0x00000001UL /**< Mode DEFAULT for DMA_CHWAITSTATUS */ |
Kojto | 98:8ab26030e058 | 183 | #define DMA_CHWAITSTATUS_CH4WAITSTATUS_DEFAULT (_DMA_CHWAITSTATUS_CH4WAITSTATUS_DEFAULT << 4) /**< Shifted mode DEFAULT for DMA_CHWAITSTATUS */ |
Kojto | 98:8ab26030e058 | 184 | #define DMA_CHWAITSTATUS_CH5WAITSTATUS (0x1UL << 5) /**< Channel 5 Wait on Request Status */ |
Kojto | 98:8ab26030e058 | 185 | #define _DMA_CHWAITSTATUS_CH5WAITSTATUS_SHIFT 5 /**< Shift value for DMA_CH5WAITSTATUS */ |
Kojto | 98:8ab26030e058 | 186 | #define _DMA_CHWAITSTATUS_CH5WAITSTATUS_MASK 0x20UL /**< Bit mask for DMA_CH5WAITSTATUS */ |
Kojto | 98:8ab26030e058 | 187 | #define _DMA_CHWAITSTATUS_CH5WAITSTATUS_DEFAULT 0x00000001UL /**< Mode DEFAULT for DMA_CHWAITSTATUS */ |
Kojto | 98:8ab26030e058 | 188 | #define DMA_CHWAITSTATUS_CH5WAITSTATUS_DEFAULT (_DMA_CHWAITSTATUS_CH5WAITSTATUS_DEFAULT << 5) /**< Shifted mode DEFAULT for DMA_CHWAITSTATUS */ |
Kojto | 98:8ab26030e058 | 189 | #define DMA_CHWAITSTATUS_CH6WAITSTATUS (0x1UL << 6) /**< Channel 6 Wait on Request Status */ |
Kojto | 98:8ab26030e058 | 190 | #define _DMA_CHWAITSTATUS_CH6WAITSTATUS_SHIFT 6 /**< Shift value for DMA_CH6WAITSTATUS */ |
Kojto | 98:8ab26030e058 | 191 | #define _DMA_CHWAITSTATUS_CH6WAITSTATUS_MASK 0x40UL /**< Bit mask for DMA_CH6WAITSTATUS */ |
Kojto | 98:8ab26030e058 | 192 | #define _DMA_CHWAITSTATUS_CH6WAITSTATUS_DEFAULT 0x00000001UL /**< Mode DEFAULT for DMA_CHWAITSTATUS */ |
Kojto | 98:8ab26030e058 | 193 | #define DMA_CHWAITSTATUS_CH6WAITSTATUS_DEFAULT (_DMA_CHWAITSTATUS_CH6WAITSTATUS_DEFAULT << 6) /**< Shifted mode DEFAULT for DMA_CHWAITSTATUS */ |
Kojto | 98:8ab26030e058 | 194 | #define DMA_CHWAITSTATUS_CH7WAITSTATUS (0x1UL << 7) /**< Channel 7 Wait on Request Status */ |
Kojto | 98:8ab26030e058 | 195 | #define _DMA_CHWAITSTATUS_CH7WAITSTATUS_SHIFT 7 /**< Shift value for DMA_CH7WAITSTATUS */ |
Kojto | 98:8ab26030e058 | 196 | #define _DMA_CHWAITSTATUS_CH7WAITSTATUS_MASK 0x80UL /**< Bit mask for DMA_CH7WAITSTATUS */ |
Kojto | 98:8ab26030e058 | 197 | #define _DMA_CHWAITSTATUS_CH7WAITSTATUS_DEFAULT 0x00000001UL /**< Mode DEFAULT for DMA_CHWAITSTATUS */ |
Kojto | 98:8ab26030e058 | 198 | #define DMA_CHWAITSTATUS_CH7WAITSTATUS_DEFAULT (_DMA_CHWAITSTATUS_CH7WAITSTATUS_DEFAULT << 7) /**< Shifted mode DEFAULT for DMA_CHWAITSTATUS */ |
Kojto | 98:8ab26030e058 | 199 | #define DMA_CHWAITSTATUS_CH8WAITSTATUS (0x1UL << 8) /**< Channel 8 Wait on Request Status */ |
Kojto | 98:8ab26030e058 | 200 | #define _DMA_CHWAITSTATUS_CH8WAITSTATUS_SHIFT 8 /**< Shift value for DMA_CH8WAITSTATUS */ |
Kojto | 98:8ab26030e058 | 201 | #define _DMA_CHWAITSTATUS_CH8WAITSTATUS_MASK 0x100UL /**< Bit mask for DMA_CH8WAITSTATUS */ |
Kojto | 98:8ab26030e058 | 202 | #define _DMA_CHWAITSTATUS_CH8WAITSTATUS_DEFAULT 0x00000001UL /**< Mode DEFAULT for DMA_CHWAITSTATUS */ |
Kojto | 98:8ab26030e058 | 203 | #define DMA_CHWAITSTATUS_CH8WAITSTATUS_DEFAULT (_DMA_CHWAITSTATUS_CH8WAITSTATUS_DEFAULT << 8) /**< Shifted mode DEFAULT for DMA_CHWAITSTATUS */ |
Kojto | 98:8ab26030e058 | 204 | #define DMA_CHWAITSTATUS_CH9WAITSTATUS (0x1UL << 9) /**< Channel 9 Wait on Request Status */ |
Kojto | 98:8ab26030e058 | 205 | #define _DMA_CHWAITSTATUS_CH9WAITSTATUS_SHIFT 9 /**< Shift value for DMA_CH9WAITSTATUS */ |
Kojto | 98:8ab26030e058 | 206 | #define _DMA_CHWAITSTATUS_CH9WAITSTATUS_MASK 0x200UL /**< Bit mask for DMA_CH9WAITSTATUS */ |
Kojto | 98:8ab26030e058 | 207 | #define _DMA_CHWAITSTATUS_CH9WAITSTATUS_DEFAULT 0x00000001UL /**< Mode DEFAULT for DMA_CHWAITSTATUS */ |
Kojto | 98:8ab26030e058 | 208 | #define DMA_CHWAITSTATUS_CH9WAITSTATUS_DEFAULT (_DMA_CHWAITSTATUS_CH9WAITSTATUS_DEFAULT << 9) /**< Shifted mode DEFAULT for DMA_CHWAITSTATUS */ |
Kojto | 98:8ab26030e058 | 209 | #define DMA_CHWAITSTATUS_CH10WAITSTATUS (0x1UL << 10) /**< Channel 10 Wait on Request Status */ |
Kojto | 98:8ab26030e058 | 210 | #define _DMA_CHWAITSTATUS_CH10WAITSTATUS_SHIFT 10 /**< Shift value for DMA_CH10WAITSTATUS */ |
Kojto | 98:8ab26030e058 | 211 | #define _DMA_CHWAITSTATUS_CH10WAITSTATUS_MASK 0x400UL /**< Bit mask for DMA_CH10WAITSTATUS */ |
Kojto | 98:8ab26030e058 | 212 | #define _DMA_CHWAITSTATUS_CH10WAITSTATUS_DEFAULT 0x00000001UL /**< Mode DEFAULT for DMA_CHWAITSTATUS */ |
Kojto | 98:8ab26030e058 | 213 | #define DMA_CHWAITSTATUS_CH10WAITSTATUS_DEFAULT (_DMA_CHWAITSTATUS_CH10WAITSTATUS_DEFAULT << 10) /**< Shifted mode DEFAULT for DMA_CHWAITSTATUS */ |
Kojto | 98:8ab26030e058 | 214 | #define DMA_CHWAITSTATUS_CH11WAITSTATUS (0x1UL << 11) /**< Channel 11 Wait on Request Status */ |
Kojto | 98:8ab26030e058 | 215 | #define _DMA_CHWAITSTATUS_CH11WAITSTATUS_SHIFT 11 /**< Shift value for DMA_CH11WAITSTATUS */ |
Kojto | 98:8ab26030e058 | 216 | #define _DMA_CHWAITSTATUS_CH11WAITSTATUS_MASK 0x800UL /**< Bit mask for DMA_CH11WAITSTATUS */ |
Kojto | 98:8ab26030e058 | 217 | #define _DMA_CHWAITSTATUS_CH11WAITSTATUS_DEFAULT 0x00000001UL /**< Mode DEFAULT for DMA_CHWAITSTATUS */ |
Kojto | 98:8ab26030e058 | 218 | #define DMA_CHWAITSTATUS_CH11WAITSTATUS_DEFAULT (_DMA_CHWAITSTATUS_CH11WAITSTATUS_DEFAULT << 11) /**< Shifted mode DEFAULT for DMA_CHWAITSTATUS */ |
Kojto | 98:8ab26030e058 | 219 | |
Kojto | 98:8ab26030e058 | 220 | /* Bit fields for DMA CHSWREQ */ |
Kojto | 98:8ab26030e058 | 221 | #define _DMA_CHSWREQ_RESETVALUE 0x00000000UL /**< Default value for DMA_CHSWREQ */ |
Kojto | 98:8ab26030e058 | 222 | #define _DMA_CHSWREQ_MASK 0x00000FFFUL /**< Mask for DMA_CHSWREQ */ |
Kojto | 98:8ab26030e058 | 223 | #define DMA_CHSWREQ_CH0SWREQ (0x1UL << 0) /**< Channel 0 Software Request */ |
Kojto | 98:8ab26030e058 | 224 | #define _DMA_CHSWREQ_CH0SWREQ_SHIFT 0 /**< Shift value for DMA_CH0SWREQ */ |
Kojto | 98:8ab26030e058 | 225 | #define _DMA_CHSWREQ_CH0SWREQ_MASK 0x1UL /**< Bit mask for DMA_CH0SWREQ */ |
Kojto | 98:8ab26030e058 | 226 | #define _DMA_CHSWREQ_CH0SWREQ_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHSWREQ */ |
Kojto | 98:8ab26030e058 | 227 | #define DMA_CHSWREQ_CH0SWREQ_DEFAULT (_DMA_CHSWREQ_CH0SWREQ_DEFAULT << 0) /**< Shifted mode DEFAULT for DMA_CHSWREQ */ |
Kojto | 98:8ab26030e058 | 228 | #define DMA_CHSWREQ_CH1SWREQ (0x1UL << 1) /**< Channel 1 Software Request */ |
Kojto | 98:8ab26030e058 | 229 | #define _DMA_CHSWREQ_CH1SWREQ_SHIFT 1 /**< Shift value for DMA_CH1SWREQ */ |
Kojto | 98:8ab26030e058 | 230 | #define _DMA_CHSWREQ_CH1SWREQ_MASK 0x2UL /**< Bit mask for DMA_CH1SWREQ */ |
Kojto | 98:8ab26030e058 | 231 | #define _DMA_CHSWREQ_CH1SWREQ_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHSWREQ */ |
Kojto | 98:8ab26030e058 | 232 | #define DMA_CHSWREQ_CH1SWREQ_DEFAULT (_DMA_CHSWREQ_CH1SWREQ_DEFAULT << 1) /**< Shifted mode DEFAULT for DMA_CHSWREQ */ |
Kojto | 98:8ab26030e058 | 233 | #define DMA_CHSWREQ_CH2SWREQ (0x1UL << 2) /**< Channel 2 Software Request */ |
Kojto | 98:8ab26030e058 | 234 | #define _DMA_CHSWREQ_CH2SWREQ_SHIFT 2 /**< Shift value for DMA_CH2SWREQ */ |
Kojto | 98:8ab26030e058 | 235 | #define _DMA_CHSWREQ_CH2SWREQ_MASK 0x4UL /**< Bit mask for DMA_CH2SWREQ */ |
Kojto | 98:8ab26030e058 | 236 | #define _DMA_CHSWREQ_CH2SWREQ_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHSWREQ */ |
Kojto | 98:8ab26030e058 | 237 | #define DMA_CHSWREQ_CH2SWREQ_DEFAULT (_DMA_CHSWREQ_CH2SWREQ_DEFAULT << 2) /**< Shifted mode DEFAULT for DMA_CHSWREQ */ |
Kojto | 98:8ab26030e058 | 238 | #define DMA_CHSWREQ_CH3SWREQ (0x1UL << 3) /**< Channel 3 Software Request */ |
Kojto | 98:8ab26030e058 | 239 | #define _DMA_CHSWREQ_CH3SWREQ_SHIFT 3 /**< Shift value for DMA_CH3SWREQ */ |
Kojto | 98:8ab26030e058 | 240 | #define _DMA_CHSWREQ_CH3SWREQ_MASK 0x8UL /**< Bit mask for DMA_CH3SWREQ */ |
Kojto | 98:8ab26030e058 | 241 | #define _DMA_CHSWREQ_CH3SWREQ_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHSWREQ */ |
Kojto | 98:8ab26030e058 | 242 | #define DMA_CHSWREQ_CH3SWREQ_DEFAULT (_DMA_CHSWREQ_CH3SWREQ_DEFAULT << 3) /**< Shifted mode DEFAULT for DMA_CHSWREQ */ |
Kojto | 98:8ab26030e058 | 243 | #define DMA_CHSWREQ_CH4SWREQ (0x1UL << 4) /**< Channel 4 Software Request */ |
Kojto | 98:8ab26030e058 | 244 | #define _DMA_CHSWREQ_CH4SWREQ_SHIFT 4 /**< Shift value for DMA_CH4SWREQ */ |
Kojto | 98:8ab26030e058 | 245 | #define _DMA_CHSWREQ_CH4SWREQ_MASK 0x10UL /**< Bit mask for DMA_CH4SWREQ */ |
Kojto | 98:8ab26030e058 | 246 | #define _DMA_CHSWREQ_CH4SWREQ_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHSWREQ */ |
Kojto | 98:8ab26030e058 | 247 | #define DMA_CHSWREQ_CH4SWREQ_DEFAULT (_DMA_CHSWREQ_CH4SWREQ_DEFAULT << 4) /**< Shifted mode DEFAULT for DMA_CHSWREQ */ |
Kojto | 98:8ab26030e058 | 248 | #define DMA_CHSWREQ_CH5SWREQ (0x1UL << 5) /**< Channel 5 Software Request */ |
Kojto | 98:8ab26030e058 | 249 | #define _DMA_CHSWREQ_CH5SWREQ_SHIFT 5 /**< Shift value for DMA_CH5SWREQ */ |
Kojto | 98:8ab26030e058 | 250 | #define _DMA_CHSWREQ_CH5SWREQ_MASK 0x20UL /**< Bit mask for DMA_CH5SWREQ */ |
Kojto | 98:8ab26030e058 | 251 | #define _DMA_CHSWREQ_CH5SWREQ_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHSWREQ */ |
Kojto | 98:8ab26030e058 | 252 | #define DMA_CHSWREQ_CH5SWREQ_DEFAULT (_DMA_CHSWREQ_CH5SWREQ_DEFAULT << 5) /**< Shifted mode DEFAULT for DMA_CHSWREQ */ |
Kojto | 98:8ab26030e058 | 253 | #define DMA_CHSWREQ_CH6SWREQ (0x1UL << 6) /**< Channel 6 Software Request */ |
Kojto | 98:8ab26030e058 | 254 | #define _DMA_CHSWREQ_CH6SWREQ_SHIFT 6 /**< Shift value for DMA_CH6SWREQ */ |
Kojto | 98:8ab26030e058 | 255 | #define _DMA_CHSWREQ_CH6SWREQ_MASK 0x40UL /**< Bit mask for DMA_CH6SWREQ */ |
Kojto | 98:8ab26030e058 | 256 | #define _DMA_CHSWREQ_CH6SWREQ_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHSWREQ */ |
Kojto | 98:8ab26030e058 | 257 | #define DMA_CHSWREQ_CH6SWREQ_DEFAULT (_DMA_CHSWREQ_CH6SWREQ_DEFAULT << 6) /**< Shifted mode DEFAULT for DMA_CHSWREQ */ |
Kojto | 98:8ab26030e058 | 258 | #define DMA_CHSWREQ_CH7SWREQ (0x1UL << 7) /**< Channel 7 Software Request */ |
Kojto | 98:8ab26030e058 | 259 | #define _DMA_CHSWREQ_CH7SWREQ_SHIFT 7 /**< Shift value for DMA_CH7SWREQ */ |
Kojto | 98:8ab26030e058 | 260 | #define _DMA_CHSWREQ_CH7SWREQ_MASK 0x80UL /**< Bit mask for DMA_CH7SWREQ */ |
Kojto | 98:8ab26030e058 | 261 | #define _DMA_CHSWREQ_CH7SWREQ_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHSWREQ */ |
Kojto | 98:8ab26030e058 | 262 | #define DMA_CHSWREQ_CH7SWREQ_DEFAULT (_DMA_CHSWREQ_CH7SWREQ_DEFAULT << 7) /**< Shifted mode DEFAULT for DMA_CHSWREQ */ |
Kojto | 98:8ab26030e058 | 263 | #define DMA_CHSWREQ_CH8SWREQ (0x1UL << 8) /**< Channel 8 Software Request */ |
Kojto | 98:8ab26030e058 | 264 | #define _DMA_CHSWREQ_CH8SWREQ_SHIFT 8 /**< Shift value for DMA_CH8SWREQ */ |
Kojto | 98:8ab26030e058 | 265 | #define _DMA_CHSWREQ_CH8SWREQ_MASK 0x100UL /**< Bit mask for DMA_CH8SWREQ */ |
Kojto | 98:8ab26030e058 | 266 | #define _DMA_CHSWREQ_CH8SWREQ_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHSWREQ */ |
Kojto | 98:8ab26030e058 | 267 | #define DMA_CHSWREQ_CH8SWREQ_DEFAULT (_DMA_CHSWREQ_CH8SWREQ_DEFAULT << 8) /**< Shifted mode DEFAULT for DMA_CHSWREQ */ |
Kojto | 98:8ab26030e058 | 268 | #define DMA_CHSWREQ_CH9SWREQ (0x1UL << 9) /**< Channel 9 Software Request */ |
Kojto | 98:8ab26030e058 | 269 | #define _DMA_CHSWREQ_CH9SWREQ_SHIFT 9 /**< Shift value for DMA_CH9SWREQ */ |
Kojto | 98:8ab26030e058 | 270 | #define _DMA_CHSWREQ_CH9SWREQ_MASK 0x200UL /**< Bit mask for DMA_CH9SWREQ */ |
Kojto | 98:8ab26030e058 | 271 | #define _DMA_CHSWREQ_CH9SWREQ_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHSWREQ */ |
Kojto | 98:8ab26030e058 | 272 | #define DMA_CHSWREQ_CH9SWREQ_DEFAULT (_DMA_CHSWREQ_CH9SWREQ_DEFAULT << 9) /**< Shifted mode DEFAULT for DMA_CHSWREQ */ |
Kojto | 98:8ab26030e058 | 273 | #define DMA_CHSWREQ_CH10SWREQ (0x1UL << 10) /**< Channel 10 Software Request */ |
Kojto | 98:8ab26030e058 | 274 | #define _DMA_CHSWREQ_CH10SWREQ_SHIFT 10 /**< Shift value for DMA_CH10SWREQ */ |
Kojto | 98:8ab26030e058 | 275 | #define _DMA_CHSWREQ_CH10SWREQ_MASK 0x400UL /**< Bit mask for DMA_CH10SWREQ */ |
Kojto | 98:8ab26030e058 | 276 | #define _DMA_CHSWREQ_CH10SWREQ_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHSWREQ */ |
Kojto | 98:8ab26030e058 | 277 | #define DMA_CHSWREQ_CH10SWREQ_DEFAULT (_DMA_CHSWREQ_CH10SWREQ_DEFAULT << 10) /**< Shifted mode DEFAULT for DMA_CHSWREQ */ |
Kojto | 98:8ab26030e058 | 278 | #define DMA_CHSWREQ_CH11SWREQ (0x1UL << 11) /**< Channel 11 Software Request */ |
Kojto | 98:8ab26030e058 | 279 | #define _DMA_CHSWREQ_CH11SWREQ_SHIFT 11 /**< Shift value for DMA_CH11SWREQ */ |
Kojto | 98:8ab26030e058 | 280 | #define _DMA_CHSWREQ_CH11SWREQ_MASK 0x800UL /**< Bit mask for DMA_CH11SWREQ */ |
Kojto | 98:8ab26030e058 | 281 | #define _DMA_CHSWREQ_CH11SWREQ_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHSWREQ */ |
Kojto | 98:8ab26030e058 | 282 | #define DMA_CHSWREQ_CH11SWREQ_DEFAULT (_DMA_CHSWREQ_CH11SWREQ_DEFAULT << 11) /**< Shifted mode DEFAULT for DMA_CHSWREQ */ |
Kojto | 98:8ab26030e058 | 283 | |
Kojto | 98:8ab26030e058 | 284 | /* Bit fields for DMA CHUSEBURSTS */ |
Kojto | 98:8ab26030e058 | 285 | #define _DMA_CHUSEBURSTS_RESETVALUE 0x00000000UL /**< Default value for DMA_CHUSEBURSTS */ |
Kojto | 98:8ab26030e058 | 286 | #define _DMA_CHUSEBURSTS_MASK 0x00000FFFUL /**< Mask for DMA_CHUSEBURSTS */ |
Kojto | 98:8ab26030e058 | 287 | #define DMA_CHUSEBURSTS_CH0USEBURSTS (0x1UL << 0) /**< Channel 0 Useburst Set */ |
Kojto | 98:8ab26030e058 | 288 | #define _DMA_CHUSEBURSTS_CH0USEBURSTS_SHIFT 0 /**< Shift value for DMA_CH0USEBURSTS */ |
Kojto | 98:8ab26030e058 | 289 | #define _DMA_CHUSEBURSTS_CH0USEBURSTS_MASK 0x1UL /**< Bit mask for DMA_CH0USEBURSTS */ |
Kojto | 98:8ab26030e058 | 290 | #define _DMA_CHUSEBURSTS_CH0USEBURSTS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHUSEBURSTS */ |
Kojto | 98:8ab26030e058 | 291 | #define _DMA_CHUSEBURSTS_CH0USEBURSTS_SINGLEANDBURST 0x00000000UL /**< Mode SINGLEANDBURST for DMA_CHUSEBURSTS */ |
Kojto | 98:8ab26030e058 | 292 | #define _DMA_CHUSEBURSTS_CH0USEBURSTS_BURSTONLY 0x00000001UL /**< Mode BURSTONLY for DMA_CHUSEBURSTS */ |
Kojto | 98:8ab26030e058 | 293 | #define DMA_CHUSEBURSTS_CH0USEBURSTS_DEFAULT (_DMA_CHUSEBURSTS_CH0USEBURSTS_DEFAULT << 0) /**< Shifted mode DEFAULT for DMA_CHUSEBURSTS */ |
Kojto | 98:8ab26030e058 | 294 | #define DMA_CHUSEBURSTS_CH0USEBURSTS_SINGLEANDBURST (_DMA_CHUSEBURSTS_CH0USEBURSTS_SINGLEANDBURST << 0) /**< Shifted mode SINGLEANDBURST for DMA_CHUSEBURSTS */ |
Kojto | 98:8ab26030e058 | 295 | #define DMA_CHUSEBURSTS_CH0USEBURSTS_BURSTONLY (_DMA_CHUSEBURSTS_CH0USEBURSTS_BURSTONLY << 0) /**< Shifted mode BURSTONLY for DMA_CHUSEBURSTS */ |
Kojto | 98:8ab26030e058 | 296 | #define DMA_CHUSEBURSTS_CH1USEBURSTS (0x1UL << 1) /**< Channel 1 Useburst Set */ |
Kojto | 98:8ab26030e058 | 297 | #define _DMA_CHUSEBURSTS_CH1USEBURSTS_SHIFT 1 /**< Shift value for DMA_CH1USEBURSTS */ |
Kojto | 98:8ab26030e058 | 298 | #define _DMA_CHUSEBURSTS_CH1USEBURSTS_MASK 0x2UL /**< Bit mask for DMA_CH1USEBURSTS */ |
Kojto | 98:8ab26030e058 | 299 | #define _DMA_CHUSEBURSTS_CH1USEBURSTS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHUSEBURSTS */ |
Kojto | 98:8ab26030e058 | 300 | #define DMA_CHUSEBURSTS_CH1USEBURSTS_DEFAULT (_DMA_CHUSEBURSTS_CH1USEBURSTS_DEFAULT << 1) /**< Shifted mode DEFAULT for DMA_CHUSEBURSTS */ |
Kojto | 98:8ab26030e058 | 301 | #define DMA_CHUSEBURSTS_CH2USEBURSTS (0x1UL << 2) /**< Channel 2 Useburst Set */ |
Kojto | 98:8ab26030e058 | 302 | #define _DMA_CHUSEBURSTS_CH2USEBURSTS_SHIFT 2 /**< Shift value for DMA_CH2USEBURSTS */ |
Kojto | 98:8ab26030e058 | 303 | #define _DMA_CHUSEBURSTS_CH2USEBURSTS_MASK 0x4UL /**< Bit mask for DMA_CH2USEBURSTS */ |
Kojto | 98:8ab26030e058 | 304 | #define _DMA_CHUSEBURSTS_CH2USEBURSTS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHUSEBURSTS */ |
Kojto | 98:8ab26030e058 | 305 | #define DMA_CHUSEBURSTS_CH2USEBURSTS_DEFAULT (_DMA_CHUSEBURSTS_CH2USEBURSTS_DEFAULT << 2) /**< Shifted mode DEFAULT for DMA_CHUSEBURSTS */ |
Kojto | 98:8ab26030e058 | 306 | #define DMA_CHUSEBURSTS_CH3USEBURSTS (0x1UL << 3) /**< Channel 3 Useburst Set */ |
Kojto | 98:8ab26030e058 | 307 | #define _DMA_CHUSEBURSTS_CH3USEBURSTS_SHIFT 3 /**< Shift value for DMA_CH3USEBURSTS */ |
Kojto | 98:8ab26030e058 | 308 | #define _DMA_CHUSEBURSTS_CH3USEBURSTS_MASK 0x8UL /**< Bit mask for DMA_CH3USEBURSTS */ |
Kojto | 98:8ab26030e058 | 309 | #define _DMA_CHUSEBURSTS_CH3USEBURSTS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHUSEBURSTS */ |
Kojto | 98:8ab26030e058 | 310 | #define DMA_CHUSEBURSTS_CH3USEBURSTS_DEFAULT (_DMA_CHUSEBURSTS_CH3USEBURSTS_DEFAULT << 3) /**< Shifted mode DEFAULT for DMA_CHUSEBURSTS */ |
Kojto | 98:8ab26030e058 | 311 | #define DMA_CHUSEBURSTS_CH4USEBURSTS (0x1UL << 4) /**< Channel 4 Useburst Set */ |
Kojto | 98:8ab26030e058 | 312 | #define _DMA_CHUSEBURSTS_CH4USEBURSTS_SHIFT 4 /**< Shift value for DMA_CH4USEBURSTS */ |
Kojto | 98:8ab26030e058 | 313 | #define _DMA_CHUSEBURSTS_CH4USEBURSTS_MASK 0x10UL /**< Bit mask for DMA_CH4USEBURSTS */ |
Kojto | 98:8ab26030e058 | 314 | #define _DMA_CHUSEBURSTS_CH4USEBURSTS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHUSEBURSTS */ |
Kojto | 98:8ab26030e058 | 315 | #define DMA_CHUSEBURSTS_CH4USEBURSTS_DEFAULT (_DMA_CHUSEBURSTS_CH4USEBURSTS_DEFAULT << 4) /**< Shifted mode DEFAULT for DMA_CHUSEBURSTS */ |
Kojto | 98:8ab26030e058 | 316 | #define DMA_CHUSEBURSTS_CH5USEBURSTS (0x1UL << 5) /**< Channel 5 Useburst Set */ |
Kojto | 98:8ab26030e058 | 317 | #define _DMA_CHUSEBURSTS_CH5USEBURSTS_SHIFT 5 /**< Shift value for DMA_CH5USEBURSTS */ |
Kojto | 98:8ab26030e058 | 318 | #define _DMA_CHUSEBURSTS_CH5USEBURSTS_MASK 0x20UL /**< Bit mask for DMA_CH5USEBURSTS */ |
Kojto | 98:8ab26030e058 | 319 | #define _DMA_CHUSEBURSTS_CH5USEBURSTS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHUSEBURSTS */ |
Kojto | 98:8ab26030e058 | 320 | #define DMA_CHUSEBURSTS_CH5USEBURSTS_DEFAULT (_DMA_CHUSEBURSTS_CH5USEBURSTS_DEFAULT << 5) /**< Shifted mode DEFAULT for DMA_CHUSEBURSTS */ |
Kojto | 98:8ab26030e058 | 321 | #define DMA_CHUSEBURSTS_CH6USEBURSTS (0x1UL << 6) /**< Channel 6 Useburst Set */ |
Kojto | 98:8ab26030e058 | 322 | #define _DMA_CHUSEBURSTS_CH6USEBURSTS_SHIFT 6 /**< Shift value for DMA_CH6USEBURSTS */ |
Kojto | 98:8ab26030e058 | 323 | #define _DMA_CHUSEBURSTS_CH6USEBURSTS_MASK 0x40UL /**< Bit mask for DMA_CH6USEBURSTS */ |
Kojto | 98:8ab26030e058 | 324 | #define _DMA_CHUSEBURSTS_CH6USEBURSTS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHUSEBURSTS */ |
Kojto | 98:8ab26030e058 | 325 | #define DMA_CHUSEBURSTS_CH6USEBURSTS_DEFAULT (_DMA_CHUSEBURSTS_CH6USEBURSTS_DEFAULT << 6) /**< Shifted mode DEFAULT for DMA_CHUSEBURSTS */ |
Kojto | 98:8ab26030e058 | 326 | #define DMA_CHUSEBURSTS_CH7USEBURSTS (0x1UL << 7) /**< Channel 7 Useburst Set */ |
Kojto | 98:8ab26030e058 | 327 | #define _DMA_CHUSEBURSTS_CH7USEBURSTS_SHIFT 7 /**< Shift value for DMA_CH7USEBURSTS */ |
Kojto | 98:8ab26030e058 | 328 | #define _DMA_CHUSEBURSTS_CH7USEBURSTS_MASK 0x80UL /**< Bit mask for DMA_CH7USEBURSTS */ |
Kojto | 98:8ab26030e058 | 329 | #define _DMA_CHUSEBURSTS_CH7USEBURSTS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHUSEBURSTS */ |
Kojto | 98:8ab26030e058 | 330 | #define DMA_CHUSEBURSTS_CH7USEBURSTS_DEFAULT (_DMA_CHUSEBURSTS_CH7USEBURSTS_DEFAULT << 7) /**< Shifted mode DEFAULT for DMA_CHUSEBURSTS */ |
Kojto | 98:8ab26030e058 | 331 | #define DMA_CHUSEBURSTS_CH8USEBURSTS (0x1UL << 8) /**< Channel 8 Useburst Set */ |
Kojto | 98:8ab26030e058 | 332 | #define _DMA_CHUSEBURSTS_CH8USEBURSTS_SHIFT 8 /**< Shift value for DMA_CH8USEBURSTS */ |
Kojto | 98:8ab26030e058 | 333 | #define _DMA_CHUSEBURSTS_CH8USEBURSTS_MASK 0x100UL /**< Bit mask for DMA_CH8USEBURSTS */ |
Kojto | 98:8ab26030e058 | 334 | #define _DMA_CHUSEBURSTS_CH8USEBURSTS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHUSEBURSTS */ |
Kojto | 98:8ab26030e058 | 335 | #define DMA_CHUSEBURSTS_CH8USEBURSTS_DEFAULT (_DMA_CHUSEBURSTS_CH8USEBURSTS_DEFAULT << 8) /**< Shifted mode DEFAULT for DMA_CHUSEBURSTS */ |
Kojto | 98:8ab26030e058 | 336 | #define DMA_CHUSEBURSTS_CH9USEBURSTS (0x1UL << 9) /**< Channel 9 Useburst Set */ |
Kojto | 98:8ab26030e058 | 337 | #define _DMA_CHUSEBURSTS_CH9USEBURSTS_SHIFT 9 /**< Shift value for DMA_CH9USEBURSTS */ |
Kojto | 98:8ab26030e058 | 338 | #define _DMA_CHUSEBURSTS_CH9USEBURSTS_MASK 0x200UL /**< Bit mask for DMA_CH9USEBURSTS */ |
Kojto | 98:8ab26030e058 | 339 | #define _DMA_CHUSEBURSTS_CH9USEBURSTS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHUSEBURSTS */ |
Kojto | 98:8ab26030e058 | 340 | #define DMA_CHUSEBURSTS_CH9USEBURSTS_DEFAULT (_DMA_CHUSEBURSTS_CH9USEBURSTS_DEFAULT << 9) /**< Shifted mode DEFAULT for DMA_CHUSEBURSTS */ |
Kojto | 98:8ab26030e058 | 341 | #define DMA_CHUSEBURSTS_CH10USEBURSTS (0x1UL << 10) /**< Channel 10 Useburst Set */ |
Kojto | 98:8ab26030e058 | 342 | #define _DMA_CHUSEBURSTS_CH10USEBURSTS_SHIFT 10 /**< Shift value for DMA_CH10USEBURSTS */ |
Kojto | 98:8ab26030e058 | 343 | #define _DMA_CHUSEBURSTS_CH10USEBURSTS_MASK 0x400UL /**< Bit mask for DMA_CH10USEBURSTS */ |
Kojto | 98:8ab26030e058 | 344 | #define _DMA_CHUSEBURSTS_CH10USEBURSTS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHUSEBURSTS */ |
Kojto | 98:8ab26030e058 | 345 | #define DMA_CHUSEBURSTS_CH10USEBURSTS_DEFAULT (_DMA_CHUSEBURSTS_CH10USEBURSTS_DEFAULT << 10) /**< Shifted mode DEFAULT for DMA_CHUSEBURSTS */ |
Kojto | 98:8ab26030e058 | 346 | #define DMA_CHUSEBURSTS_CH11USEBURSTS (0x1UL << 11) /**< Channel 11 Useburst Set */ |
Kojto | 98:8ab26030e058 | 347 | #define _DMA_CHUSEBURSTS_CH11USEBURSTS_SHIFT 11 /**< Shift value for DMA_CH11USEBURSTS */ |
Kojto | 98:8ab26030e058 | 348 | #define _DMA_CHUSEBURSTS_CH11USEBURSTS_MASK 0x800UL /**< Bit mask for DMA_CH11USEBURSTS */ |
Kojto | 98:8ab26030e058 | 349 | #define _DMA_CHUSEBURSTS_CH11USEBURSTS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHUSEBURSTS */ |
Kojto | 98:8ab26030e058 | 350 | #define DMA_CHUSEBURSTS_CH11USEBURSTS_DEFAULT (_DMA_CHUSEBURSTS_CH11USEBURSTS_DEFAULT << 11) /**< Shifted mode DEFAULT for DMA_CHUSEBURSTS */ |
Kojto | 98:8ab26030e058 | 351 | |
Kojto | 98:8ab26030e058 | 352 | /* Bit fields for DMA CHUSEBURSTC */ |
Kojto | 98:8ab26030e058 | 353 | #define _DMA_CHUSEBURSTC_RESETVALUE 0x00000000UL /**< Default value for DMA_CHUSEBURSTC */ |
Kojto | 98:8ab26030e058 | 354 | #define _DMA_CHUSEBURSTC_MASK 0x00000FFFUL /**< Mask for DMA_CHUSEBURSTC */ |
Kojto | 98:8ab26030e058 | 355 | #define DMA_CHUSEBURSTC_CH0USEBURSTC (0x1UL << 0) /**< Channel 0 Useburst Clear */ |
Kojto | 98:8ab26030e058 | 356 | #define _DMA_CHUSEBURSTC_CH0USEBURSTC_SHIFT 0 /**< Shift value for DMA_CH0USEBURSTC */ |
Kojto | 98:8ab26030e058 | 357 | #define _DMA_CHUSEBURSTC_CH0USEBURSTC_MASK 0x1UL /**< Bit mask for DMA_CH0USEBURSTC */ |
Kojto | 98:8ab26030e058 | 358 | #define _DMA_CHUSEBURSTC_CH0USEBURSTC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHUSEBURSTC */ |
Kojto | 98:8ab26030e058 | 359 | #define DMA_CHUSEBURSTC_CH0USEBURSTC_DEFAULT (_DMA_CHUSEBURSTC_CH0USEBURSTC_DEFAULT << 0) /**< Shifted mode DEFAULT for DMA_CHUSEBURSTC */ |
Kojto | 98:8ab26030e058 | 360 | #define DMA_CHUSEBURSTC_CH1USEBURSTC (0x1UL << 1) /**< Channel 1 Useburst Clear */ |
Kojto | 98:8ab26030e058 | 361 | #define _DMA_CHUSEBURSTC_CH1USEBURSTC_SHIFT 1 /**< Shift value for DMA_CH1USEBURSTC */ |
Kojto | 98:8ab26030e058 | 362 | #define _DMA_CHUSEBURSTC_CH1USEBURSTC_MASK 0x2UL /**< Bit mask for DMA_CH1USEBURSTC */ |
Kojto | 98:8ab26030e058 | 363 | #define _DMA_CHUSEBURSTC_CH1USEBURSTC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHUSEBURSTC */ |
Kojto | 98:8ab26030e058 | 364 | #define DMA_CHUSEBURSTC_CH1USEBURSTC_DEFAULT (_DMA_CHUSEBURSTC_CH1USEBURSTC_DEFAULT << 1) /**< Shifted mode DEFAULT for DMA_CHUSEBURSTC */ |
Kojto | 98:8ab26030e058 | 365 | #define DMA_CHUSEBURSTC_CH2USEBURSTC (0x1UL << 2) /**< Channel 2 Useburst Clear */ |
Kojto | 98:8ab26030e058 | 366 | #define _DMA_CHUSEBURSTC_CH2USEBURSTC_SHIFT 2 /**< Shift value for DMA_CH2USEBURSTC */ |
Kojto | 98:8ab26030e058 | 367 | #define _DMA_CHUSEBURSTC_CH2USEBURSTC_MASK 0x4UL /**< Bit mask for DMA_CH2USEBURSTC */ |
Kojto | 98:8ab26030e058 | 368 | #define _DMA_CHUSEBURSTC_CH2USEBURSTC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHUSEBURSTC */ |
Kojto | 98:8ab26030e058 | 369 | #define DMA_CHUSEBURSTC_CH2USEBURSTC_DEFAULT (_DMA_CHUSEBURSTC_CH2USEBURSTC_DEFAULT << 2) /**< Shifted mode DEFAULT for DMA_CHUSEBURSTC */ |
Kojto | 98:8ab26030e058 | 370 | #define DMA_CHUSEBURSTC_CH3USEBURSTC (0x1UL << 3) /**< Channel 3 Useburst Clear */ |
Kojto | 98:8ab26030e058 | 371 | #define _DMA_CHUSEBURSTC_CH3USEBURSTC_SHIFT 3 /**< Shift value for DMA_CH3USEBURSTC */ |
Kojto | 98:8ab26030e058 | 372 | #define _DMA_CHUSEBURSTC_CH3USEBURSTC_MASK 0x8UL /**< Bit mask for DMA_CH3USEBURSTC */ |
Kojto | 98:8ab26030e058 | 373 | #define _DMA_CHUSEBURSTC_CH3USEBURSTC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHUSEBURSTC */ |
Kojto | 98:8ab26030e058 | 374 | #define DMA_CHUSEBURSTC_CH3USEBURSTC_DEFAULT (_DMA_CHUSEBURSTC_CH3USEBURSTC_DEFAULT << 3) /**< Shifted mode DEFAULT for DMA_CHUSEBURSTC */ |
Kojto | 98:8ab26030e058 | 375 | #define DMA_CHUSEBURSTC_CH4USEBURSTC (0x1UL << 4) /**< Channel 4 Useburst Clear */ |
Kojto | 98:8ab26030e058 | 376 | #define _DMA_CHUSEBURSTC_CH4USEBURSTC_SHIFT 4 /**< Shift value for DMA_CH4USEBURSTC */ |
Kojto | 98:8ab26030e058 | 377 | #define _DMA_CHUSEBURSTC_CH4USEBURSTC_MASK 0x10UL /**< Bit mask for DMA_CH4USEBURSTC */ |
Kojto | 98:8ab26030e058 | 378 | #define _DMA_CHUSEBURSTC_CH4USEBURSTC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHUSEBURSTC */ |
Kojto | 98:8ab26030e058 | 379 | #define DMA_CHUSEBURSTC_CH4USEBURSTC_DEFAULT (_DMA_CHUSEBURSTC_CH4USEBURSTC_DEFAULT << 4) /**< Shifted mode DEFAULT for DMA_CHUSEBURSTC */ |
Kojto | 98:8ab26030e058 | 380 | #define DMA_CHUSEBURSTC_CH5USEBURSTC (0x1UL << 5) /**< Channel 5 Useburst Clear */ |
Kojto | 98:8ab26030e058 | 381 | #define _DMA_CHUSEBURSTC_CH5USEBURSTC_SHIFT 5 /**< Shift value for DMA_CH5USEBURSTC */ |
Kojto | 98:8ab26030e058 | 382 | #define _DMA_CHUSEBURSTC_CH5USEBURSTC_MASK 0x20UL /**< Bit mask for DMA_CH5USEBURSTC */ |
Kojto | 98:8ab26030e058 | 383 | #define _DMA_CHUSEBURSTC_CH5USEBURSTC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHUSEBURSTC */ |
Kojto | 98:8ab26030e058 | 384 | #define DMA_CHUSEBURSTC_CH5USEBURSTC_DEFAULT (_DMA_CHUSEBURSTC_CH5USEBURSTC_DEFAULT << 5) /**< Shifted mode DEFAULT for DMA_CHUSEBURSTC */ |
Kojto | 98:8ab26030e058 | 385 | #define DMA_CHUSEBURSTC_CH6USEBURSTC (0x1UL << 6) /**< Channel 6 Useburst Clear */ |
Kojto | 98:8ab26030e058 | 386 | #define _DMA_CHUSEBURSTC_CH6USEBURSTC_SHIFT 6 /**< Shift value for DMA_CH6USEBURSTC */ |
Kojto | 98:8ab26030e058 | 387 | #define _DMA_CHUSEBURSTC_CH6USEBURSTC_MASK 0x40UL /**< Bit mask for DMA_CH6USEBURSTC */ |
Kojto | 98:8ab26030e058 | 388 | #define _DMA_CHUSEBURSTC_CH6USEBURSTC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHUSEBURSTC */ |
Kojto | 98:8ab26030e058 | 389 | #define DMA_CHUSEBURSTC_CH6USEBURSTC_DEFAULT (_DMA_CHUSEBURSTC_CH6USEBURSTC_DEFAULT << 6) /**< Shifted mode DEFAULT for DMA_CHUSEBURSTC */ |
Kojto | 98:8ab26030e058 | 390 | #define DMA_CHUSEBURSTC_CH7USEBURSTC (0x1UL << 7) /**< Channel 7 Useburst Clear */ |
Kojto | 98:8ab26030e058 | 391 | #define _DMA_CHUSEBURSTC_CH7USEBURSTC_SHIFT 7 /**< Shift value for DMA_CH7USEBURSTC */ |
Kojto | 98:8ab26030e058 | 392 | #define _DMA_CHUSEBURSTC_CH7USEBURSTC_MASK 0x80UL /**< Bit mask for DMA_CH7USEBURSTC */ |
Kojto | 98:8ab26030e058 | 393 | #define _DMA_CHUSEBURSTC_CH7USEBURSTC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHUSEBURSTC */ |
Kojto | 98:8ab26030e058 | 394 | #define DMA_CHUSEBURSTC_CH7USEBURSTC_DEFAULT (_DMA_CHUSEBURSTC_CH7USEBURSTC_DEFAULT << 7) /**< Shifted mode DEFAULT for DMA_CHUSEBURSTC */ |
Kojto | 98:8ab26030e058 | 395 | #define DMA_CHUSEBURSTC_CH08USEBURSTC (0x1UL << 8) /**< Channel 8 Useburst Clear */ |
Kojto | 98:8ab26030e058 | 396 | #define _DMA_CHUSEBURSTC_CH08USEBURSTC_SHIFT 8 /**< Shift value for DMA_CH08USEBURSTC */ |
Kojto | 98:8ab26030e058 | 397 | #define _DMA_CHUSEBURSTC_CH08USEBURSTC_MASK 0x100UL /**< Bit mask for DMA_CH08USEBURSTC */ |
Kojto | 98:8ab26030e058 | 398 | #define _DMA_CHUSEBURSTC_CH08USEBURSTC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHUSEBURSTC */ |
Kojto | 98:8ab26030e058 | 399 | #define DMA_CHUSEBURSTC_CH08USEBURSTC_DEFAULT (_DMA_CHUSEBURSTC_CH08USEBURSTC_DEFAULT << 8) /**< Shifted mode DEFAULT for DMA_CHUSEBURSTC */ |
Kojto | 98:8ab26030e058 | 400 | #define DMA_CHUSEBURSTC_CH9USEBURSTC (0x1UL << 9) /**< Channel 9 Useburst Clear */ |
Kojto | 98:8ab26030e058 | 401 | #define _DMA_CHUSEBURSTC_CH9USEBURSTC_SHIFT 9 /**< Shift value for DMA_CH9USEBURSTC */ |
Kojto | 98:8ab26030e058 | 402 | #define _DMA_CHUSEBURSTC_CH9USEBURSTC_MASK 0x200UL /**< Bit mask for DMA_CH9USEBURSTC */ |
Kojto | 98:8ab26030e058 | 403 | #define _DMA_CHUSEBURSTC_CH9USEBURSTC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHUSEBURSTC */ |
Kojto | 98:8ab26030e058 | 404 | #define DMA_CHUSEBURSTC_CH9USEBURSTC_DEFAULT (_DMA_CHUSEBURSTC_CH9USEBURSTC_DEFAULT << 9) /**< Shifted mode DEFAULT for DMA_CHUSEBURSTC */ |
Kojto | 98:8ab26030e058 | 405 | #define DMA_CHUSEBURSTC_CH10USEBURSTC (0x1UL << 10) /**< Channel 10 Useburst Clear */ |
Kojto | 98:8ab26030e058 | 406 | #define _DMA_CHUSEBURSTC_CH10USEBURSTC_SHIFT 10 /**< Shift value for DMA_CH10USEBURSTC */ |
Kojto | 98:8ab26030e058 | 407 | #define _DMA_CHUSEBURSTC_CH10USEBURSTC_MASK 0x400UL /**< Bit mask for DMA_CH10USEBURSTC */ |
Kojto | 98:8ab26030e058 | 408 | #define _DMA_CHUSEBURSTC_CH10USEBURSTC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHUSEBURSTC */ |
Kojto | 98:8ab26030e058 | 409 | #define DMA_CHUSEBURSTC_CH10USEBURSTC_DEFAULT (_DMA_CHUSEBURSTC_CH10USEBURSTC_DEFAULT << 10) /**< Shifted mode DEFAULT for DMA_CHUSEBURSTC */ |
Kojto | 98:8ab26030e058 | 410 | #define DMA_CHUSEBURSTC_CH11USEBURSTC (0x1UL << 11) /**< Channel 11 Useburst Clear */ |
Kojto | 98:8ab26030e058 | 411 | #define _DMA_CHUSEBURSTC_CH11USEBURSTC_SHIFT 11 /**< Shift value for DMA_CH11USEBURSTC */ |
Kojto | 98:8ab26030e058 | 412 | #define _DMA_CHUSEBURSTC_CH11USEBURSTC_MASK 0x800UL /**< Bit mask for DMA_CH11USEBURSTC */ |
Kojto | 98:8ab26030e058 | 413 | #define _DMA_CHUSEBURSTC_CH11USEBURSTC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHUSEBURSTC */ |
Kojto | 98:8ab26030e058 | 414 | #define DMA_CHUSEBURSTC_CH11USEBURSTC_DEFAULT (_DMA_CHUSEBURSTC_CH11USEBURSTC_DEFAULT << 11) /**< Shifted mode DEFAULT for DMA_CHUSEBURSTC */ |
Kojto | 98:8ab26030e058 | 415 | |
Kojto | 98:8ab26030e058 | 416 | /* Bit fields for DMA CHREQMASKS */ |
Kojto | 98:8ab26030e058 | 417 | #define _DMA_CHREQMASKS_RESETVALUE 0x00000000UL /**< Default value for DMA_CHREQMASKS */ |
Kojto | 98:8ab26030e058 | 418 | #define _DMA_CHREQMASKS_MASK 0x00000FFFUL /**< Mask for DMA_CHREQMASKS */ |
Kojto | 98:8ab26030e058 | 419 | #define DMA_CHREQMASKS_CH0REQMASKS (0x1UL << 0) /**< Channel 0 Request Mask Set */ |
Kojto | 98:8ab26030e058 | 420 | #define _DMA_CHREQMASKS_CH0REQMASKS_SHIFT 0 /**< Shift value for DMA_CH0REQMASKS */ |
Kojto | 98:8ab26030e058 | 421 | #define _DMA_CHREQMASKS_CH0REQMASKS_MASK 0x1UL /**< Bit mask for DMA_CH0REQMASKS */ |
Kojto | 98:8ab26030e058 | 422 | #define _DMA_CHREQMASKS_CH0REQMASKS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQMASKS */ |
Kojto | 98:8ab26030e058 | 423 | #define DMA_CHREQMASKS_CH0REQMASKS_DEFAULT (_DMA_CHREQMASKS_CH0REQMASKS_DEFAULT << 0) /**< Shifted mode DEFAULT for DMA_CHREQMASKS */ |
Kojto | 98:8ab26030e058 | 424 | #define DMA_CHREQMASKS_CH1REQMASKS (0x1UL << 1) /**< Channel 1 Request Mask Set */ |
Kojto | 98:8ab26030e058 | 425 | #define _DMA_CHREQMASKS_CH1REQMASKS_SHIFT 1 /**< Shift value for DMA_CH1REQMASKS */ |
Kojto | 98:8ab26030e058 | 426 | #define _DMA_CHREQMASKS_CH1REQMASKS_MASK 0x2UL /**< Bit mask for DMA_CH1REQMASKS */ |
Kojto | 98:8ab26030e058 | 427 | #define _DMA_CHREQMASKS_CH1REQMASKS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQMASKS */ |
Kojto | 98:8ab26030e058 | 428 | #define DMA_CHREQMASKS_CH1REQMASKS_DEFAULT (_DMA_CHREQMASKS_CH1REQMASKS_DEFAULT << 1) /**< Shifted mode DEFAULT for DMA_CHREQMASKS */ |
Kojto | 98:8ab26030e058 | 429 | #define DMA_CHREQMASKS_CH2REQMASKS (0x1UL << 2) /**< Channel 2 Request Mask Set */ |
Kojto | 98:8ab26030e058 | 430 | #define _DMA_CHREQMASKS_CH2REQMASKS_SHIFT 2 /**< Shift value for DMA_CH2REQMASKS */ |
Kojto | 98:8ab26030e058 | 431 | #define _DMA_CHREQMASKS_CH2REQMASKS_MASK 0x4UL /**< Bit mask for DMA_CH2REQMASKS */ |
Kojto | 98:8ab26030e058 | 432 | #define _DMA_CHREQMASKS_CH2REQMASKS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQMASKS */ |
Kojto | 98:8ab26030e058 | 433 | #define DMA_CHREQMASKS_CH2REQMASKS_DEFAULT (_DMA_CHREQMASKS_CH2REQMASKS_DEFAULT << 2) /**< Shifted mode DEFAULT for DMA_CHREQMASKS */ |
Kojto | 98:8ab26030e058 | 434 | #define DMA_CHREQMASKS_CH3REQMASKS (0x1UL << 3) /**< Channel 3 Request Mask Set */ |
Kojto | 98:8ab26030e058 | 435 | #define _DMA_CHREQMASKS_CH3REQMASKS_SHIFT 3 /**< Shift value for DMA_CH3REQMASKS */ |
Kojto | 98:8ab26030e058 | 436 | #define _DMA_CHREQMASKS_CH3REQMASKS_MASK 0x8UL /**< Bit mask for DMA_CH3REQMASKS */ |
Kojto | 98:8ab26030e058 | 437 | #define _DMA_CHREQMASKS_CH3REQMASKS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQMASKS */ |
Kojto | 98:8ab26030e058 | 438 | #define DMA_CHREQMASKS_CH3REQMASKS_DEFAULT (_DMA_CHREQMASKS_CH3REQMASKS_DEFAULT << 3) /**< Shifted mode DEFAULT for DMA_CHREQMASKS */ |
Kojto | 98:8ab26030e058 | 439 | #define DMA_CHREQMASKS_CH4REQMASKS (0x1UL << 4) /**< Channel 4 Request Mask Set */ |
Kojto | 98:8ab26030e058 | 440 | #define _DMA_CHREQMASKS_CH4REQMASKS_SHIFT 4 /**< Shift value for DMA_CH4REQMASKS */ |
Kojto | 98:8ab26030e058 | 441 | #define _DMA_CHREQMASKS_CH4REQMASKS_MASK 0x10UL /**< Bit mask for DMA_CH4REQMASKS */ |
Kojto | 98:8ab26030e058 | 442 | #define _DMA_CHREQMASKS_CH4REQMASKS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQMASKS */ |
Kojto | 98:8ab26030e058 | 443 | #define DMA_CHREQMASKS_CH4REQMASKS_DEFAULT (_DMA_CHREQMASKS_CH4REQMASKS_DEFAULT << 4) /**< Shifted mode DEFAULT for DMA_CHREQMASKS */ |
Kojto | 98:8ab26030e058 | 444 | #define DMA_CHREQMASKS_CH5REQMASKS (0x1UL << 5) /**< Channel 5 Request Mask Set */ |
Kojto | 98:8ab26030e058 | 445 | #define _DMA_CHREQMASKS_CH5REQMASKS_SHIFT 5 /**< Shift value for DMA_CH5REQMASKS */ |
Kojto | 98:8ab26030e058 | 446 | #define _DMA_CHREQMASKS_CH5REQMASKS_MASK 0x20UL /**< Bit mask for DMA_CH5REQMASKS */ |
Kojto | 98:8ab26030e058 | 447 | #define _DMA_CHREQMASKS_CH5REQMASKS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQMASKS */ |
Kojto | 98:8ab26030e058 | 448 | #define DMA_CHREQMASKS_CH5REQMASKS_DEFAULT (_DMA_CHREQMASKS_CH5REQMASKS_DEFAULT << 5) /**< Shifted mode DEFAULT for DMA_CHREQMASKS */ |
Kojto | 98:8ab26030e058 | 449 | #define DMA_CHREQMASKS_CH6REQMASKS (0x1UL << 6) /**< Channel 6 Request Mask Set */ |
Kojto | 98:8ab26030e058 | 450 | #define _DMA_CHREQMASKS_CH6REQMASKS_SHIFT 6 /**< Shift value for DMA_CH6REQMASKS */ |
Kojto | 98:8ab26030e058 | 451 | #define _DMA_CHREQMASKS_CH6REQMASKS_MASK 0x40UL /**< Bit mask for DMA_CH6REQMASKS */ |
Kojto | 98:8ab26030e058 | 452 | #define _DMA_CHREQMASKS_CH6REQMASKS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQMASKS */ |
Kojto | 98:8ab26030e058 | 453 | #define DMA_CHREQMASKS_CH6REQMASKS_DEFAULT (_DMA_CHREQMASKS_CH6REQMASKS_DEFAULT << 6) /**< Shifted mode DEFAULT for DMA_CHREQMASKS */ |
Kojto | 98:8ab26030e058 | 454 | #define DMA_CHREQMASKS_CH7REQMASKS (0x1UL << 7) /**< Channel 7 Request Mask Set */ |
Kojto | 98:8ab26030e058 | 455 | #define _DMA_CHREQMASKS_CH7REQMASKS_SHIFT 7 /**< Shift value for DMA_CH7REQMASKS */ |
Kojto | 98:8ab26030e058 | 456 | #define _DMA_CHREQMASKS_CH7REQMASKS_MASK 0x80UL /**< Bit mask for DMA_CH7REQMASKS */ |
Kojto | 98:8ab26030e058 | 457 | #define _DMA_CHREQMASKS_CH7REQMASKS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQMASKS */ |
Kojto | 98:8ab26030e058 | 458 | #define DMA_CHREQMASKS_CH7REQMASKS_DEFAULT (_DMA_CHREQMASKS_CH7REQMASKS_DEFAULT << 7) /**< Shifted mode DEFAULT for DMA_CHREQMASKS */ |
Kojto | 98:8ab26030e058 | 459 | #define DMA_CHREQMASKS_CH8REQMASKS (0x1UL << 8) /**< Channel 8 Request Mask Set */ |
Kojto | 98:8ab26030e058 | 460 | #define _DMA_CHREQMASKS_CH8REQMASKS_SHIFT 8 /**< Shift value for DMA_CH8REQMASKS */ |
Kojto | 98:8ab26030e058 | 461 | #define _DMA_CHREQMASKS_CH8REQMASKS_MASK 0x100UL /**< Bit mask for DMA_CH8REQMASKS */ |
Kojto | 98:8ab26030e058 | 462 | #define _DMA_CHREQMASKS_CH8REQMASKS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQMASKS */ |
Kojto | 98:8ab26030e058 | 463 | #define DMA_CHREQMASKS_CH8REQMASKS_DEFAULT (_DMA_CHREQMASKS_CH8REQMASKS_DEFAULT << 8) /**< Shifted mode DEFAULT for DMA_CHREQMASKS */ |
Kojto | 98:8ab26030e058 | 464 | #define DMA_CHREQMASKS_CH9REQMASKS (0x1UL << 9) /**< Channel 9 Request Mask Set */ |
Kojto | 98:8ab26030e058 | 465 | #define _DMA_CHREQMASKS_CH9REQMASKS_SHIFT 9 /**< Shift value for DMA_CH9REQMASKS */ |
Kojto | 98:8ab26030e058 | 466 | #define _DMA_CHREQMASKS_CH9REQMASKS_MASK 0x200UL /**< Bit mask for DMA_CH9REQMASKS */ |
Kojto | 98:8ab26030e058 | 467 | #define _DMA_CHREQMASKS_CH9REQMASKS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQMASKS */ |
Kojto | 98:8ab26030e058 | 468 | #define DMA_CHREQMASKS_CH9REQMASKS_DEFAULT (_DMA_CHREQMASKS_CH9REQMASKS_DEFAULT << 9) /**< Shifted mode DEFAULT for DMA_CHREQMASKS */ |
Kojto | 98:8ab26030e058 | 469 | #define DMA_CHREQMASKS_CH10REQMASKS (0x1UL << 10) /**< Channel 10 Request Mask Set */ |
Kojto | 98:8ab26030e058 | 470 | #define _DMA_CHREQMASKS_CH10REQMASKS_SHIFT 10 /**< Shift value for DMA_CH10REQMASKS */ |
Kojto | 98:8ab26030e058 | 471 | #define _DMA_CHREQMASKS_CH10REQMASKS_MASK 0x400UL /**< Bit mask for DMA_CH10REQMASKS */ |
Kojto | 98:8ab26030e058 | 472 | #define _DMA_CHREQMASKS_CH10REQMASKS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQMASKS */ |
Kojto | 98:8ab26030e058 | 473 | #define DMA_CHREQMASKS_CH10REQMASKS_DEFAULT (_DMA_CHREQMASKS_CH10REQMASKS_DEFAULT << 10) /**< Shifted mode DEFAULT for DMA_CHREQMASKS */ |
Kojto | 98:8ab26030e058 | 474 | #define DMA_CHREQMASKS_CH11REQMASKS (0x1UL << 11) /**< Channel 11 Request Mask Set */ |
Kojto | 98:8ab26030e058 | 475 | #define _DMA_CHREQMASKS_CH11REQMASKS_SHIFT 11 /**< Shift value for DMA_CH11REQMASKS */ |
Kojto | 98:8ab26030e058 | 476 | #define _DMA_CHREQMASKS_CH11REQMASKS_MASK 0x800UL /**< Bit mask for DMA_CH11REQMASKS */ |
Kojto | 98:8ab26030e058 | 477 | #define _DMA_CHREQMASKS_CH11REQMASKS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQMASKS */ |
Kojto | 98:8ab26030e058 | 478 | #define DMA_CHREQMASKS_CH11REQMASKS_DEFAULT (_DMA_CHREQMASKS_CH11REQMASKS_DEFAULT << 11) /**< Shifted mode DEFAULT for DMA_CHREQMASKS */ |
Kojto | 98:8ab26030e058 | 479 | |
Kojto | 98:8ab26030e058 | 480 | /* Bit fields for DMA CHREQMASKC */ |
Kojto | 98:8ab26030e058 | 481 | #define _DMA_CHREQMASKC_RESETVALUE 0x00000000UL /**< Default value for DMA_CHREQMASKC */ |
Kojto | 98:8ab26030e058 | 482 | #define _DMA_CHREQMASKC_MASK 0x00000FFFUL /**< Mask for DMA_CHREQMASKC */ |
Kojto | 98:8ab26030e058 | 483 | #define DMA_CHREQMASKC_CH0REQMASKC (0x1UL << 0) /**< Channel 0 Request Mask Clear */ |
Kojto | 98:8ab26030e058 | 484 | #define _DMA_CHREQMASKC_CH0REQMASKC_SHIFT 0 /**< Shift value for DMA_CH0REQMASKC */ |
Kojto | 98:8ab26030e058 | 485 | #define _DMA_CHREQMASKC_CH0REQMASKC_MASK 0x1UL /**< Bit mask for DMA_CH0REQMASKC */ |
Kojto | 98:8ab26030e058 | 486 | #define _DMA_CHREQMASKC_CH0REQMASKC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQMASKC */ |
Kojto | 98:8ab26030e058 | 487 | #define DMA_CHREQMASKC_CH0REQMASKC_DEFAULT (_DMA_CHREQMASKC_CH0REQMASKC_DEFAULT << 0) /**< Shifted mode DEFAULT for DMA_CHREQMASKC */ |
Kojto | 98:8ab26030e058 | 488 | #define DMA_CHREQMASKC_CH1REQMASKC (0x1UL << 1) /**< Channel 1 Request Mask Clear */ |
Kojto | 98:8ab26030e058 | 489 | #define _DMA_CHREQMASKC_CH1REQMASKC_SHIFT 1 /**< Shift value for DMA_CH1REQMASKC */ |
Kojto | 98:8ab26030e058 | 490 | #define _DMA_CHREQMASKC_CH1REQMASKC_MASK 0x2UL /**< Bit mask for DMA_CH1REQMASKC */ |
Kojto | 98:8ab26030e058 | 491 | #define _DMA_CHREQMASKC_CH1REQMASKC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQMASKC */ |
Kojto | 98:8ab26030e058 | 492 | #define DMA_CHREQMASKC_CH1REQMASKC_DEFAULT (_DMA_CHREQMASKC_CH1REQMASKC_DEFAULT << 1) /**< Shifted mode DEFAULT for DMA_CHREQMASKC */ |
Kojto | 98:8ab26030e058 | 493 | #define DMA_CHREQMASKC_CH2REQMASKC (0x1UL << 2) /**< Channel 2 Request Mask Clear */ |
Kojto | 98:8ab26030e058 | 494 | #define _DMA_CHREQMASKC_CH2REQMASKC_SHIFT 2 /**< Shift value for DMA_CH2REQMASKC */ |
Kojto | 98:8ab26030e058 | 495 | #define _DMA_CHREQMASKC_CH2REQMASKC_MASK 0x4UL /**< Bit mask for DMA_CH2REQMASKC */ |
Kojto | 98:8ab26030e058 | 496 | #define _DMA_CHREQMASKC_CH2REQMASKC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQMASKC */ |
Kojto | 98:8ab26030e058 | 497 | #define DMA_CHREQMASKC_CH2REQMASKC_DEFAULT (_DMA_CHREQMASKC_CH2REQMASKC_DEFAULT << 2) /**< Shifted mode DEFAULT for DMA_CHREQMASKC */ |
Kojto | 98:8ab26030e058 | 498 | #define DMA_CHREQMASKC_CH3REQMASKC (0x1UL << 3) /**< Channel 3 Request Mask Clear */ |
Kojto | 98:8ab26030e058 | 499 | #define _DMA_CHREQMASKC_CH3REQMASKC_SHIFT 3 /**< Shift value for DMA_CH3REQMASKC */ |
Kojto | 98:8ab26030e058 | 500 | #define _DMA_CHREQMASKC_CH3REQMASKC_MASK 0x8UL /**< Bit mask for DMA_CH3REQMASKC */ |
Kojto | 98:8ab26030e058 | 501 | #define _DMA_CHREQMASKC_CH3REQMASKC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQMASKC */ |
Kojto | 98:8ab26030e058 | 502 | #define DMA_CHREQMASKC_CH3REQMASKC_DEFAULT (_DMA_CHREQMASKC_CH3REQMASKC_DEFAULT << 3) /**< Shifted mode DEFAULT for DMA_CHREQMASKC */ |
Kojto | 98:8ab26030e058 | 503 | #define DMA_CHREQMASKC_CH4REQMASKC (0x1UL << 4) /**< Channel 4 Request Mask Clear */ |
Kojto | 98:8ab26030e058 | 504 | #define _DMA_CHREQMASKC_CH4REQMASKC_SHIFT 4 /**< Shift value for DMA_CH4REQMASKC */ |
Kojto | 98:8ab26030e058 | 505 | #define _DMA_CHREQMASKC_CH4REQMASKC_MASK 0x10UL /**< Bit mask for DMA_CH4REQMASKC */ |
Kojto | 98:8ab26030e058 | 506 | #define _DMA_CHREQMASKC_CH4REQMASKC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQMASKC */ |
Kojto | 98:8ab26030e058 | 507 | #define DMA_CHREQMASKC_CH4REQMASKC_DEFAULT (_DMA_CHREQMASKC_CH4REQMASKC_DEFAULT << 4) /**< Shifted mode DEFAULT for DMA_CHREQMASKC */ |
Kojto | 98:8ab26030e058 | 508 | #define DMA_CHREQMASKC_CH5REQMASKC (0x1UL << 5) /**< Channel 5 Request Mask Clear */ |
Kojto | 98:8ab26030e058 | 509 | #define _DMA_CHREQMASKC_CH5REQMASKC_SHIFT 5 /**< Shift value for DMA_CH5REQMASKC */ |
Kojto | 98:8ab26030e058 | 510 | #define _DMA_CHREQMASKC_CH5REQMASKC_MASK 0x20UL /**< Bit mask for DMA_CH5REQMASKC */ |
Kojto | 98:8ab26030e058 | 511 | #define _DMA_CHREQMASKC_CH5REQMASKC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQMASKC */ |
Kojto | 98:8ab26030e058 | 512 | #define DMA_CHREQMASKC_CH5REQMASKC_DEFAULT (_DMA_CHREQMASKC_CH5REQMASKC_DEFAULT << 5) /**< Shifted mode DEFAULT for DMA_CHREQMASKC */ |
Kojto | 98:8ab26030e058 | 513 | #define DMA_CHREQMASKC_CH6REQMASKC (0x1UL << 6) /**< Channel 6 Request Mask Clear */ |
Kojto | 98:8ab26030e058 | 514 | #define _DMA_CHREQMASKC_CH6REQMASKC_SHIFT 6 /**< Shift value for DMA_CH6REQMASKC */ |
Kojto | 98:8ab26030e058 | 515 | #define _DMA_CHREQMASKC_CH6REQMASKC_MASK 0x40UL /**< Bit mask for DMA_CH6REQMASKC */ |
Kojto | 98:8ab26030e058 | 516 | #define _DMA_CHREQMASKC_CH6REQMASKC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQMASKC */ |
Kojto | 98:8ab26030e058 | 517 | #define DMA_CHREQMASKC_CH6REQMASKC_DEFAULT (_DMA_CHREQMASKC_CH6REQMASKC_DEFAULT << 6) /**< Shifted mode DEFAULT for DMA_CHREQMASKC */ |
Kojto | 98:8ab26030e058 | 518 | #define DMA_CHREQMASKC_CH7REQMASKC (0x1UL << 7) /**< Channel 7 Request Mask Clear */ |
Kojto | 98:8ab26030e058 | 519 | #define _DMA_CHREQMASKC_CH7REQMASKC_SHIFT 7 /**< Shift value for DMA_CH7REQMASKC */ |
Kojto | 98:8ab26030e058 | 520 | #define _DMA_CHREQMASKC_CH7REQMASKC_MASK 0x80UL /**< Bit mask for DMA_CH7REQMASKC */ |
Kojto | 98:8ab26030e058 | 521 | #define _DMA_CHREQMASKC_CH7REQMASKC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQMASKC */ |
Kojto | 98:8ab26030e058 | 522 | #define DMA_CHREQMASKC_CH7REQMASKC_DEFAULT (_DMA_CHREQMASKC_CH7REQMASKC_DEFAULT << 7) /**< Shifted mode DEFAULT for DMA_CHREQMASKC */ |
Kojto | 98:8ab26030e058 | 523 | #define DMA_CHREQMASKC_CH8REQMASKC (0x1UL << 8) /**< Channel 8 Request Mask Clear */ |
Kojto | 98:8ab26030e058 | 524 | #define _DMA_CHREQMASKC_CH8REQMASKC_SHIFT 8 /**< Shift value for DMA_CH8REQMASKC */ |
Kojto | 98:8ab26030e058 | 525 | #define _DMA_CHREQMASKC_CH8REQMASKC_MASK 0x100UL /**< Bit mask for DMA_CH8REQMASKC */ |
Kojto | 98:8ab26030e058 | 526 | #define _DMA_CHREQMASKC_CH8REQMASKC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQMASKC */ |
Kojto | 98:8ab26030e058 | 527 | #define DMA_CHREQMASKC_CH8REQMASKC_DEFAULT (_DMA_CHREQMASKC_CH8REQMASKC_DEFAULT << 8) /**< Shifted mode DEFAULT for DMA_CHREQMASKC */ |
Kojto | 98:8ab26030e058 | 528 | #define DMA_CHREQMASKC_CH9REQMASKC (0x1UL << 9) /**< Channel 9 Request Mask Clear */ |
Kojto | 98:8ab26030e058 | 529 | #define _DMA_CHREQMASKC_CH9REQMASKC_SHIFT 9 /**< Shift value for DMA_CH9REQMASKC */ |
Kojto | 98:8ab26030e058 | 530 | #define _DMA_CHREQMASKC_CH9REQMASKC_MASK 0x200UL /**< Bit mask for DMA_CH9REQMASKC */ |
Kojto | 98:8ab26030e058 | 531 | #define _DMA_CHREQMASKC_CH9REQMASKC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQMASKC */ |
Kojto | 98:8ab26030e058 | 532 | #define DMA_CHREQMASKC_CH9REQMASKC_DEFAULT (_DMA_CHREQMASKC_CH9REQMASKC_DEFAULT << 9) /**< Shifted mode DEFAULT for DMA_CHREQMASKC */ |
Kojto | 98:8ab26030e058 | 533 | #define DMA_CHREQMASKC_CH10REQMASKC (0x1UL << 10) /**< Channel 10 Request Mask Clear */ |
Kojto | 98:8ab26030e058 | 534 | #define _DMA_CHREQMASKC_CH10REQMASKC_SHIFT 10 /**< Shift value for DMA_CH10REQMASKC */ |
Kojto | 98:8ab26030e058 | 535 | #define _DMA_CHREQMASKC_CH10REQMASKC_MASK 0x400UL /**< Bit mask for DMA_CH10REQMASKC */ |
Kojto | 98:8ab26030e058 | 536 | #define _DMA_CHREQMASKC_CH10REQMASKC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQMASKC */ |
Kojto | 98:8ab26030e058 | 537 | #define DMA_CHREQMASKC_CH10REQMASKC_DEFAULT (_DMA_CHREQMASKC_CH10REQMASKC_DEFAULT << 10) /**< Shifted mode DEFAULT for DMA_CHREQMASKC */ |
Kojto | 98:8ab26030e058 | 538 | #define DMA_CHREQMASKC_CH11REQMASKC (0x1UL << 11) /**< Channel 11 Request Mask Clear */ |
Kojto | 98:8ab26030e058 | 539 | #define _DMA_CHREQMASKC_CH11REQMASKC_SHIFT 11 /**< Shift value for DMA_CH11REQMASKC */ |
Kojto | 98:8ab26030e058 | 540 | #define _DMA_CHREQMASKC_CH11REQMASKC_MASK 0x800UL /**< Bit mask for DMA_CH11REQMASKC */ |
Kojto | 98:8ab26030e058 | 541 | #define _DMA_CHREQMASKC_CH11REQMASKC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQMASKC */ |
Kojto | 98:8ab26030e058 | 542 | #define DMA_CHREQMASKC_CH11REQMASKC_DEFAULT (_DMA_CHREQMASKC_CH11REQMASKC_DEFAULT << 11) /**< Shifted mode DEFAULT for DMA_CHREQMASKC */ |
Kojto | 98:8ab26030e058 | 543 | |
Kojto | 98:8ab26030e058 | 544 | /* Bit fields for DMA CHENS */ |
Kojto | 98:8ab26030e058 | 545 | #define _DMA_CHENS_RESETVALUE 0x00000000UL /**< Default value for DMA_CHENS */ |
Kojto | 98:8ab26030e058 | 546 | #define _DMA_CHENS_MASK 0x00000FFFUL /**< Mask for DMA_CHENS */ |
Kojto | 98:8ab26030e058 | 547 | #define DMA_CHENS_CH0ENS (0x1UL << 0) /**< Channel 0 Enable Set */ |
Kojto | 98:8ab26030e058 | 548 | #define _DMA_CHENS_CH0ENS_SHIFT 0 /**< Shift value for DMA_CH0ENS */ |
Kojto | 98:8ab26030e058 | 549 | #define _DMA_CHENS_CH0ENS_MASK 0x1UL /**< Bit mask for DMA_CH0ENS */ |
Kojto | 98:8ab26030e058 | 550 | #define _DMA_CHENS_CH0ENS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHENS */ |
Kojto | 98:8ab26030e058 | 551 | #define DMA_CHENS_CH0ENS_DEFAULT (_DMA_CHENS_CH0ENS_DEFAULT << 0) /**< Shifted mode DEFAULT for DMA_CHENS */ |
Kojto | 98:8ab26030e058 | 552 | #define DMA_CHENS_CH1ENS (0x1UL << 1) /**< Channel 1 Enable Set */ |
Kojto | 98:8ab26030e058 | 553 | #define _DMA_CHENS_CH1ENS_SHIFT 1 /**< Shift value for DMA_CH1ENS */ |
Kojto | 98:8ab26030e058 | 554 | #define _DMA_CHENS_CH1ENS_MASK 0x2UL /**< Bit mask for DMA_CH1ENS */ |
Kojto | 98:8ab26030e058 | 555 | #define _DMA_CHENS_CH1ENS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHENS */ |
Kojto | 98:8ab26030e058 | 556 | #define DMA_CHENS_CH1ENS_DEFAULT (_DMA_CHENS_CH1ENS_DEFAULT << 1) /**< Shifted mode DEFAULT for DMA_CHENS */ |
Kojto | 98:8ab26030e058 | 557 | #define DMA_CHENS_CH2ENS (0x1UL << 2) /**< Channel 2 Enable Set */ |
Kojto | 98:8ab26030e058 | 558 | #define _DMA_CHENS_CH2ENS_SHIFT 2 /**< Shift value for DMA_CH2ENS */ |
Kojto | 98:8ab26030e058 | 559 | #define _DMA_CHENS_CH2ENS_MASK 0x4UL /**< Bit mask for DMA_CH2ENS */ |
Kojto | 98:8ab26030e058 | 560 | #define _DMA_CHENS_CH2ENS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHENS */ |
Kojto | 98:8ab26030e058 | 561 | #define DMA_CHENS_CH2ENS_DEFAULT (_DMA_CHENS_CH2ENS_DEFAULT << 2) /**< Shifted mode DEFAULT for DMA_CHENS */ |
Kojto | 98:8ab26030e058 | 562 | #define DMA_CHENS_CH3ENS (0x1UL << 3) /**< Channel 3 Enable Set */ |
Kojto | 98:8ab26030e058 | 563 | #define _DMA_CHENS_CH3ENS_SHIFT 3 /**< Shift value for DMA_CH3ENS */ |
Kojto | 98:8ab26030e058 | 564 | #define _DMA_CHENS_CH3ENS_MASK 0x8UL /**< Bit mask for DMA_CH3ENS */ |
Kojto | 98:8ab26030e058 | 565 | #define _DMA_CHENS_CH3ENS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHENS */ |
Kojto | 98:8ab26030e058 | 566 | #define DMA_CHENS_CH3ENS_DEFAULT (_DMA_CHENS_CH3ENS_DEFAULT << 3) /**< Shifted mode DEFAULT for DMA_CHENS */ |
Kojto | 98:8ab26030e058 | 567 | #define DMA_CHENS_CH4ENS (0x1UL << 4) /**< Channel 4 Enable Set */ |
Kojto | 98:8ab26030e058 | 568 | #define _DMA_CHENS_CH4ENS_SHIFT 4 /**< Shift value for DMA_CH4ENS */ |
Kojto | 98:8ab26030e058 | 569 | #define _DMA_CHENS_CH4ENS_MASK 0x10UL /**< Bit mask for DMA_CH4ENS */ |
Kojto | 98:8ab26030e058 | 570 | #define _DMA_CHENS_CH4ENS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHENS */ |
Kojto | 98:8ab26030e058 | 571 | #define DMA_CHENS_CH4ENS_DEFAULT (_DMA_CHENS_CH4ENS_DEFAULT << 4) /**< Shifted mode DEFAULT for DMA_CHENS */ |
Kojto | 98:8ab26030e058 | 572 | #define DMA_CHENS_CH5ENS (0x1UL << 5) /**< Channel 5 Enable Set */ |
Kojto | 98:8ab26030e058 | 573 | #define _DMA_CHENS_CH5ENS_SHIFT 5 /**< Shift value for DMA_CH5ENS */ |
Kojto | 98:8ab26030e058 | 574 | #define _DMA_CHENS_CH5ENS_MASK 0x20UL /**< Bit mask for DMA_CH5ENS */ |
Kojto | 98:8ab26030e058 | 575 | #define _DMA_CHENS_CH5ENS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHENS */ |
Kojto | 98:8ab26030e058 | 576 | #define DMA_CHENS_CH5ENS_DEFAULT (_DMA_CHENS_CH5ENS_DEFAULT << 5) /**< Shifted mode DEFAULT for DMA_CHENS */ |
Kojto | 98:8ab26030e058 | 577 | #define DMA_CHENS_CH6ENS (0x1UL << 6) /**< Channel 6 Enable Set */ |
Kojto | 98:8ab26030e058 | 578 | #define _DMA_CHENS_CH6ENS_SHIFT 6 /**< Shift value for DMA_CH6ENS */ |
Kojto | 98:8ab26030e058 | 579 | #define _DMA_CHENS_CH6ENS_MASK 0x40UL /**< Bit mask for DMA_CH6ENS */ |
Kojto | 98:8ab26030e058 | 580 | #define _DMA_CHENS_CH6ENS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHENS */ |
Kojto | 98:8ab26030e058 | 581 | #define DMA_CHENS_CH6ENS_DEFAULT (_DMA_CHENS_CH6ENS_DEFAULT << 6) /**< Shifted mode DEFAULT for DMA_CHENS */ |
Kojto | 98:8ab26030e058 | 582 | #define DMA_CHENS_CH7ENS (0x1UL << 7) /**< Channel 7 Enable Set */ |
Kojto | 98:8ab26030e058 | 583 | #define _DMA_CHENS_CH7ENS_SHIFT 7 /**< Shift value for DMA_CH7ENS */ |
Kojto | 98:8ab26030e058 | 584 | #define _DMA_CHENS_CH7ENS_MASK 0x80UL /**< Bit mask for DMA_CH7ENS */ |
Kojto | 98:8ab26030e058 | 585 | #define _DMA_CHENS_CH7ENS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHENS */ |
Kojto | 98:8ab26030e058 | 586 | #define DMA_CHENS_CH7ENS_DEFAULT (_DMA_CHENS_CH7ENS_DEFAULT << 7) /**< Shifted mode DEFAULT for DMA_CHENS */ |
Kojto | 98:8ab26030e058 | 587 | #define DMA_CHENS_CH8ENS (0x1UL << 8) /**< Channel 8 Enable Set */ |
Kojto | 98:8ab26030e058 | 588 | #define _DMA_CHENS_CH8ENS_SHIFT 8 /**< Shift value for DMA_CH8ENS */ |
Kojto | 98:8ab26030e058 | 589 | #define _DMA_CHENS_CH8ENS_MASK 0x100UL /**< Bit mask for DMA_CH8ENS */ |
Kojto | 98:8ab26030e058 | 590 | #define _DMA_CHENS_CH8ENS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHENS */ |
Kojto | 98:8ab26030e058 | 591 | #define DMA_CHENS_CH8ENS_DEFAULT (_DMA_CHENS_CH8ENS_DEFAULT << 8) /**< Shifted mode DEFAULT for DMA_CHENS */ |
Kojto | 98:8ab26030e058 | 592 | #define DMA_CHENS_CH9ENS (0x1UL << 9) /**< Channel 9 Enable Set */ |
Kojto | 98:8ab26030e058 | 593 | #define _DMA_CHENS_CH9ENS_SHIFT 9 /**< Shift value for DMA_CH9ENS */ |
Kojto | 98:8ab26030e058 | 594 | #define _DMA_CHENS_CH9ENS_MASK 0x200UL /**< Bit mask for DMA_CH9ENS */ |
Kojto | 98:8ab26030e058 | 595 | #define _DMA_CHENS_CH9ENS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHENS */ |
Kojto | 98:8ab26030e058 | 596 | #define DMA_CHENS_CH9ENS_DEFAULT (_DMA_CHENS_CH9ENS_DEFAULT << 9) /**< Shifted mode DEFAULT for DMA_CHENS */ |
Kojto | 98:8ab26030e058 | 597 | #define DMA_CHENS_CH10ENS (0x1UL << 10) /**< Channel 10 Enable Set */ |
Kojto | 98:8ab26030e058 | 598 | #define _DMA_CHENS_CH10ENS_SHIFT 10 /**< Shift value for DMA_CH10ENS */ |
Kojto | 98:8ab26030e058 | 599 | #define _DMA_CHENS_CH10ENS_MASK 0x400UL /**< Bit mask for DMA_CH10ENS */ |
Kojto | 98:8ab26030e058 | 600 | #define _DMA_CHENS_CH10ENS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHENS */ |
Kojto | 98:8ab26030e058 | 601 | #define DMA_CHENS_CH10ENS_DEFAULT (_DMA_CHENS_CH10ENS_DEFAULT << 10) /**< Shifted mode DEFAULT for DMA_CHENS */ |
Kojto | 98:8ab26030e058 | 602 | #define DMA_CHENS_CH11ENS (0x1UL << 11) /**< Channel 11 Enable Set */ |
Kojto | 98:8ab26030e058 | 603 | #define _DMA_CHENS_CH11ENS_SHIFT 11 /**< Shift value for DMA_CH11ENS */ |
Kojto | 98:8ab26030e058 | 604 | #define _DMA_CHENS_CH11ENS_MASK 0x800UL /**< Bit mask for DMA_CH11ENS */ |
Kojto | 98:8ab26030e058 | 605 | #define _DMA_CHENS_CH11ENS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHENS */ |
Kojto | 98:8ab26030e058 | 606 | #define DMA_CHENS_CH11ENS_DEFAULT (_DMA_CHENS_CH11ENS_DEFAULT << 11) /**< Shifted mode DEFAULT for DMA_CHENS */ |
Kojto | 98:8ab26030e058 | 607 | |
Kojto | 98:8ab26030e058 | 608 | /* Bit fields for DMA CHENC */ |
Kojto | 98:8ab26030e058 | 609 | #define _DMA_CHENC_RESETVALUE 0x00000000UL /**< Default value for DMA_CHENC */ |
Kojto | 98:8ab26030e058 | 610 | #define _DMA_CHENC_MASK 0x00000FFFUL /**< Mask for DMA_CHENC */ |
Kojto | 98:8ab26030e058 | 611 | #define DMA_CHENC_CH0ENC (0x1UL << 0) /**< Channel 0 Enable Clear */ |
Kojto | 98:8ab26030e058 | 612 | #define _DMA_CHENC_CH0ENC_SHIFT 0 /**< Shift value for DMA_CH0ENC */ |
Kojto | 98:8ab26030e058 | 613 | #define _DMA_CHENC_CH0ENC_MASK 0x1UL /**< Bit mask for DMA_CH0ENC */ |
Kojto | 98:8ab26030e058 | 614 | #define _DMA_CHENC_CH0ENC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHENC */ |
Kojto | 98:8ab26030e058 | 615 | #define DMA_CHENC_CH0ENC_DEFAULT (_DMA_CHENC_CH0ENC_DEFAULT << 0) /**< Shifted mode DEFAULT for DMA_CHENC */ |
Kojto | 98:8ab26030e058 | 616 | #define DMA_CHENC_CH1ENC (0x1UL << 1) /**< Channel 1 Enable Clear */ |
Kojto | 98:8ab26030e058 | 617 | #define _DMA_CHENC_CH1ENC_SHIFT 1 /**< Shift value for DMA_CH1ENC */ |
Kojto | 98:8ab26030e058 | 618 | #define _DMA_CHENC_CH1ENC_MASK 0x2UL /**< Bit mask for DMA_CH1ENC */ |
Kojto | 98:8ab26030e058 | 619 | #define _DMA_CHENC_CH1ENC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHENC */ |
Kojto | 98:8ab26030e058 | 620 | #define DMA_CHENC_CH1ENC_DEFAULT (_DMA_CHENC_CH1ENC_DEFAULT << 1) /**< Shifted mode DEFAULT for DMA_CHENC */ |
Kojto | 98:8ab26030e058 | 621 | #define DMA_CHENC_CH2ENC (0x1UL << 2) /**< Channel 2 Enable Clear */ |
Kojto | 98:8ab26030e058 | 622 | #define _DMA_CHENC_CH2ENC_SHIFT 2 /**< Shift value for DMA_CH2ENC */ |
Kojto | 98:8ab26030e058 | 623 | #define _DMA_CHENC_CH2ENC_MASK 0x4UL /**< Bit mask for DMA_CH2ENC */ |
Kojto | 98:8ab26030e058 | 624 | #define _DMA_CHENC_CH2ENC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHENC */ |
Kojto | 98:8ab26030e058 | 625 | #define DMA_CHENC_CH2ENC_DEFAULT (_DMA_CHENC_CH2ENC_DEFAULT << 2) /**< Shifted mode DEFAULT for DMA_CHENC */ |
Kojto | 98:8ab26030e058 | 626 | #define DMA_CHENC_CH3ENC (0x1UL << 3) /**< Channel 3 Enable Clear */ |
Kojto | 98:8ab26030e058 | 627 | #define _DMA_CHENC_CH3ENC_SHIFT 3 /**< Shift value for DMA_CH3ENC */ |
Kojto | 98:8ab26030e058 | 628 | #define _DMA_CHENC_CH3ENC_MASK 0x8UL /**< Bit mask for DMA_CH3ENC */ |
Kojto | 98:8ab26030e058 | 629 | #define _DMA_CHENC_CH3ENC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHENC */ |
Kojto | 98:8ab26030e058 | 630 | #define DMA_CHENC_CH3ENC_DEFAULT (_DMA_CHENC_CH3ENC_DEFAULT << 3) /**< Shifted mode DEFAULT for DMA_CHENC */ |
Kojto | 98:8ab26030e058 | 631 | #define DMA_CHENC_CH4ENC (0x1UL << 4) /**< Channel 4 Enable Clear */ |
Kojto | 98:8ab26030e058 | 632 | #define _DMA_CHENC_CH4ENC_SHIFT 4 /**< Shift value for DMA_CH4ENC */ |
Kojto | 98:8ab26030e058 | 633 | #define _DMA_CHENC_CH4ENC_MASK 0x10UL /**< Bit mask for DMA_CH4ENC */ |
Kojto | 98:8ab26030e058 | 634 | #define _DMA_CHENC_CH4ENC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHENC */ |
Kojto | 98:8ab26030e058 | 635 | #define DMA_CHENC_CH4ENC_DEFAULT (_DMA_CHENC_CH4ENC_DEFAULT << 4) /**< Shifted mode DEFAULT for DMA_CHENC */ |
Kojto | 98:8ab26030e058 | 636 | #define DMA_CHENC_CH5ENC (0x1UL << 5) /**< Channel 5 Enable Clear */ |
Kojto | 98:8ab26030e058 | 637 | #define _DMA_CHENC_CH5ENC_SHIFT 5 /**< Shift value for DMA_CH5ENC */ |
Kojto | 98:8ab26030e058 | 638 | #define _DMA_CHENC_CH5ENC_MASK 0x20UL /**< Bit mask for DMA_CH5ENC */ |
Kojto | 98:8ab26030e058 | 639 | #define _DMA_CHENC_CH5ENC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHENC */ |
Kojto | 98:8ab26030e058 | 640 | #define DMA_CHENC_CH5ENC_DEFAULT (_DMA_CHENC_CH5ENC_DEFAULT << 5) /**< Shifted mode DEFAULT for DMA_CHENC */ |
Kojto | 98:8ab26030e058 | 641 | #define DMA_CHENC_CH6ENC (0x1UL << 6) /**< Channel 6 Enable Clear */ |
Kojto | 98:8ab26030e058 | 642 | #define _DMA_CHENC_CH6ENC_SHIFT 6 /**< Shift value for DMA_CH6ENC */ |
Kojto | 98:8ab26030e058 | 643 | #define _DMA_CHENC_CH6ENC_MASK 0x40UL /**< Bit mask for DMA_CH6ENC */ |
Kojto | 98:8ab26030e058 | 644 | #define _DMA_CHENC_CH6ENC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHENC */ |
Kojto | 98:8ab26030e058 | 645 | #define DMA_CHENC_CH6ENC_DEFAULT (_DMA_CHENC_CH6ENC_DEFAULT << 6) /**< Shifted mode DEFAULT for DMA_CHENC */ |
Kojto | 98:8ab26030e058 | 646 | #define DMA_CHENC_CH7ENC (0x1UL << 7) /**< Channel 7 Enable Clear */ |
Kojto | 98:8ab26030e058 | 647 | #define _DMA_CHENC_CH7ENC_SHIFT 7 /**< Shift value for DMA_CH7ENC */ |
Kojto | 98:8ab26030e058 | 648 | #define _DMA_CHENC_CH7ENC_MASK 0x80UL /**< Bit mask for DMA_CH7ENC */ |
Kojto | 98:8ab26030e058 | 649 | #define _DMA_CHENC_CH7ENC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHENC */ |
Kojto | 98:8ab26030e058 | 650 | #define DMA_CHENC_CH7ENC_DEFAULT (_DMA_CHENC_CH7ENC_DEFAULT << 7) /**< Shifted mode DEFAULT for DMA_CHENC */ |
Kojto | 98:8ab26030e058 | 651 | #define DMA_CHENC_CH8ENC (0x1UL << 8) /**< Channel 8 Enable Clear */ |
Kojto | 98:8ab26030e058 | 652 | #define _DMA_CHENC_CH8ENC_SHIFT 8 /**< Shift value for DMA_CH8ENC */ |
Kojto | 98:8ab26030e058 | 653 | #define _DMA_CHENC_CH8ENC_MASK 0x100UL /**< Bit mask for DMA_CH8ENC */ |
Kojto | 98:8ab26030e058 | 654 | #define _DMA_CHENC_CH8ENC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHENC */ |
Kojto | 98:8ab26030e058 | 655 | #define DMA_CHENC_CH8ENC_DEFAULT (_DMA_CHENC_CH8ENC_DEFAULT << 8) /**< Shifted mode DEFAULT for DMA_CHENC */ |
Kojto | 98:8ab26030e058 | 656 | #define DMA_CHENC_CH9ENC (0x1UL << 9) /**< Channel 9 Enable Clear */ |
Kojto | 98:8ab26030e058 | 657 | #define _DMA_CHENC_CH9ENC_SHIFT 9 /**< Shift value for DMA_CH9ENC */ |
Kojto | 98:8ab26030e058 | 658 | #define _DMA_CHENC_CH9ENC_MASK 0x200UL /**< Bit mask for DMA_CH9ENC */ |
Kojto | 98:8ab26030e058 | 659 | #define _DMA_CHENC_CH9ENC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHENC */ |
Kojto | 98:8ab26030e058 | 660 | #define DMA_CHENC_CH9ENC_DEFAULT (_DMA_CHENC_CH9ENC_DEFAULT << 9) /**< Shifted mode DEFAULT for DMA_CHENC */ |
Kojto | 98:8ab26030e058 | 661 | #define DMA_CHENC_CH10ENC (0x1UL << 10) /**< Channel 10 Enable Clear */ |
Kojto | 98:8ab26030e058 | 662 | #define _DMA_CHENC_CH10ENC_SHIFT 10 /**< Shift value for DMA_CH10ENC */ |
Kojto | 98:8ab26030e058 | 663 | #define _DMA_CHENC_CH10ENC_MASK 0x400UL /**< Bit mask for DMA_CH10ENC */ |
Kojto | 98:8ab26030e058 | 664 | #define _DMA_CHENC_CH10ENC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHENC */ |
Kojto | 98:8ab26030e058 | 665 | #define DMA_CHENC_CH10ENC_DEFAULT (_DMA_CHENC_CH10ENC_DEFAULT << 10) /**< Shifted mode DEFAULT for DMA_CHENC */ |
Kojto | 98:8ab26030e058 | 666 | #define DMA_CHENC_CH11ENC (0x1UL << 11) /**< Channel 11 Enable Clear */ |
Kojto | 98:8ab26030e058 | 667 | #define _DMA_CHENC_CH11ENC_SHIFT 11 /**< Shift value for DMA_CH11ENC */ |
Kojto | 98:8ab26030e058 | 668 | #define _DMA_CHENC_CH11ENC_MASK 0x800UL /**< Bit mask for DMA_CH11ENC */ |
Kojto | 98:8ab26030e058 | 669 | #define _DMA_CHENC_CH11ENC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHENC */ |
Kojto | 98:8ab26030e058 | 670 | #define DMA_CHENC_CH11ENC_DEFAULT (_DMA_CHENC_CH11ENC_DEFAULT << 11) /**< Shifted mode DEFAULT for DMA_CHENC */ |
Kojto | 98:8ab26030e058 | 671 | |
Kojto | 98:8ab26030e058 | 672 | /* Bit fields for DMA CHALTS */ |
Kojto | 98:8ab26030e058 | 673 | #define _DMA_CHALTS_RESETVALUE 0x00000000UL /**< Default value for DMA_CHALTS */ |
Kojto | 98:8ab26030e058 | 674 | #define _DMA_CHALTS_MASK 0x00000FFFUL /**< Mask for DMA_CHALTS */ |
Kojto | 98:8ab26030e058 | 675 | #define DMA_CHALTS_CH0ALTS (0x1UL << 0) /**< Channel 0 Alternate Structure Set */ |
Kojto | 98:8ab26030e058 | 676 | #define _DMA_CHALTS_CH0ALTS_SHIFT 0 /**< Shift value for DMA_CH0ALTS */ |
Kojto | 98:8ab26030e058 | 677 | #define _DMA_CHALTS_CH0ALTS_MASK 0x1UL /**< Bit mask for DMA_CH0ALTS */ |
Kojto | 98:8ab26030e058 | 678 | #define _DMA_CHALTS_CH0ALTS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHALTS */ |
Kojto | 98:8ab26030e058 | 679 | #define DMA_CHALTS_CH0ALTS_DEFAULT (_DMA_CHALTS_CH0ALTS_DEFAULT << 0) /**< Shifted mode DEFAULT for DMA_CHALTS */ |
Kojto | 98:8ab26030e058 | 680 | #define DMA_CHALTS_CH1ALTS (0x1UL << 1) /**< Channel 1 Alternate Structure Set */ |
Kojto | 98:8ab26030e058 | 681 | #define _DMA_CHALTS_CH1ALTS_SHIFT 1 /**< Shift value for DMA_CH1ALTS */ |
Kojto | 98:8ab26030e058 | 682 | #define _DMA_CHALTS_CH1ALTS_MASK 0x2UL /**< Bit mask for DMA_CH1ALTS */ |
Kojto | 98:8ab26030e058 | 683 | #define _DMA_CHALTS_CH1ALTS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHALTS */ |
Kojto | 98:8ab26030e058 | 684 | #define DMA_CHALTS_CH1ALTS_DEFAULT (_DMA_CHALTS_CH1ALTS_DEFAULT << 1) /**< Shifted mode DEFAULT for DMA_CHALTS */ |
Kojto | 98:8ab26030e058 | 685 | #define DMA_CHALTS_CH2ALTS (0x1UL << 2) /**< Channel 2 Alternate Structure Set */ |
Kojto | 98:8ab26030e058 | 686 | #define _DMA_CHALTS_CH2ALTS_SHIFT 2 /**< Shift value for DMA_CH2ALTS */ |
Kojto | 98:8ab26030e058 | 687 | #define _DMA_CHALTS_CH2ALTS_MASK 0x4UL /**< Bit mask for DMA_CH2ALTS */ |
Kojto | 98:8ab26030e058 | 688 | #define _DMA_CHALTS_CH2ALTS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHALTS */ |
Kojto | 98:8ab26030e058 | 689 | #define DMA_CHALTS_CH2ALTS_DEFAULT (_DMA_CHALTS_CH2ALTS_DEFAULT << 2) /**< Shifted mode DEFAULT for DMA_CHALTS */ |
Kojto | 98:8ab26030e058 | 690 | #define DMA_CHALTS_CH3ALTS (0x1UL << 3) /**< Channel 3 Alternate Structure Set */ |
Kojto | 98:8ab26030e058 | 691 | #define _DMA_CHALTS_CH3ALTS_SHIFT 3 /**< Shift value for DMA_CH3ALTS */ |
Kojto | 98:8ab26030e058 | 692 | #define _DMA_CHALTS_CH3ALTS_MASK 0x8UL /**< Bit mask for DMA_CH3ALTS */ |
Kojto | 98:8ab26030e058 | 693 | #define _DMA_CHALTS_CH3ALTS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHALTS */ |
Kojto | 98:8ab26030e058 | 694 | #define DMA_CHALTS_CH3ALTS_DEFAULT (_DMA_CHALTS_CH3ALTS_DEFAULT << 3) /**< Shifted mode DEFAULT for DMA_CHALTS */ |
Kojto | 98:8ab26030e058 | 695 | #define DMA_CHALTS_CH4ALTS (0x1UL << 4) /**< Channel 4 Alternate Structure Set */ |
Kojto | 98:8ab26030e058 | 696 | #define _DMA_CHALTS_CH4ALTS_SHIFT 4 /**< Shift value for DMA_CH4ALTS */ |
Kojto | 98:8ab26030e058 | 697 | #define _DMA_CHALTS_CH4ALTS_MASK 0x10UL /**< Bit mask for DMA_CH4ALTS */ |
Kojto | 98:8ab26030e058 | 698 | #define _DMA_CHALTS_CH4ALTS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHALTS */ |
Kojto | 98:8ab26030e058 | 699 | #define DMA_CHALTS_CH4ALTS_DEFAULT (_DMA_CHALTS_CH4ALTS_DEFAULT << 4) /**< Shifted mode DEFAULT for DMA_CHALTS */ |
Kojto | 98:8ab26030e058 | 700 | #define DMA_CHALTS_CH5ALTS (0x1UL << 5) /**< Channel 5 Alternate Structure Set */ |
Kojto | 98:8ab26030e058 | 701 | #define _DMA_CHALTS_CH5ALTS_SHIFT 5 /**< Shift value for DMA_CH5ALTS */ |
Kojto | 98:8ab26030e058 | 702 | #define _DMA_CHALTS_CH5ALTS_MASK 0x20UL /**< Bit mask for DMA_CH5ALTS */ |
Kojto | 98:8ab26030e058 | 703 | #define _DMA_CHALTS_CH5ALTS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHALTS */ |
Kojto | 98:8ab26030e058 | 704 | #define DMA_CHALTS_CH5ALTS_DEFAULT (_DMA_CHALTS_CH5ALTS_DEFAULT << 5) /**< Shifted mode DEFAULT for DMA_CHALTS */ |
Kojto | 98:8ab26030e058 | 705 | #define DMA_CHALTS_CH6ALTS (0x1UL << 6) /**< Channel 6 Alternate Structure Set */ |
Kojto | 98:8ab26030e058 | 706 | #define _DMA_CHALTS_CH6ALTS_SHIFT 6 /**< Shift value for DMA_CH6ALTS */ |
Kojto | 98:8ab26030e058 | 707 | #define _DMA_CHALTS_CH6ALTS_MASK 0x40UL /**< Bit mask for DMA_CH6ALTS */ |
Kojto | 98:8ab26030e058 | 708 | #define _DMA_CHALTS_CH6ALTS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHALTS */ |
Kojto | 98:8ab26030e058 | 709 | #define DMA_CHALTS_CH6ALTS_DEFAULT (_DMA_CHALTS_CH6ALTS_DEFAULT << 6) /**< Shifted mode DEFAULT for DMA_CHALTS */ |
Kojto | 98:8ab26030e058 | 710 | #define DMA_CHALTS_CH7ALTS (0x1UL << 7) /**< Channel 7 Alternate Structure Set */ |
Kojto | 98:8ab26030e058 | 711 | #define _DMA_CHALTS_CH7ALTS_SHIFT 7 /**< Shift value for DMA_CH7ALTS */ |
Kojto | 98:8ab26030e058 | 712 | #define _DMA_CHALTS_CH7ALTS_MASK 0x80UL /**< Bit mask for DMA_CH7ALTS */ |
Kojto | 98:8ab26030e058 | 713 | #define _DMA_CHALTS_CH7ALTS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHALTS */ |
Kojto | 98:8ab26030e058 | 714 | #define DMA_CHALTS_CH7ALTS_DEFAULT (_DMA_CHALTS_CH7ALTS_DEFAULT << 7) /**< Shifted mode DEFAULT for DMA_CHALTS */ |
Kojto | 98:8ab26030e058 | 715 | #define DMA_CHALTS_CH8ALTS (0x1UL << 8) /**< Channel 8 Alternate Structure Set */ |
Kojto | 98:8ab26030e058 | 716 | #define _DMA_CHALTS_CH8ALTS_SHIFT 8 /**< Shift value for DMA_CH8ALTS */ |
Kojto | 98:8ab26030e058 | 717 | #define _DMA_CHALTS_CH8ALTS_MASK 0x100UL /**< Bit mask for DMA_CH8ALTS */ |
Kojto | 98:8ab26030e058 | 718 | #define _DMA_CHALTS_CH8ALTS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHALTS */ |
Kojto | 98:8ab26030e058 | 719 | #define DMA_CHALTS_CH8ALTS_DEFAULT (_DMA_CHALTS_CH8ALTS_DEFAULT << 8) /**< Shifted mode DEFAULT for DMA_CHALTS */ |
Kojto | 98:8ab26030e058 | 720 | #define DMA_CHALTS_CH9ALTS (0x1UL << 9) /**< Channel 9 Alternate Structure Set */ |
Kojto | 98:8ab26030e058 | 721 | #define _DMA_CHALTS_CH9ALTS_SHIFT 9 /**< Shift value for DMA_CH9ALTS */ |
Kojto | 98:8ab26030e058 | 722 | #define _DMA_CHALTS_CH9ALTS_MASK 0x200UL /**< Bit mask for DMA_CH9ALTS */ |
Kojto | 98:8ab26030e058 | 723 | #define _DMA_CHALTS_CH9ALTS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHALTS */ |
Kojto | 98:8ab26030e058 | 724 | #define DMA_CHALTS_CH9ALTS_DEFAULT (_DMA_CHALTS_CH9ALTS_DEFAULT << 9) /**< Shifted mode DEFAULT for DMA_CHALTS */ |
Kojto | 98:8ab26030e058 | 725 | #define DMA_CHALTS_CH10ALTS (0x1UL << 10) /**< Channel 10 Alternate Structure Set */ |
Kojto | 98:8ab26030e058 | 726 | #define _DMA_CHALTS_CH10ALTS_SHIFT 10 /**< Shift value for DMA_CH10ALTS */ |
Kojto | 98:8ab26030e058 | 727 | #define _DMA_CHALTS_CH10ALTS_MASK 0x400UL /**< Bit mask for DMA_CH10ALTS */ |
Kojto | 98:8ab26030e058 | 728 | #define _DMA_CHALTS_CH10ALTS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHALTS */ |
Kojto | 98:8ab26030e058 | 729 | #define DMA_CHALTS_CH10ALTS_DEFAULT (_DMA_CHALTS_CH10ALTS_DEFAULT << 10) /**< Shifted mode DEFAULT for DMA_CHALTS */ |
Kojto | 98:8ab26030e058 | 730 | #define DMA_CHALTS_CH11ALTS (0x1UL << 11) /**< Channel 11 Alternate Structure Set */ |
Kojto | 98:8ab26030e058 | 731 | #define _DMA_CHALTS_CH11ALTS_SHIFT 11 /**< Shift value for DMA_CH11ALTS */ |
Kojto | 98:8ab26030e058 | 732 | #define _DMA_CHALTS_CH11ALTS_MASK 0x800UL /**< Bit mask for DMA_CH11ALTS */ |
Kojto | 98:8ab26030e058 | 733 | #define _DMA_CHALTS_CH11ALTS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHALTS */ |
Kojto | 98:8ab26030e058 | 734 | #define DMA_CHALTS_CH11ALTS_DEFAULT (_DMA_CHALTS_CH11ALTS_DEFAULT << 11) /**< Shifted mode DEFAULT for DMA_CHALTS */ |
Kojto | 98:8ab26030e058 | 735 | |
Kojto | 98:8ab26030e058 | 736 | /* Bit fields for DMA CHALTC */ |
Kojto | 98:8ab26030e058 | 737 | #define _DMA_CHALTC_RESETVALUE 0x00000000UL /**< Default value for DMA_CHALTC */ |
Kojto | 98:8ab26030e058 | 738 | #define _DMA_CHALTC_MASK 0x00000FFFUL /**< Mask for DMA_CHALTC */ |
Kojto | 98:8ab26030e058 | 739 | #define DMA_CHALTC_CH0ALTC (0x1UL << 0) /**< Channel 0 Alternate Clear */ |
Kojto | 98:8ab26030e058 | 740 | #define _DMA_CHALTC_CH0ALTC_SHIFT 0 /**< Shift value for DMA_CH0ALTC */ |
Kojto | 98:8ab26030e058 | 741 | #define _DMA_CHALTC_CH0ALTC_MASK 0x1UL /**< Bit mask for DMA_CH0ALTC */ |
Kojto | 98:8ab26030e058 | 742 | #define _DMA_CHALTC_CH0ALTC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHALTC */ |
Kojto | 98:8ab26030e058 | 743 | #define DMA_CHALTC_CH0ALTC_DEFAULT (_DMA_CHALTC_CH0ALTC_DEFAULT << 0) /**< Shifted mode DEFAULT for DMA_CHALTC */ |
Kojto | 98:8ab26030e058 | 744 | #define DMA_CHALTC_CH1ALTC (0x1UL << 1) /**< Channel 1 Alternate Clear */ |
Kojto | 98:8ab26030e058 | 745 | #define _DMA_CHALTC_CH1ALTC_SHIFT 1 /**< Shift value for DMA_CH1ALTC */ |
Kojto | 98:8ab26030e058 | 746 | #define _DMA_CHALTC_CH1ALTC_MASK 0x2UL /**< Bit mask for DMA_CH1ALTC */ |
Kojto | 98:8ab26030e058 | 747 | #define _DMA_CHALTC_CH1ALTC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHALTC */ |
Kojto | 98:8ab26030e058 | 748 | #define DMA_CHALTC_CH1ALTC_DEFAULT (_DMA_CHALTC_CH1ALTC_DEFAULT << 1) /**< Shifted mode DEFAULT for DMA_CHALTC */ |
Kojto | 98:8ab26030e058 | 749 | #define DMA_CHALTC_CH2ALTC (0x1UL << 2) /**< Channel 2 Alternate Clear */ |
Kojto | 98:8ab26030e058 | 750 | #define _DMA_CHALTC_CH2ALTC_SHIFT 2 /**< Shift value for DMA_CH2ALTC */ |
Kojto | 98:8ab26030e058 | 751 | #define _DMA_CHALTC_CH2ALTC_MASK 0x4UL /**< Bit mask for DMA_CH2ALTC */ |
Kojto | 98:8ab26030e058 | 752 | #define _DMA_CHALTC_CH2ALTC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHALTC */ |
Kojto | 98:8ab26030e058 | 753 | #define DMA_CHALTC_CH2ALTC_DEFAULT (_DMA_CHALTC_CH2ALTC_DEFAULT << 2) /**< Shifted mode DEFAULT for DMA_CHALTC */ |
Kojto | 98:8ab26030e058 | 754 | #define DMA_CHALTC_CH3ALTC (0x1UL << 3) /**< Channel 3 Alternate Clear */ |
Kojto | 98:8ab26030e058 | 755 | #define _DMA_CHALTC_CH3ALTC_SHIFT 3 /**< Shift value for DMA_CH3ALTC */ |
Kojto | 98:8ab26030e058 | 756 | #define _DMA_CHALTC_CH3ALTC_MASK 0x8UL /**< Bit mask for DMA_CH3ALTC */ |
Kojto | 98:8ab26030e058 | 757 | #define _DMA_CHALTC_CH3ALTC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHALTC */ |
Kojto | 98:8ab26030e058 | 758 | #define DMA_CHALTC_CH3ALTC_DEFAULT (_DMA_CHALTC_CH3ALTC_DEFAULT << 3) /**< Shifted mode DEFAULT for DMA_CHALTC */ |
Kojto | 98:8ab26030e058 | 759 | #define DMA_CHALTC_CH4ALTC (0x1UL << 4) /**< Channel 4 Alternate Clear */ |
Kojto | 98:8ab26030e058 | 760 | #define _DMA_CHALTC_CH4ALTC_SHIFT 4 /**< Shift value for DMA_CH4ALTC */ |
Kojto | 98:8ab26030e058 | 761 | #define _DMA_CHALTC_CH4ALTC_MASK 0x10UL /**< Bit mask for DMA_CH4ALTC */ |
Kojto | 98:8ab26030e058 | 762 | #define _DMA_CHALTC_CH4ALTC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHALTC */ |
Kojto | 98:8ab26030e058 | 763 | #define DMA_CHALTC_CH4ALTC_DEFAULT (_DMA_CHALTC_CH4ALTC_DEFAULT << 4) /**< Shifted mode DEFAULT for DMA_CHALTC */ |
Kojto | 98:8ab26030e058 | 764 | #define DMA_CHALTC_CH5ALTC (0x1UL << 5) /**< Channel 5 Alternate Clear */ |
Kojto | 98:8ab26030e058 | 765 | #define _DMA_CHALTC_CH5ALTC_SHIFT 5 /**< Shift value for DMA_CH5ALTC */ |
Kojto | 98:8ab26030e058 | 766 | #define _DMA_CHALTC_CH5ALTC_MASK 0x20UL /**< Bit mask for DMA_CH5ALTC */ |
Kojto | 98:8ab26030e058 | 767 | #define _DMA_CHALTC_CH5ALTC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHALTC */ |
Kojto | 98:8ab26030e058 | 768 | #define DMA_CHALTC_CH5ALTC_DEFAULT (_DMA_CHALTC_CH5ALTC_DEFAULT << 5) /**< Shifted mode DEFAULT for DMA_CHALTC */ |
Kojto | 98:8ab26030e058 | 769 | #define DMA_CHALTC_CH6ALTC (0x1UL << 6) /**< Channel 6 Alternate Clear */ |
Kojto | 98:8ab26030e058 | 770 | #define _DMA_CHALTC_CH6ALTC_SHIFT 6 /**< Shift value for DMA_CH6ALTC */ |
Kojto | 98:8ab26030e058 | 771 | #define _DMA_CHALTC_CH6ALTC_MASK 0x40UL /**< Bit mask for DMA_CH6ALTC */ |
Kojto | 98:8ab26030e058 | 772 | #define _DMA_CHALTC_CH6ALTC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHALTC */ |
Kojto | 98:8ab26030e058 | 773 | #define DMA_CHALTC_CH6ALTC_DEFAULT (_DMA_CHALTC_CH6ALTC_DEFAULT << 6) /**< Shifted mode DEFAULT for DMA_CHALTC */ |
Kojto | 98:8ab26030e058 | 774 | #define DMA_CHALTC_CH7ALTC (0x1UL << 7) /**< Channel 7 Alternate Clear */ |
Kojto | 98:8ab26030e058 | 775 | #define _DMA_CHALTC_CH7ALTC_SHIFT 7 /**< Shift value for DMA_CH7ALTC */ |
Kojto | 98:8ab26030e058 | 776 | #define _DMA_CHALTC_CH7ALTC_MASK 0x80UL /**< Bit mask for DMA_CH7ALTC */ |
Kojto | 98:8ab26030e058 | 777 | #define _DMA_CHALTC_CH7ALTC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHALTC */ |
Kojto | 98:8ab26030e058 | 778 | #define DMA_CHALTC_CH7ALTC_DEFAULT (_DMA_CHALTC_CH7ALTC_DEFAULT << 7) /**< Shifted mode DEFAULT for DMA_CHALTC */ |
Kojto | 98:8ab26030e058 | 779 | #define DMA_CHALTC_CH8ALTC (0x1UL << 8) /**< Channel 8 Alternate Clear */ |
Kojto | 98:8ab26030e058 | 780 | #define _DMA_CHALTC_CH8ALTC_SHIFT 8 /**< Shift value for DMA_CH8ALTC */ |
Kojto | 98:8ab26030e058 | 781 | #define _DMA_CHALTC_CH8ALTC_MASK 0x100UL /**< Bit mask for DMA_CH8ALTC */ |
Kojto | 98:8ab26030e058 | 782 | #define _DMA_CHALTC_CH8ALTC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHALTC */ |
Kojto | 98:8ab26030e058 | 783 | #define DMA_CHALTC_CH8ALTC_DEFAULT (_DMA_CHALTC_CH8ALTC_DEFAULT << 8) /**< Shifted mode DEFAULT for DMA_CHALTC */ |
Kojto | 98:8ab26030e058 | 784 | #define DMA_CHALTC_CH9ALTC (0x1UL << 9) /**< Channel 9 Alternate Clear */ |
Kojto | 98:8ab26030e058 | 785 | #define _DMA_CHALTC_CH9ALTC_SHIFT 9 /**< Shift value for DMA_CH9ALTC */ |
Kojto | 98:8ab26030e058 | 786 | #define _DMA_CHALTC_CH9ALTC_MASK 0x200UL /**< Bit mask for DMA_CH9ALTC */ |
Kojto | 98:8ab26030e058 | 787 | #define _DMA_CHALTC_CH9ALTC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHALTC */ |
Kojto | 98:8ab26030e058 | 788 | #define DMA_CHALTC_CH9ALTC_DEFAULT (_DMA_CHALTC_CH9ALTC_DEFAULT << 9) /**< Shifted mode DEFAULT for DMA_CHALTC */ |
Kojto | 98:8ab26030e058 | 789 | #define DMA_CHALTC_CH10ALTC (0x1UL << 10) /**< Channel 10 Alternate Clear */ |
Kojto | 98:8ab26030e058 | 790 | #define _DMA_CHALTC_CH10ALTC_SHIFT 10 /**< Shift value for DMA_CH10ALTC */ |
Kojto | 98:8ab26030e058 | 791 | #define _DMA_CHALTC_CH10ALTC_MASK 0x400UL /**< Bit mask for DMA_CH10ALTC */ |
Kojto | 98:8ab26030e058 | 792 | #define _DMA_CHALTC_CH10ALTC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHALTC */ |
Kojto | 98:8ab26030e058 | 793 | #define DMA_CHALTC_CH10ALTC_DEFAULT (_DMA_CHALTC_CH10ALTC_DEFAULT << 10) /**< Shifted mode DEFAULT for DMA_CHALTC */ |
Kojto | 98:8ab26030e058 | 794 | #define DMA_CHALTC_CH11ALTC (0x1UL << 11) /**< Channel 11 Alternate Clear */ |
Kojto | 98:8ab26030e058 | 795 | #define _DMA_CHALTC_CH11ALTC_SHIFT 11 /**< Shift value for DMA_CH11ALTC */ |
Kojto | 98:8ab26030e058 | 796 | #define _DMA_CHALTC_CH11ALTC_MASK 0x800UL /**< Bit mask for DMA_CH11ALTC */ |
Kojto | 98:8ab26030e058 | 797 | #define _DMA_CHALTC_CH11ALTC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHALTC */ |
Kojto | 98:8ab26030e058 | 798 | #define DMA_CHALTC_CH11ALTC_DEFAULT (_DMA_CHALTC_CH11ALTC_DEFAULT << 11) /**< Shifted mode DEFAULT for DMA_CHALTC */ |
Kojto | 98:8ab26030e058 | 799 | |
Kojto | 98:8ab26030e058 | 800 | /* Bit fields for DMA CHPRIS */ |
Kojto | 98:8ab26030e058 | 801 | #define _DMA_CHPRIS_RESETVALUE 0x00000000UL /**< Default value for DMA_CHPRIS */ |
Kojto | 98:8ab26030e058 | 802 | #define _DMA_CHPRIS_MASK 0x00000FFFUL /**< Mask for DMA_CHPRIS */ |
Kojto | 98:8ab26030e058 | 803 | #define DMA_CHPRIS_CH0PRIS (0x1UL << 0) /**< Channel 0 High Priority Set */ |
Kojto | 98:8ab26030e058 | 804 | #define _DMA_CHPRIS_CH0PRIS_SHIFT 0 /**< Shift value for DMA_CH0PRIS */ |
Kojto | 98:8ab26030e058 | 805 | #define _DMA_CHPRIS_CH0PRIS_MASK 0x1UL /**< Bit mask for DMA_CH0PRIS */ |
Kojto | 98:8ab26030e058 | 806 | #define _DMA_CHPRIS_CH0PRIS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHPRIS */ |
Kojto | 98:8ab26030e058 | 807 | #define DMA_CHPRIS_CH0PRIS_DEFAULT (_DMA_CHPRIS_CH0PRIS_DEFAULT << 0) /**< Shifted mode DEFAULT for DMA_CHPRIS */ |
Kojto | 98:8ab26030e058 | 808 | #define DMA_CHPRIS_CH1PRIS (0x1UL << 1) /**< Channel 1 High Priority Set */ |
Kojto | 98:8ab26030e058 | 809 | #define _DMA_CHPRIS_CH1PRIS_SHIFT 1 /**< Shift value for DMA_CH1PRIS */ |
Kojto | 98:8ab26030e058 | 810 | #define _DMA_CHPRIS_CH1PRIS_MASK 0x2UL /**< Bit mask for DMA_CH1PRIS */ |
Kojto | 98:8ab26030e058 | 811 | #define _DMA_CHPRIS_CH1PRIS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHPRIS */ |
Kojto | 98:8ab26030e058 | 812 | #define DMA_CHPRIS_CH1PRIS_DEFAULT (_DMA_CHPRIS_CH1PRIS_DEFAULT << 1) /**< Shifted mode DEFAULT for DMA_CHPRIS */ |
Kojto | 98:8ab26030e058 | 813 | #define DMA_CHPRIS_CH2PRIS (0x1UL << 2) /**< Channel 2 High Priority Set */ |
Kojto | 98:8ab26030e058 | 814 | #define _DMA_CHPRIS_CH2PRIS_SHIFT 2 /**< Shift value for DMA_CH2PRIS */ |
Kojto | 98:8ab26030e058 | 815 | #define _DMA_CHPRIS_CH2PRIS_MASK 0x4UL /**< Bit mask for DMA_CH2PRIS */ |
Kojto | 98:8ab26030e058 | 816 | #define _DMA_CHPRIS_CH2PRIS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHPRIS */ |
Kojto | 98:8ab26030e058 | 817 | #define DMA_CHPRIS_CH2PRIS_DEFAULT (_DMA_CHPRIS_CH2PRIS_DEFAULT << 2) /**< Shifted mode DEFAULT for DMA_CHPRIS */ |
Kojto | 98:8ab26030e058 | 818 | #define DMA_CHPRIS_CH3PRIS (0x1UL << 3) /**< Channel 3 High Priority Set */ |
Kojto | 98:8ab26030e058 | 819 | #define _DMA_CHPRIS_CH3PRIS_SHIFT 3 /**< Shift value for DMA_CH3PRIS */ |
Kojto | 98:8ab26030e058 | 820 | #define _DMA_CHPRIS_CH3PRIS_MASK 0x8UL /**< Bit mask for DMA_CH3PRIS */ |
Kojto | 98:8ab26030e058 | 821 | #define _DMA_CHPRIS_CH3PRIS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHPRIS */ |
Kojto | 98:8ab26030e058 | 822 | #define DMA_CHPRIS_CH3PRIS_DEFAULT (_DMA_CHPRIS_CH3PRIS_DEFAULT << 3) /**< Shifted mode DEFAULT for DMA_CHPRIS */ |
Kojto | 98:8ab26030e058 | 823 | #define DMA_CHPRIS_CH4PRIS (0x1UL << 4) /**< Channel 4 High Priority Set */ |
Kojto | 98:8ab26030e058 | 824 | #define _DMA_CHPRIS_CH4PRIS_SHIFT 4 /**< Shift value for DMA_CH4PRIS */ |
Kojto | 98:8ab26030e058 | 825 | #define _DMA_CHPRIS_CH4PRIS_MASK 0x10UL /**< Bit mask for DMA_CH4PRIS */ |
Kojto | 98:8ab26030e058 | 826 | #define _DMA_CHPRIS_CH4PRIS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHPRIS */ |
Kojto | 98:8ab26030e058 | 827 | #define DMA_CHPRIS_CH4PRIS_DEFAULT (_DMA_CHPRIS_CH4PRIS_DEFAULT << 4) /**< Shifted mode DEFAULT for DMA_CHPRIS */ |
Kojto | 98:8ab26030e058 | 828 | #define DMA_CHPRIS_CH5PRIS (0x1UL << 5) /**< Channel 5 High Priority Set */ |
Kojto | 98:8ab26030e058 | 829 | #define _DMA_CHPRIS_CH5PRIS_SHIFT 5 /**< Shift value for DMA_CH5PRIS */ |
Kojto | 98:8ab26030e058 | 830 | #define _DMA_CHPRIS_CH5PRIS_MASK 0x20UL /**< Bit mask for DMA_CH5PRIS */ |
Kojto | 98:8ab26030e058 | 831 | #define _DMA_CHPRIS_CH5PRIS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHPRIS */ |
Kojto | 98:8ab26030e058 | 832 | #define DMA_CHPRIS_CH5PRIS_DEFAULT (_DMA_CHPRIS_CH5PRIS_DEFAULT << 5) /**< Shifted mode DEFAULT for DMA_CHPRIS */ |
Kojto | 98:8ab26030e058 | 833 | #define DMA_CHPRIS_CH6PRIS (0x1UL << 6) /**< Channel 6 High Priority Set */ |
Kojto | 98:8ab26030e058 | 834 | #define _DMA_CHPRIS_CH6PRIS_SHIFT 6 /**< Shift value for DMA_CH6PRIS */ |
Kojto | 98:8ab26030e058 | 835 | #define _DMA_CHPRIS_CH6PRIS_MASK 0x40UL /**< Bit mask for DMA_CH6PRIS */ |
Kojto | 98:8ab26030e058 | 836 | #define _DMA_CHPRIS_CH6PRIS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHPRIS */ |
Kojto | 98:8ab26030e058 | 837 | #define DMA_CHPRIS_CH6PRIS_DEFAULT (_DMA_CHPRIS_CH6PRIS_DEFAULT << 6) /**< Shifted mode DEFAULT for DMA_CHPRIS */ |
Kojto | 98:8ab26030e058 | 838 | #define DMA_CHPRIS_CH7PRIS (0x1UL << 7) /**< Channel 7 High Priority Set */ |
Kojto | 98:8ab26030e058 | 839 | #define _DMA_CHPRIS_CH7PRIS_SHIFT 7 /**< Shift value for DMA_CH7PRIS */ |
Kojto | 98:8ab26030e058 | 840 | #define _DMA_CHPRIS_CH7PRIS_MASK 0x80UL /**< Bit mask for DMA_CH7PRIS */ |
Kojto | 98:8ab26030e058 | 841 | #define _DMA_CHPRIS_CH7PRIS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHPRIS */ |
Kojto | 98:8ab26030e058 | 842 | #define DMA_CHPRIS_CH7PRIS_DEFAULT (_DMA_CHPRIS_CH7PRIS_DEFAULT << 7) /**< Shifted mode DEFAULT for DMA_CHPRIS */ |
Kojto | 98:8ab26030e058 | 843 | #define DMA_CHPRIS_CH8PRIS (0x1UL << 8) /**< Channel 8 High Priority Set */ |
Kojto | 98:8ab26030e058 | 844 | #define _DMA_CHPRIS_CH8PRIS_SHIFT 8 /**< Shift value for DMA_CH8PRIS */ |
Kojto | 98:8ab26030e058 | 845 | #define _DMA_CHPRIS_CH8PRIS_MASK 0x100UL /**< Bit mask for DMA_CH8PRIS */ |
Kojto | 98:8ab26030e058 | 846 | #define _DMA_CHPRIS_CH8PRIS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHPRIS */ |
Kojto | 98:8ab26030e058 | 847 | #define DMA_CHPRIS_CH8PRIS_DEFAULT (_DMA_CHPRIS_CH8PRIS_DEFAULT << 8) /**< Shifted mode DEFAULT for DMA_CHPRIS */ |
Kojto | 98:8ab26030e058 | 848 | #define DMA_CHPRIS_CH9PRIS (0x1UL << 9) /**< Channel 9 High Priority Set */ |
Kojto | 98:8ab26030e058 | 849 | #define _DMA_CHPRIS_CH9PRIS_SHIFT 9 /**< Shift value for DMA_CH9PRIS */ |
Kojto | 98:8ab26030e058 | 850 | #define _DMA_CHPRIS_CH9PRIS_MASK 0x200UL /**< Bit mask for DMA_CH9PRIS */ |
Kojto | 98:8ab26030e058 | 851 | #define _DMA_CHPRIS_CH9PRIS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHPRIS */ |
Kojto | 98:8ab26030e058 | 852 | #define DMA_CHPRIS_CH9PRIS_DEFAULT (_DMA_CHPRIS_CH9PRIS_DEFAULT << 9) /**< Shifted mode DEFAULT for DMA_CHPRIS */ |
Kojto | 98:8ab26030e058 | 853 | #define DMA_CHPRIS_CH10PRIS (0x1UL << 10) /**< Channel 10 High Priority Set */ |
Kojto | 98:8ab26030e058 | 854 | #define _DMA_CHPRIS_CH10PRIS_SHIFT 10 /**< Shift value for DMA_CH10PRIS */ |
Kojto | 98:8ab26030e058 | 855 | #define _DMA_CHPRIS_CH10PRIS_MASK 0x400UL /**< Bit mask for DMA_CH10PRIS */ |
Kojto | 98:8ab26030e058 | 856 | #define _DMA_CHPRIS_CH10PRIS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHPRIS */ |
Kojto | 98:8ab26030e058 | 857 | #define DMA_CHPRIS_CH10PRIS_DEFAULT (_DMA_CHPRIS_CH10PRIS_DEFAULT << 10) /**< Shifted mode DEFAULT for DMA_CHPRIS */ |
Kojto | 98:8ab26030e058 | 858 | #define DMA_CHPRIS_CH11PRIS (0x1UL << 11) /**< Channel 11 High Priority Set */ |
Kojto | 98:8ab26030e058 | 859 | #define _DMA_CHPRIS_CH11PRIS_SHIFT 11 /**< Shift value for DMA_CH11PRIS */ |
Kojto | 98:8ab26030e058 | 860 | #define _DMA_CHPRIS_CH11PRIS_MASK 0x800UL /**< Bit mask for DMA_CH11PRIS */ |
Kojto | 98:8ab26030e058 | 861 | #define _DMA_CHPRIS_CH11PRIS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHPRIS */ |
Kojto | 98:8ab26030e058 | 862 | #define DMA_CHPRIS_CH11PRIS_DEFAULT (_DMA_CHPRIS_CH11PRIS_DEFAULT << 11) /**< Shifted mode DEFAULT for DMA_CHPRIS */ |
Kojto | 98:8ab26030e058 | 863 | |
Kojto | 98:8ab26030e058 | 864 | /* Bit fields for DMA CHPRIC */ |
Kojto | 98:8ab26030e058 | 865 | #define _DMA_CHPRIC_RESETVALUE 0x00000000UL /**< Default value for DMA_CHPRIC */ |
Kojto | 98:8ab26030e058 | 866 | #define _DMA_CHPRIC_MASK 0x00000FFFUL /**< Mask for DMA_CHPRIC */ |
Kojto | 98:8ab26030e058 | 867 | #define DMA_CHPRIC_CH0PRIC (0x1UL << 0) /**< Channel 0 High Priority Clear */ |
Kojto | 98:8ab26030e058 | 868 | #define _DMA_CHPRIC_CH0PRIC_SHIFT 0 /**< Shift value for DMA_CH0PRIC */ |
Kojto | 98:8ab26030e058 | 869 | #define _DMA_CHPRIC_CH0PRIC_MASK 0x1UL /**< Bit mask for DMA_CH0PRIC */ |
Kojto | 98:8ab26030e058 | 870 | #define _DMA_CHPRIC_CH0PRIC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHPRIC */ |
Kojto | 98:8ab26030e058 | 871 | #define DMA_CHPRIC_CH0PRIC_DEFAULT (_DMA_CHPRIC_CH0PRIC_DEFAULT << 0) /**< Shifted mode DEFAULT for DMA_CHPRIC */ |
Kojto | 98:8ab26030e058 | 872 | #define DMA_CHPRIC_CH1PRIC (0x1UL << 1) /**< Channel 1 High Priority Clear */ |
Kojto | 98:8ab26030e058 | 873 | #define _DMA_CHPRIC_CH1PRIC_SHIFT 1 /**< Shift value for DMA_CH1PRIC */ |
Kojto | 98:8ab26030e058 | 874 | #define _DMA_CHPRIC_CH1PRIC_MASK 0x2UL /**< Bit mask for DMA_CH1PRIC */ |
Kojto | 98:8ab26030e058 | 875 | #define _DMA_CHPRIC_CH1PRIC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHPRIC */ |
Kojto | 98:8ab26030e058 | 876 | #define DMA_CHPRIC_CH1PRIC_DEFAULT (_DMA_CHPRIC_CH1PRIC_DEFAULT << 1) /**< Shifted mode DEFAULT for DMA_CHPRIC */ |
Kojto | 98:8ab26030e058 | 877 | #define DMA_CHPRIC_CH2PRIC (0x1UL << 2) /**< Channel 2 High Priority Clear */ |
Kojto | 98:8ab26030e058 | 878 | #define _DMA_CHPRIC_CH2PRIC_SHIFT 2 /**< Shift value for DMA_CH2PRIC */ |
Kojto | 98:8ab26030e058 | 879 | #define _DMA_CHPRIC_CH2PRIC_MASK 0x4UL /**< Bit mask for DMA_CH2PRIC */ |
Kojto | 98:8ab26030e058 | 880 | #define _DMA_CHPRIC_CH2PRIC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHPRIC */ |
Kojto | 98:8ab26030e058 | 881 | #define DMA_CHPRIC_CH2PRIC_DEFAULT (_DMA_CHPRIC_CH2PRIC_DEFAULT << 2) /**< Shifted mode DEFAULT for DMA_CHPRIC */ |
Kojto | 98:8ab26030e058 | 882 | #define DMA_CHPRIC_CH3PRIC (0x1UL << 3) /**< Channel 3 High Priority Clear */ |
Kojto | 98:8ab26030e058 | 883 | #define _DMA_CHPRIC_CH3PRIC_SHIFT 3 /**< Shift value for DMA_CH3PRIC */ |
Kojto | 98:8ab26030e058 | 884 | #define _DMA_CHPRIC_CH3PRIC_MASK 0x8UL /**< Bit mask for DMA_CH3PRIC */ |
Kojto | 98:8ab26030e058 | 885 | #define _DMA_CHPRIC_CH3PRIC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHPRIC */ |
Kojto | 98:8ab26030e058 | 886 | #define DMA_CHPRIC_CH3PRIC_DEFAULT (_DMA_CHPRIC_CH3PRIC_DEFAULT << 3) /**< Shifted mode DEFAULT for DMA_CHPRIC */ |
Kojto | 98:8ab26030e058 | 887 | #define DMA_CHPRIC_CH4PRIC (0x1UL << 4) /**< Channel 4 High Priority Clear */ |
Kojto | 98:8ab26030e058 | 888 | #define _DMA_CHPRIC_CH4PRIC_SHIFT 4 /**< Shift value for DMA_CH4PRIC */ |
Kojto | 98:8ab26030e058 | 889 | #define _DMA_CHPRIC_CH4PRIC_MASK 0x10UL /**< Bit mask for DMA_CH4PRIC */ |
Kojto | 98:8ab26030e058 | 890 | #define _DMA_CHPRIC_CH4PRIC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHPRIC */ |
Kojto | 98:8ab26030e058 | 891 | #define DMA_CHPRIC_CH4PRIC_DEFAULT (_DMA_CHPRIC_CH4PRIC_DEFAULT << 4) /**< Shifted mode DEFAULT for DMA_CHPRIC */ |
Kojto | 98:8ab26030e058 | 892 | #define DMA_CHPRIC_CH5PRIC (0x1UL << 5) /**< Channel 5 High Priority Clear */ |
Kojto | 98:8ab26030e058 | 893 | #define _DMA_CHPRIC_CH5PRIC_SHIFT 5 /**< Shift value for DMA_CH5PRIC */ |
Kojto | 98:8ab26030e058 | 894 | #define _DMA_CHPRIC_CH5PRIC_MASK 0x20UL /**< Bit mask for DMA_CH5PRIC */ |
Kojto | 98:8ab26030e058 | 895 | #define _DMA_CHPRIC_CH5PRIC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHPRIC */ |
Kojto | 98:8ab26030e058 | 896 | #define DMA_CHPRIC_CH5PRIC_DEFAULT (_DMA_CHPRIC_CH5PRIC_DEFAULT << 5) /**< Shifted mode DEFAULT for DMA_CHPRIC */ |
Kojto | 98:8ab26030e058 | 897 | #define DMA_CHPRIC_CH6PRIC (0x1UL << 6) /**< Channel 6 High Priority Clear */ |
Kojto | 98:8ab26030e058 | 898 | #define _DMA_CHPRIC_CH6PRIC_SHIFT 6 /**< Shift value for DMA_CH6PRIC */ |
Kojto | 98:8ab26030e058 | 899 | #define _DMA_CHPRIC_CH6PRIC_MASK 0x40UL /**< Bit mask for DMA_CH6PRIC */ |
Kojto | 98:8ab26030e058 | 900 | #define _DMA_CHPRIC_CH6PRIC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHPRIC */ |
Kojto | 98:8ab26030e058 | 901 | #define DMA_CHPRIC_CH6PRIC_DEFAULT (_DMA_CHPRIC_CH6PRIC_DEFAULT << 6) /**< Shifted mode DEFAULT for DMA_CHPRIC */ |
Kojto | 98:8ab26030e058 | 902 | #define DMA_CHPRIC_CH7PRIC (0x1UL << 7) /**< Channel 7 High Priority Clear */ |
Kojto | 98:8ab26030e058 | 903 | #define _DMA_CHPRIC_CH7PRIC_SHIFT 7 /**< Shift value for DMA_CH7PRIC */ |
Kojto | 98:8ab26030e058 | 904 | #define _DMA_CHPRIC_CH7PRIC_MASK 0x80UL /**< Bit mask for DMA_CH7PRIC */ |
Kojto | 98:8ab26030e058 | 905 | #define _DMA_CHPRIC_CH7PRIC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHPRIC */ |
Kojto | 98:8ab26030e058 | 906 | #define DMA_CHPRIC_CH7PRIC_DEFAULT (_DMA_CHPRIC_CH7PRIC_DEFAULT << 7) /**< Shifted mode DEFAULT for DMA_CHPRIC */ |
Kojto | 98:8ab26030e058 | 907 | #define DMA_CHPRIC_CH8PRIC (0x1UL << 8) /**< Channel 8 High Priority Clear */ |
Kojto | 98:8ab26030e058 | 908 | #define _DMA_CHPRIC_CH8PRIC_SHIFT 8 /**< Shift value for DMA_CH8PRIC */ |
Kojto | 98:8ab26030e058 | 909 | #define _DMA_CHPRIC_CH8PRIC_MASK 0x100UL /**< Bit mask for DMA_CH8PRIC */ |
Kojto | 98:8ab26030e058 | 910 | #define _DMA_CHPRIC_CH8PRIC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHPRIC */ |
Kojto | 98:8ab26030e058 | 911 | #define DMA_CHPRIC_CH8PRIC_DEFAULT (_DMA_CHPRIC_CH8PRIC_DEFAULT << 8) /**< Shifted mode DEFAULT for DMA_CHPRIC */ |
Kojto | 98:8ab26030e058 | 912 | #define DMA_CHPRIC_CH9PRIC (0x1UL << 9) /**< Channel 9 High Priority Clear */ |
Kojto | 98:8ab26030e058 | 913 | #define _DMA_CHPRIC_CH9PRIC_SHIFT 9 /**< Shift value for DMA_CH9PRIC */ |
Kojto | 98:8ab26030e058 | 914 | #define _DMA_CHPRIC_CH9PRIC_MASK 0x200UL /**< Bit mask for DMA_CH9PRIC */ |
Kojto | 98:8ab26030e058 | 915 | #define _DMA_CHPRIC_CH9PRIC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHPRIC */ |
Kojto | 98:8ab26030e058 | 916 | #define DMA_CHPRIC_CH9PRIC_DEFAULT (_DMA_CHPRIC_CH9PRIC_DEFAULT << 9) /**< Shifted mode DEFAULT for DMA_CHPRIC */ |
Kojto | 98:8ab26030e058 | 917 | #define DMA_CHPRIC_CH10PRIC (0x1UL << 10) /**< Channel 10 High Priority Clear */ |
Kojto | 98:8ab26030e058 | 918 | #define _DMA_CHPRIC_CH10PRIC_SHIFT 10 /**< Shift value for DMA_CH10PRIC */ |
Kojto | 98:8ab26030e058 | 919 | #define _DMA_CHPRIC_CH10PRIC_MASK 0x400UL /**< Bit mask for DMA_CH10PRIC */ |
Kojto | 98:8ab26030e058 | 920 | #define _DMA_CHPRIC_CH10PRIC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHPRIC */ |
Kojto | 98:8ab26030e058 | 921 | #define DMA_CHPRIC_CH10PRIC_DEFAULT (_DMA_CHPRIC_CH10PRIC_DEFAULT << 10) /**< Shifted mode DEFAULT for DMA_CHPRIC */ |
Kojto | 98:8ab26030e058 | 922 | #define DMA_CHPRIC_CH11PRIC (0x1UL << 11) /**< Channel 11 High Priority Clear */ |
Kojto | 98:8ab26030e058 | 923 | #define _DMA_CHPRIC_CH11PRIC_SHIFT 11 /**< Shift value for DMA_CH11PRIC */ |
Kojto | 98:8ab26030e058 | 924 | #define _DMA_CHPRIC_CH11PRIC_MASK 0x800UL /**< Bit mask for DMA_CH11PRIC */ |
Kojto | 98:8ab26030e058 | 925 | #define _DMA_CHPRIC_CH11PRIC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHPRIC */ |
Kojto | 98:8ab26030e058 | 926 | #define DMA_CHPRIC_CH11PRIC_DEFAULT (_DMA_CHPRIC_CH11PRIC_DEFAULT << 11) /**< Shifted mode DEFAULT for DMA_CHPRIC */ |
Kojto | 98:8ab26030e058 | 927 | |
Kojto | 98:8ab26030e058 | 928 | /* Bit fields for DMA ERRORC */ |
Kojto | 98:8ab26030e058 | 929 | #define _DMA_ERRORC_RESETVALUE 0x00000000UL /**< Default value for DMA_ERRORC */ |
Kojto | 98:8ab26030e058 | 930 | #define _DMA_ERRORC_MASK 0x00000001UL /**< Mask for DMA_ERRORC */ |
Kojto | 98:8ab26030e058 | 931 | #define DMA_ERRORC_ERRORC (0x1UL << 0) /**< Bus Error Clear */ |
Kojto | 98:8ab26030e058 | 932 | #define _DMA_ERRORC_ERRORC_SHIFT 0 /**< Shift value for DMA_ERRORC */ |
Kojto | 98:8ab26030e058 | 933 | #define _DMA_ERRORC_ERRORC_MASK 0x1UL /**< Bit mask for DMA_ERRORC */ |
Kojto | 98:8ab26030e058 | 934 | #define _DMA_ERRORC_ERRORC_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_ERRORC */ |
Kojto | 98:8ab26030e058 | 935 | #define DMA_ERRORC_ERRORC_DEFAULT (_DMA_ERRORC_ERRORC_DEFAULT << 0) /**< Shifted mode DEFAULT for DMA_ERRORC */ |
Kojto | 98:8ab26030e058 | 936 | |
Kojto | 98:8ab26030e058 | 937 | /* Bit fields for DMA CHREQSTATUS */ |
Kojto | 98:8ab26030e058 | 938 | #define _DMA_CHREQSTATUS_RESETVALUE 0x00000000UL /**< Default value for DMA_CHREQSTATUS */ |
Kojto | 98:8ab26030e058 | 939 | #define _DMA_CHREQSTATUS_MASK 0x00000FFFUL /**< Mask for DMA_CHREQSTATUS */ |
Kojto | 98:8ab26030e058 | 940 | #define DMA_CHREQSTATUS_CH0REQSTATUS (0x1UL << 0) /**< Channel 0 Request Status */ |
Kojto | 98:8ab26030e058 | 941 | #define _DMA_CHREQSTATUS_CH0REQSTATUS_SHIFT 0 /**< Shift value for DMA_CH0REQSTATUS */ |
Kojto | 98:8ab26030e058 | 942 | #define _DMA_CHREQSTATUS_CH0REQSTATUS_MASK 0x1UL /**< Bit mask for DMA_CH0REQSTATUS */ |
Kojto | 98:8ab26030e058 | 943 | #define _DMA_CHREQSTATUS_CH0REQSTATUS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQSTATUS */ |
Kojto | 98:8ab26030e058 | 944 | #define DMA_CHREQSTATUS_CH0REQSTATUS_DEFAULT (_DMA_CHREQSTATUS_CH0REQSTATUS_DEFAULT << 0) /**< Shifted mode DEFAULT for DMA_CHREQSTATUS */ |
Kojto | 98:8ab26030e058 | 945 | #define DMA_CHREQSTATUS_CH1REQSTATUS (0x1UL << 1) /**< Channel 1 Request Status */ |
Kojto | 98:8ab26030e058 | 946 | #define _DMA_CHREQSTATUS_CH1REQSTATUS_SHIFT 1 /**< Shift value for DMA_CH1REQSTATUS */ |
Kojto | 98:8ab26030e058 | 947 | #define _DMA_CHREQSTATUS_CH1REQSTATUS_MASK 0x2UL /**< Bit mask for DMA_CH1REQSTATUS */ |
Kojto | 98:8ab26030e058 | 948 | #define _DMA_CHREQSTATUS_CH1REQSTATUS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQSTATUS */ |
Kojto | 98:8ab26030e058 | 949 | #define DMA_CHREQSTATUS_CH1REQSTATUS_DEFAULT (_DMA_CHREQSTATUS_CH1REQSTATUS_DEFAULT << 1) /**< Shifted mode DEFAULT for DMA_CHREQSTATUS */ |
Kojto | 98:8ab26030e058 | 950 | #define DMA_CHREQSTATUS_CH2REQSTATUS (0x1UL << 2) /**< Channel 2 Request Status */ |
Kojto | 98:8ab26030e058 | 951 | #define _DMA_CHREQSTATUS_CH2REQSTATUS_SHIFT 2 /**< Shift value for DMA_CH2REQSTATUS */ |
Kojto | 98:8ab26030e058 | 952 | #define _DMA_CHREQSTATUS_CH2REQSTATUS_MASK 0x4UL /**< Bit mask for DMA_CH2REQSTATUS */ |
Kojto | 98:8ab26030e058 | 953 | #define _DMA_CHREQSTATUS_CH2REQSTATUS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQSTATUS */ |
Kojto | 98:8ab26030e058 | 954 | #define DMA_CHREQSTATUS_CH2REQSTATUS_DEFAULT (_DMA_CHREQSTATUS_CH2REQSTATUS_DEFAULT << 2) /**< Shifted mode DEFAULT for DMA_CHREQSTATUS */ |
Kojto | 98:8ab26030e058 | 955 | #define DMA_CHREQSTATUS_CH3REQSTATUS (0x1UL << 3) /**< Channel 3 Request Status */ |
Kojto | 98:8ab26030e058 | 956 | #define _DMA_CHREQSTATUS_CH3REQSTATUS_SHIFT 3 /**< Shift value for DMA_CH3REQSTATUS */ |
Kojto | 98:8ab26030e058 | 957 | #define _DMA_CHREQSTATUS_CH3REQSTATUS_MASK 0x8UL /**< Bit mask for DMA_CH3REQSTATUS */ |
Kojto | 98:8ab26030e058 | 958 | #define _DMA_CHREQSTATUS_CH3REQSTATUS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQSTATUS */ |
Kojto | 98:8ab26030e058 | 959 | #define DMA_CHREQSTATUS_CH3REQSTATUS_DEFAULT (_DMA_CHREQSTATUS_CH3REQSTATUS_DEFAULT << 3) /**< Shifted mode DEFAULT for DMA_CHREQSTATUS */ |
Kojto | 98:8ab26030e058 | 960 | #define DMA_CHREQSTATUS_CH4REQSTATUS (0x1UL << 4) /**< Channel 4 Request Status */ |
Kojto | 98:8ab26030e058 | 961 | #define _DMA_CHREQSTATUS_CH4REQSTATUS_SHIFT 4 /**< Shift value for DMA_CH4REQSTATUS */ |
Kojto | 98:8ab26030e058 | 962 | #define _DMA_CHREQSTATUS_CH4REQSTATUS_MASK 0x10UL /**< Bit mask for DMA_CH4REQSTATUS */ |
Kojto | 98:8ab26030e058 | 963 | #define _DMA_CHREQSTATUS_CH4REQSTATUS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQSTATUS */ |
Kojto | 98:8ab26030e058 | 964 | #define DMA_CHREQSTATUS_CH4REQSTATUS_DEFAULT (_DMA_CHREQSTATUS_CH4REQSTATUS_DEFAULT << 4) /**< Shifted mode DEFAULT for DMA_CHREQSTATUS */ |
Kojto | 98:8ab26030e058 | 965 | #define DMA_CHREQSTATUS_CH5REQSTATUS (0x1UL << 5) /**< Channel 5 Request Status */ |
Kojto | 98:8ab26030e058 | 966 | #define _DMA_CHREQSTATUS_CH5REQSTATUS_SHIFT 5 /**< Shift value for DMA_CH5REQSTATUS */ |
Kojto | 98:8ab26030e058 | 967 | #define _DMA_CHREQSTATUS_CH5REQSTATUS_MASK 0x20UL /**< Bit mask for DMA_CH5REQSTATUS */ |
Kojto | 98:8ab26030e058 | 968 | #define _DMA_CHREQSTATUS_CH5REQSTATUS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQSTATUS */ |
Kojto | 98:8ab26030e058 | 969 | #define DMA_CHREQSTATUS_CH5REQSTATUS_DEFAULT (_DMA_CHREQSTATUS_CH5REQSTATUS_DEFAULT << 5) /**< Shifted mode DEFAULT for DMA_CHREQSTATUS */ |
Kojto | 98:8ab26030e058 | 970 | #define DMA_CHREQSTATUS_CH6REQSTATUS (0x1UL << 6) /**< Channel 6 Request Status */ |
Kojto | 98:8ab26030e058 | 971 | #define _DMA_CHREQSTATUS_CH6REQSTATUS_SHIFT 6 /**< Shift value for DMA_CH6REQSTATUS */ |
Kojto | 98:8ab26030e058 | 972 | #define _DMA_CHREQSTATUS_CH6REQSTATUS_MASK 0x40UL /**< Bit mask for DMA_CH6REQSTATUS */ |
Kojto | 98:8ab26030e058 | 973 | #define _DMA_CHREQSTATUS_CH6REQSTATUS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQSTATUS */ |
Kojto | 98:8ab26030e058 | 974 | #define DMA_CHREQSTATUS_CH6REQSTATUS_DEFAULT (_DMA_CHREQSTATUS_CH6REQSTATUS_DEFAULT << 6) /**< Shifted mode DEFAULT for DMA_CHREQSTATUS */ |
Kojto | 98:8ab26030e058 | 975 | #define DMA_CHREQSTATUS_CH7REQSTATUS (0x1UL << 7) /**< Channel 7 Request Status */ |
Kojto | 98:8ab26030e058 | 976 | #define _DMA_CHREQSTATUS_CH7REQSTATUS_SHIFT 7 /**< Shift value for DMA_CH7REQSTATUS */ |
Kojto | 98:8ab26030e058 | 977 | #define _DMA_CHREQSTATUS_CH7REQSTATUS_MASK 0x80UL /**< Bit mask for DMA_CH7REQSTATUS */ |
Kojto | 98:8ab26030e058 | 978 | #define _DMA_CHREQSTATUS_CH7REQSTATUS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQSTATUS */ |
Kojto | 98:8ab26030e058 | 979 | #define DMA_CHREQSTATUS_CH7REQSTATUS_DEFAULT (_DMA_CHREQSTATUS_CH7REQSTATUS_DEFAULT << 7) /**< Shifted mode DEFAULT for DMA_CHREQSTATUS */ |
Kojto | 98:8ab26030e058 | 980 | #define DMA_CHREQSTATUS_CH8REQSTATUS (0x1UL << 8) /**< Channel 8 Request Status */ |
Kojto | 98:8ab26030e058 | 981 | #define _DMA_CHREQSTATUS_CH8REQSTATUS_SHIFT 8 /**< Shift value for DMA_CH8REQSTATUS */ |
Kojto | 98:8ab26030e058 | 982 | #define _DMA_CHREQSTATUS_CH8REQSTATUS_MASK 0x100UL /**< Bit mask for DMA_CH8REQSTATUS */ |
Kojto | 98:8ab26030e058 | 983 | #define _DMA_CHREQSTATUS_CH8REQSTATUS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQSTATUS */ |
Kojto | 98:8ab26030e058 | 984 | #define DMA_CHREQSTATUS_CH8REQSTATUS_DEFAULT (_DMA_CHREQSTATUS_CH8REQSTATUS_DEFAULT << 8) /**< Shifted mode DEFAULT for DMA_CHREQSTATUS */ |
Kojto | 98:8ab26030e058 | 985 | #define DMA_CHREQSTATUS_CH9REQSTATUS (0x1UL << 9) /**< Channel 9 Request Status */ |
Kojto | 98:8ab26030e058 | 986 | #define _DMA_CHREQSTATUS_CH9REQSTATUS_SHIFT 9 /**< Shift value for DMA_CH9REQSTATUS */ |
Kojto | 98:8ab26030e058 | 987 | #define _DMA_CHREQSTATUS_CH9REQSTATUS_MASK 0x200UL /**< Bit mask for DMA_CH9REQSTATUS */ |
Kojto | 98:8ab26030e058 | 988 | #define _DMA_CHREQSTATUS_CH9REQSTATUS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQSTATUS */ |
Kojto | 98:8ab26030e058 | 989 | #define DMA_CHREQSTATUS_CH9REQSTATUS_DEFAULT (_DMA_CHREQSTATUS_CH9REQSTATUS_DEFAULT << 9) /**< Shifted mode DEFAULT for DMA_CHREQSTATUS */ |
Kojto | 98:8ab26030e058 | 990 | #define DMA_CHREQSTATUS_CH10REQSTATUS (0x1UL << 10) /**< Channel 10 Request Status */ |
Kojto | 98:8ab26030e058 | 991 | #define _DMA_CHREQSTATUS_CH10REQSTATUS_SHIFT 10 /**< Shift value for DMA_CH10REQSTATUS */ |
Kojto | 98:8ab26030e058 | 992 | #define _DMA_CHREQSTATUS_CH10REQSTATUS_MASK 0x400UL /**< Bit mask for DMA_CH10REQSTATUS */ |
Kojto | 98:8ab26030e058 | 993 | #define _DMA_CHREQSTATUS_CH10REQSTATUS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQSTATUS */ |
Kojto | 98:8ab26030e058 | 994 | #define DMA_CHREQSTATUS_CH10REQSTATUS_DEFAULT (_DMA_CHREQSTATUS_CH10REQSTATUS_DEFAULT << 10) /**< Shifted mode DEFAULT for DMA_CHREQSTATUS */ |
Kojto | 98:8ab26030e058 | 995 | #define DMA_CHREQSTATUS_CH11REQSTATUS (0x1UL << 11) /**< Channel 11 Request Status */ |
Kojto | 98:8ab26030e058 | 996 | #define _DMA_CHREQSTATUS_CH11REQSTATUS_SHIFT 11 /**< Shift value for DMA_CH11REQSTATUS */ |
Kojto | 98:8ab26030e058 | 997 | #define _DMA_CHREQSTATUS_CH11REQSTATUS_MASK 0x800UL /**< Bit mask for DMA_CH11REQSTATUS */ |
Kojto | 98:8ab26030e058 | 998 | #define _DMA_CHREQSTATUS_CH11REQSTATUS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHREQSTATUS */ |
Kojto | 98:8ab26030e058 | 999 | #define DMA_CHREQSTATUS_CH11REQSTATUS_DEFAULT (_DMA_CHREQSTATUS_CH11REQSTATUS_DEFAULT << 11) /**< Shifted mode DEFAULT for DMA_CHREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1000 | |
Kojto | 98:8ab26030e058 | 1001 | /* Bit fields for DMA CHSREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1002 | #define _DMA_CHSREQSTATUS_RESETVALUE 0x00000000UL /**< Default value for DMA_CHSREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1003 | #define _DMA_CHSREQSTATUS_MASK 0x00000FFFUL /**< Mask for DMA_CHSREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1004 | #define DMA_CHSREQSTATUS_CH0SREQSTATUS (0x1UL << 0) /**< Channel 0 Single Request Status */ |
Kojto | 98:8ab26030e058 | 1005 | #define _DMA_CHSREQSTATUS_CH0SREQSTATUS_SHIFT 0 /**< Shift value for DMA_CH0SREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1006 | #define _DMA_CHSREQSTATUS_CH0SREQSTATUS_MASK 0x1UL /**< Bit mask for DMA_CH0SREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1007 | #define _DMA_CHSREQSTATUS_CH0SREQSTATUS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHSREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1008 | #define DMA_CHSREQSTATUS_CH0SREQSTATUS_DEFAULT (_DMA_CHSREQSTATUS_CH0SREQSTATUS_DEFAULT << 0) /**< Shifted mode DEFAULT for DMA_CHSREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1009 | #define DMA_CHSREQSTATUS_CH1SREQSTATUS (0x1UL << 1) /**< Channel 1 Single Request Status */ |
Kojto | 98:8ab26030e058 | 1010 | #define _DMA_CHSREQSTATUS_CH1SREQSTATUS_SHIFT 1 /**< Shift value for DMA_CH1SREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1011 | #define _DMA_CHSREQSTATUS_CH1SREQSTATUS_MASK 0x2UL /**< Bit mask for DMA_CH1SREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1012 | #define _DMA_CHSREQSTATUS_CH1SREQSTATUS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHSREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1013 | #define DMA_CHSREQSTATUS_CH1SREQSTATUS_DEFAULT (_DMA_CHSREQSTATUS_CH1SREQSTATUS_DEFAULT << 1) /**< Shifted mode DEFAULT for DMA_CHSREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1014 | #define DMA_CHSREQSTATUS_CH2SREQSTATUS (0x1UL << 2) /**< Channel 2 Single Request Status */ |
Kojto | 98:8ab26030e058 | 1015 | #define _DMA_CHSREQSTATUS_CH2SREQSTATUS_SHIFT 2 /**< Shift value for DMA_CH2SREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1016 | #define _DMA_CHSREQSTATUS_CH2SREQSTATUS_MASK 0x4UL /**< Bit mask for DMA_CH2SREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1017 | #define _DMA_CHSREQSTATUS_CH2SREQSTATUS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHSREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1018 | #define DMA_CHSREQSTATUS_CH2SREQSTATUS_DEFAULT (_DMA_CHSREQSTATUS_CH2SREQSTATUS_DEFAULT << 2) /**< Shifted mode DEFAULT for DMA_CHSREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1019 | #define DMA_CHSREQSTATUS_CH3SREQSTATUS (0x1UL << 3) /**< Channel 3 Single Request Status */ |
Kojto | 98:8ab26030e058 | 1020 | #define _DMA_CHSREQSTATUS_CH3SREQSTATUS_SHIFT 3 /**< Shift value for DMA_CH3SREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1021 | #define _DMA_CHSREQSTATUS_CH3SREQSTATUS_MASK 0x8UL /**< Bit mask for DMA_CH3SREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1022 | #define _DMA_CHSREQSTATUS_CH3SREQSTATUS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHSREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1023 | #define DMA_CHSREQSTATUS_CH3SREQSTATUS_DEFAULT (_DMA_CHSREQSTATUS_CH3SREQSTATUS_DEFAULT << 3) /**< Shifted mode DEFAULT for DMA_CHSREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1024 | #define DMA_CHSREQSTATUS_CH4SREQSTATUS (0x1UL << 4) /**< Channel 4 Single Request Status */ |
Kojto | 98:8ab26030e058 | 1025 | #define _DMA_CHSREQSTATUS_CH4SREQSTATUS_SHIFT 4 /**< Shift value for DMA_CH4SREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1026 | #define _DMA_CHSREQSTATUS_CH4SREQSTATUS_MASK 0x10UL /**< Bit mask for DMA_CH4SREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1027 | #define _DMA_CHSREQSTATUS_CH4SREQSTATUS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHSREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1028 | #define DMA_CHSREQSTATUS_CH4SREQSTATUS_DEFAULT (_DMA_CHSREQSTATUS_CH4SREQSTATUS_DEFAULT << 4) /**< Shifted mode DEFAULT for DMA_CHSREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1029 | #define DMA_CHSREQSTATUS_CH5SREQSTATUS (0x1UL << 5) /**< Channel 5 Single Request Status */ |
Kojto | 98:8ab26030e058 | 1030 | #define _DMA_CHSREQSTATUS_CH5SREQSTATUS_SHIFT 5 /**< Shift value for DMA_CH5SREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1031 | #define _DMA_CHSREQSTATUS_CH5SREQSTATUS_MASK 0x20UL /**< Bit mask for DMA_CH5SREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1032 | #define _DMA_CHSREQSTATUS_CH5SREQSTATUS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHSREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1033 | #define DMA_CHSREQSTATUS_CH5SREQSTATUS_DEFAULT (_DMA_CHSREQSTATUS_CH5SREQSTATUS_DEFAULT << 5) /**< Shifted mode DEFAULT for DMA_CHSREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1034 | #define DMA_CHSREQSTATUS_CH6SREQSTATUS (0x1UL << 6) /**< Channel 6 Single Request Status */ |
Kojto | 98:8ab26030e058 | 1035 | #define _DMA_CHSREQSTATUS_CH6SREQSTATUS_SHIFT 6 /**< Shift value for DMA_CH6SREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1036 | #define _DMA_CHSREQSTATUS_CH6SREQSTATUS_MASK 0x40UL /**< Bit mask for DMA_CH6SREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1037 | #define _DMA_CHSREQSTATUS_CH6SREQSTATUS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHSREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1038 | #define DMA_CHSREQSTATUS_CH6SREQSTATUS_DEFAULT (_DMA_CHSREQSTATUS_CH6SREQSTATUS_DEFAULT << 6) /**< Shifted mode DEFAULT for DMA_CHSREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1039 | #define DMA_CHSREQSTATUS_CH7SREQSTATUS (0x1UL << 7) /**< Channel 7 Single Request Status */ |
Kojto | 98:8ab26030e058 | 1040 | #define _DMA_CHSREQSTATUS_CH7SREQSTATUS_SHIFT 7 /**< Shift value for DMA_CH7SREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1041 | #define _DMA_CHSREQSTATUS_CH7SREQSTATUS_MASK 0x80UL /**< Bit mask for DMA_CH7SREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1042 | #define _DMA_CHSREQSTATUS_CH7SREQSTATUS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHSREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1043 | #define DMA_CHSREQSTATUS_CH7SREQSTATUS_DEFAULT (_DMA_CHSREQSTATUS_CH7SREQSTATUS_DEFAULT << 7) /**< Shifted mode DEFAULT for DMA_CHSREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1044 | #define DMA_CHSREQSTATUS_CH8SREQSTATUS (0x1UL << 8) /**< Channel 8 Single Request Status */ |
Kojto | 98:8ab26030e058 | 1045 | #define _DMA_CHSREQSTATUS_CH8SREQSTATUS_SHIFT 8 /**< Shift value for DMA_CH8SREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1046 | #define _DMA_CHSREQSTATUS_CH8SREQSTATUS_MASK 0x100UL /**< Bit mask for DMA_CH8SREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1047 | #define _DMA_CHSREQSTATUS_CH8SREQSTATUS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHSREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1048 | #define DMA_CHSREQSTATUS_CH8SREQSTATUS_DEFAULT (_DMA_CHSREQSTATUS_CH8SREQSTATUS_DEFAULT << 8) /**< Shifted mode DEFAULT for DMA_CHSREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1049 | #define DMA_CHSREQSTATUS_CH9SREQSTATUS (0x1UL << 9) /**< Channel 9 Single Request Status */ |
Kojto | 98:8ab26030e058 | 1050 | #define _DMA_CHSREQSTATUS_CH9SREQSTATUS_SHIFT 9 /**< Shift value for DMA_CH9SREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1051 | #define _DMA_CHSREQSTATUS_CH9SREQSTATUS_MASK 0x200UL /**< Bit mask for DMA_CH9SREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1052 | #define _DMA_CHSREQSTATUS_CH9SREQSTATUS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHSREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1053 | #define DMA_CHSREQSTATUS_CH9SREQSTATUS_DEFAULT (_DMA_CHSREQSTATUS_CH9SREQSTATUS_DEFAULT << 9) /**< Shifted mode DEFAULT for DMA_CHSREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1054 | #define DMA_CHSREQSTATUS_CH10SREQSTATUS (0x1UL << 10) /**< Channel 10 Single Request Status */ |
Kojto | 98:8ab26030e058 | 1055 | #define _DMA_CHSREQSTATUS_CH10SREQSTATUS_SHIFT 10 /**< Shift value for DMA_CH10SREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1056 | #define _DMA_CHSREQSTATUS_CH10SREQSTATUS_MASK 0x400UL /**< Bit mask for DMA_CH10SREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1057 | #define _DMA_CHSREQSTATUS_CH10SREQSTATUS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHSREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1058 | #define DMA_CHSREQSTATUS_CH10SREQSTATUS_DEFAULT (_DMA_CHSREQSTATUS_CH10SREQSTATUS_DEFAULT << 10) /**< Shifted mode DEFAULT for DMA_CHSREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1059 | #define DMA_CHSREQSTATUS_CH11SREQSTATUS (0x1UL << 11) /**< Channel 11 Single Request Status */ |
Kojto | 98:8ab26030e058 | 1060 | #define _DMA_CHSREQSTATUS_CH11SREQSTATUS_SHIFT 11 /**< Shift value for DMA_CH11SREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1061 | #define _DMA_CHSREQSTATUS_CH11SREQSTATUS_MASK 0x800UL /**< Bit mask for DMA_CH11SREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1062 | #define _DMA_CHSREQSTATUS_CH11SREQSTATUS_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CHSREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1063 | #define DMA_CHSREQSTATUS_CH11SREQSTATUS_DEFAULT (_DMA_CHSREQSTATUS_CH11SREQSTATUS_DEFAULT << 11) /**< Shifted mode DEFAULT for DMA_CHSREQSTATUS */ |
Kojto | 98:8ab26030e058 | 1064 | |
Kojto | 98:8ab26030e058 | 1065 | /* Bit fields for DMA IF */ |
Kojto | 98:8ab26030e058 | 1066 | #define _DMA_IF_RESETVALUE 0x00000000UL /**< Default value for DMA_IF */ |
Kojto | 98:8ab26030e058 | 1067 | #define _DMA_IF_MASK 0x80000FFFUL /**< Mask for DMA_IF */ |
Kojto | 98:8ab26030e058 | 1068 | #define DMA_IF_CH0DONE (0x1UL << 0) /**< DMA Channel 0 Complete Interrupt Flag */ |
Kojto | 98:8ab26030e058 | 1069 | #define _DMA_IF_CH0DONE_SHIFT 0 /**< Shift value for DMA_CH0DONE */ |
Kojto | 98:8ab26030e058 | 1070 | #define _DMA_IF_CH0DONE_MASK 0x1UL /**< Bit mask for DMA_CH0DONE */ |
Kojto | 98:8ab26030e058 | 1071 | #define _DMA_IF_CH0DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IF */ |
Kojto | 98:8ab26030e058 | 1072 | #define DMA_IF_CH0DONE_DEFAULT (_DMA_IF_CH0DONE_DEFAULT << 0) /**< Shifted mode DEFAULT for DMA_IF */ |
Kojto | 98:8ab26030e058 | 1073 | #define DMA_IF_CH1DONE (0x1UL << 1) /**< DMA Channel 1 Complete Interrupt Flag */ |
Kojto | 98:8ab26030e058 | 1074 | #define _DMA_IF_CH1DONE_SHIFT 1 /**< Shift value for DMA_CH1DONE */ |
Kojto | 98:8ab26030e058 | 1075 | #define _DMA_IF_CH1DONE_MASK 0x2UL /**< Bit mask for DMA_CH1DONE */ |
Kojto | 98:8ab26030e058 | 1076 | #define _DMA_IF_CH1DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IF */ |
Kojto | 98:8ab26030e058 | 1077 | #define DMA_IF_CH1DONE_DEFAULT (_DMA_IF_CH1DONE_DEFAULT << 1) /**< Shifted mode DEFAULT for DMA_IF */ |
Kojto | 98:8ab26030e058 | 1078 | #define DMA_IF_CH2DONE (0x1UL << 2) /**< DMA Channel 2 Complete Interrupt Flag */ |
Kojto | 98:8ab26030e058 | 1079 | #define _DMA_IF_CH2DONE_SHIFT 2 /**< Shift value for DMA_CH2DONE */ |
Kojto | 98:8ab26030e058 | 1080 | #define _DMA_IF_CH2DONE_MASK 0x4UL /**< Bit mask for DMA_CH2DONE */ |
Kojto | 98:8ab26030e058 | 1081 | #define _DMA_IF_CH2DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IF */ |
Kojto | 98:8ab26030e058 | 1082 | #define DMA_IF_CH2DONE_DEFAULT (_DMA_IF_CH2DONE_DEFAULT << 2) /**< Shifted mode DEFAULT for DMA_IF */ |
Kojto | 98:8ab26030e058 | 1083 | #define DMA_IF_CH3DONE (0x1UL << 3) /**< DMA Channel 3 Complete Interrupt Flag */ |
Kojto | 98:8ab26030e058 | 1084 | #define _DMA_IF_CH3DONE_SHIFT 3 /**< Shift value for DMA_CH3DONE */ |
Kojto | 98:8ab26030e058 | 1085 | #define _DMA_IF_CH3DONE_MASK 0x8UL /**< Bit mask for DMA_CH3DONE */ |
Kojto | 98:8ab26030e058 | 1086 | #define _DMA_IF_CH3DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IF */ |
Kojto | 98:8ab26030e058 | 1087 | #define DMA_IF_CH3DONE_DEFAULT (_DMA_IF_CH3DONE_DEFAULT << 3) /**< Shifted mode DEFAULT for DMA_IF */ |
Kojto | 98:8ab26030e058 | 1088 | #define DMA_IF_CH4DONE (0x1UL << 4) /**< DMA Channel 4 Complete Interrupt Flag */ |
Kojto | 98:8ab26030e058 | 1089 | #define _DMA_IF_CH4DONE_SHIFT 4 /**< Shift value for DMA_CH4DONE */ |
Kojto | 98:8ab26030e058 | 1090 | #define _DMA_IF_CH4DONE_MASK 0x10UL /**< Bit mask for DMA_CH4DONE */ |
Kojto | 98:8ab26030e058 | 1091 | #define _DMA_IF_CH4DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IF */ |
Kojto | 98:8ab26030e058 | 1092 | #define DMA_IF_CH4DONE_DEFAULT (_DMA_IF_CH4DONE_DEFAULT << 4) /**< Shifted mode DEFAULT for DMA_IF */ |
Kojto | 98:8ab26030e058 | 1093 | #define DMA_IF_CH5DONE (0x1UL << 5) /**< DMA Channel 5 Complete Interrupt Flag */ |
Kojto | 98:8ab26030e058 | 1094 | #define _DMA_IF_CH5DONE_SHIFT 5 /**< Shift value for DMA_CH5DONE */ |
Kojto | 98:8ab26030e058 | 1095 | #define _DMA_IF_CH5DONE_MASK 0x20UL /**< Bit mask for DMA_CH5DONE */ |
Kojto | 98:8ab26030e058 | 1096 | #define _DMA_IF_CH5DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IF */ |
Kojto | 98:8ab26030e058 | 1097 | #define DMA_IF_CH5DONE_DEFAULT (_DMA_IF_CH5DONE_DEFAULT << 5) /**< Shifted mode DEFAULT for DMA_IF */ |
Kojto | 98:8ab26030e058 | 1098 | #define DMA_IF_CH6DONE (0x1UL << 6) /**< DMA Channel 6 Complete Interrupt Flag */ |
Kojto | 98:8ab26030e058 | 1099 | #define _DMA_IF_CH6DONE_SHIFT 6 /**< Shift value for DMA_CH6DONE */ |
Kojto | 98:8ab26030e058 | 1100 | #define _DMA_IF_CH6DONE_MASK 0x40UL /**< Bit mask for DMA_CH6DONE */ |
Kojto | 98:8ab26030e058 | 1101 | #define _DMA_IF_CH6DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IF */ |
Kojto | 98:8ab26030e058 | 1102 | #define DMA_IF_CH6DONE_DEFAULT (_DMA_IF_CH6DONE_DEFAULT << 6) /**< Shifted mode DEFAULT for DMA_IF */ |
Kojto | 98:8ab26030e058 | 1103 | #define DMA_IF_CH7DONE (0x1UL << 7) /**< DMA Channel 7 Complete Interrupt Flag */ |
Kojto | 98:8ab26030e058 | 1104 | #define _DMA_IF_CH7DONE_SHIFT 7 /**< Shift value for DMA_CH7DONE */ |
Kojto | 98:8ab26030e058 | 1105 | #define _DMA_IF_CH7DONE_MASK 0x80UL /**< Bit mask for DMA_CH7DONE */ |
Kojto | 98:8ab26030e058 | 1106 | #define _DMA_IF_CH7DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IF */ |
Kojto | 98:8ab26030e058 | 1107 | #define DMA_IF_CH7DONE_DEFAULT (_DMA_IF_CH7DONE_DEFAULT << 7) /**< Shifted mode DEFAULT for DMA_IF */ |
Kojto | 98:8ab26030e058 | 1108 | #define DMA_IF_CH8DONE (0x1UL << 8) /**< DMA Channel 8 Complete Interrupt Flag */ |
Kojto | 98:8ab26030e058 | 1109 | #define _DMA_IF_CH8DONE_SHIFT 8 /**< Shift value for DMA_CH8DONE */ |
Kojto | 98:8ab26030e058 | 1110 | #define _DMA_IF_CH8DONE_MASK 0x100UL /**< Bit mask for DMA_CH8DONE */ |
Kojto | 98:8ab26030e058 | 1111 | #define _DMA_IF_CH8DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IF */ |
Kojto | 98:8ab26030e058 | 1112 | #define DMA_IF_CH8DONE_DEFAULT (_DMA_IF_CH8DONE_DEFAULT << 8) /**< Shifted mode DEFAULT for DMA_IF */ |
Kojto | 98:8ab26030e058 | 1113 | #define DMA_IF_CH9DONE (0x1UL << 9) /**< DMA Channel 9 Complete Interrupt Flag */ |
Kojto | 98:8ab26030e058 | 1114 | #define _DMA_IF_CH9DONE_SHIFT 9 /**< Shift value for DMA_CH9DONE */ |
Kojto | 98:8ab26030e058 | 1115 | #define _DMA_IF_CH9DONE_MASK 0x200UL /**< Bit mask for DMA_CH9DONE */ |
Kojto | 98:8ab26030e058 | 1116 | #define _DMA_IF_CH9DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IF */ |
Kojto | 98:8ab26030e058 | 1117 | #define DMA_IF_CH9DONE_DEFAULT (_DMA_IF_CH9DONE_DEFAULT << 9) /**< Shifted mode DEFAULT for DMA_IF */ |
Kojto | 98:8ab26030e058 | 1118 | #define DMA_IF_CH10DONE (0x1UL << 10) /**< DMA Channel 10 Complete Interrupt Flag */ |
Kojto | 98:8ab26030e058 | 1119 | #define _DMA_IF_CH10DONE_SHIFT 10 /**< Shift value for DMA_CH10DONE */ |
Kojto | 98:8ab26030e058 | 1120 | #define _DMA_IF_CH10DONE_MASK 0x400UL /**< Bit mask for DMA_CH10DONE */ |
Kojto | 98:8ab26030e058 | 1121 | #define _DMA_IF_CH10DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IF */ |
Kojto | 98:8ab26030e058 | 1122 | #define DMA_IF_CH10DONE_DEFAULT (_DMA_IF_CH10DONE_DEFAULT << 10) /**< Shifted mode DEFAULT for DMA_IF */ |
Kojto | 98:8ab26030e058 | 1123 | #define DMA_IF_CH11DONE (0x1UL << 11) /**< DMA Channel 11 Complete Interrupt Flag */ |
Kojto | 98:8ab26030e058 | 1124 | #define _DMA_IF_CH11DONE_SHIFT 11 /**< Shift value for DMA_CH11DONE */ |
Kojto | 98:8ab26030e058 | 1125 | #define _DMA_IF_CH11DONE_MASK 0x800UL /**< Bit mask for DMA_CH11DONE */ |
Kojto | 98:8ab26030e058 | 1126 | #define _DMA_IF_CH11DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IF */ |
Kojto | 98:8ab26030e058 | 1127 | #define DMA_IF_CH11DONE_DEFAULT (_DMA_IF_CH11DONE_DEFAULT << 11) /**< Shifted mode DEFAULT for DMA_IF */ |
Kojto | 98:8ab26030e058 | 1128 | #define DMA_IF_ERR (0x1UL << 31) /**< DMA Error Interrupt Flag */ |
Kojto | 98:8ab26030e058 | 1129 | #define _DMA_IF_ERR_SHIFT 31 /**< Shift value for DMA_ERR */ |
Kojto | 98:8ab26030e058 | 1130 | #define _DMA_IF_ERR_MASK 0x80000000UL /**< Bit mask for DMA_ERR */ |
Kojto | 98:8ab26030e058 | 1131 | #define _DMA_IF_ERR_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IF */ |
Kojto | 98:8ab26030e058 | 1132 | #define DMA_IF_ERR_DEFAULT (_DMA_IF_ERR_DEFAULT << 31) /**< Shifted mode DEFAULT for DMA_IF */ |
Kojto | 98:8ab26030e058 | 1133 | |
Kojto | 98:8ab26030e058 | 1134 | /* Bit fields for DMA IFS */ |
Kojto | 98:8ab26030e058 | 1135 | #define _DMA_IFS_RESETVALUE 0x00000000UL /**< Default value for DMA_IFS */ |
Kojto | 98:8ab26030e058 | 1136 | #define _DMA_IFS_MASK 0x80000FFFUL /**< Mask for DMA_IFS */ |
Kojto | 98:8ab26030e058 | 1137 | #define DMA_IFS_CH0DONE (0x1UL << 0) /**< DMA Channel 0 Complete Interrupt Flag Set */ |
Kojto | 98:8ab26030e058 | 1138 | #define _DMA_IFS_CH0DONE_SHIFT 0 /**< Shift value for DMA_CH0DONE */ |
Kojto | 98:8ab26030e058 | 1139 | #define _DMA_IFS_CH0DONE_MASK 0x1UL /**< Bit mask for DMA_CH0DONE */ |
Kojto | 98:8ab26030e058 | 1140 | #define _DMA_IFS_CH0DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IFS */ |
Kojto | 98:8ab26030e058 | 1141 | #define DMA_IFS_CH0DONE_DEFAULT (_DMA_IFS_CH0DONE_DEFAULT << 0) /**< Shifted mode DEFAULT for DMA_IFS */ |
Kojto | 98:8ab26030e058 | 1142 | #define DMA_IFS_CH1DONE (0x1UL << 1) /**< DMA Channel 1 Complete Interrupt Flag Set */ |
Kojto | 98:8ab26030e058 | 1143 | #define _DMA_IFS_CH1DONE_SHIFT 1 /**< Shift value for DMA_CH1DONE */ |
Kojto | 98:8ab26030e058 | 1144 | #define _DMA_IFS_CH1DONE_MASK 0x2UL /**< Bit mask for DMA_CH1DONE */ |
Kojto | 98:8ab26030e058 | 1145 | #define _DMA_IFS_CH1DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IFS */ |
Kojto | 98:8ab26030e058 | 1146 | #define DMA_IFS_CH1DONE_DEFAULT (_DMA_IFS_CH1DONE_DEFAULT << 1) /**< Shifted mode DEFAULT for DMA_IFS */ |
Kojto | 98:8ab26030e058 | 1147 | #define DMA_IFS_CH2DONE (0x1UL << 2) /**< DMA Channel 2 Complete Interrupt Flag Set */ |
Kojto | 98:8ab26030e058 | 1148 | #define _DMA_IFS_CH2DONE_SHIFT 2 /**< Shift value for DMA_CH2DONE */ |
Kojto | 98:8ab26030e058 | 1149 | #define _DMA_IFS_CH2DONE_MASK 0x4UL /**< Bit mask for DMA_CH2DONE */ |
Kojto | 98:8ab26030e058 | 1150 | #define _DMA_IFS_CH2DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IFS */ |
Kojto | 98:8ab26030e058 | 1151 | #define DMA_IFS_CH2DONE_DEFAULT (_DMA_IFS_CH2DONE_DEFAULT << 2) /**< Shifted mode DEFAULT for DMA_IFS */ |
Kojto | 98:8ab26030e058 | 1152 | #define DMA_IFS_CH3DONE (0x1UL << 3) /**< DMA Channel 3 Complete Interrupt Flag Set */ |
Kojto | 98:8ab26030e058 | 1153 | #define _DMA_IFS_CH3DONE_SHIFT 3 /**< Shift value for DMA_CH3DONE */ |
Kojto | 98:8ab26030e058 | 1154 | #define _DMA_IFS_CH3DONE_MASK 0x8UL /**< Bit mask for DMA_CH3DONE */ |
Kojto | 98:8ab26030e058 | 1155 | #define _DMA_IFS_CH3DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IFS */ |
Kojto | 98:8ab26030e058 | 1156 | #define DMA_IFS_CH3DONE_DEFAULT (_DMA_IFS_CH3DONE_DEFAULT << 3) /**< Shifted mode DEFAULT for DMA_IFS */ |
Kojto | 98:8ab26030e058 | 1157 | #define DMA_IFS_CH4DONE (0x1UL << 4) /**< DMA Channel 4 Complete Interrupt Flag Set */ |
Kojto | 98:8ab26030e058 | 1158 | #define _DMA_IFS_CH4DONE_SHIFT 4 /**< Shift value for DMA_CH4DONE */ |
Kojto | 98:8ab26030e058 | 1159 | #define _DMA_IFS_CH4DONE_MASK 0x10UL /**< Bit mask for DMA_CH4DONE */ |
Kojto | 98:8ab26030e058 | 1160 | #define _DMA_IFS_CH4DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IFS */ |
Kojto | 98:8ab26030e058 | 1161 | #define DMA_IFS_CH4DONE_DEFAULT (_DMA_IFS_CH4DONE_DEFAULT << 4) /**< Shifted mode DEFAULT for DMA_IFS */ |
Kojto | 98:8ab26030e058 | 1162 | #define DMA_IFS_CH5DONE (0x1UL << 5) /**< DMA Channel 5 Complete Interrupt Flag Set */ |
Kojto | 98:8ab26030e058 | 1163 | #define _DMA_IFS_CH5DONE_SHIFT 5 /**< Shift value for DMA_CH5DONE */ |
Kojto | 98:8ab26030e058 | 1164 | #define _DMA_IFS_CH5DONE_MASK 0x20UL /**< Bit mask for DMA_CH5DONE */ |
Kojto | 98:8ab26030e058 | 1165 | #define _DMA_IFS_CH5DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IFS */ |
Kojto | 98:8ab26030e058 | 1166 | #define DMA_IFS_CH5DONE_DEFAULT (_DMA_IFS_CH5DONE_DEFAULT << 5) /**< Shifted mode DEFAULT for DMA_IFS */ |
Kojto | 98:8ab26030e058 | 1167 | #define DMA_IFS_CH6DONE (0x1UL << 6) /**< DMA Channel 6 Complete Interrupt Flag Set */ |
Kojto | 98:8ab26030e058 | 1168 | #define _DMA_IFS_CH6DONE_SHIFT 6 /**< Shift value for DMA_CH6DONE */ |
Kojto | 98:8ab26030e058 | 1169 | #define _DMA_IFS_CH6DONE_MASK 0x40UL /**< Bit mask for DMA_CH6DONE */ |
Kojto | 98:8ab26030e058 | 1170 | #define _DMA_IFS_CH6DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IFS */ |
Kojto | 98:8ab26030e058 | 1171 | #define DMA_IFS_CH6DONE_DEFAULT (_DMA_IFS_CH6DONE_DEFAULT << 6) /**< Shifted mode DEFAULT for DMA_IFS */ |
Kojto | 98:8ab26030e058 | 1172 | #define DMA_IFS_CH7DONE (0x1UL << 7) /**< DMA Channel 7 Complete Interrupt Flag Set */ |
Kojto | 98:8ab26030e058 | 1173 | #define _DMA_IFS_CH7DONE_SHIFT 7 /**< Shift value for DMA_CH7DONE */ |
Kojto | 98:8ab26030e058 | 1174 | #define _DMA_IFS_CH7DONE_MASK 0x80UL /**< Bit mask for DMA_CH7DONE */ |
Kojto | 98:8ab26030e058 | 1175 | #define _DMA_IFS_CH7DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IFS */ |
Kojto | 98:8ab26030e058 | 1176 | #define DMA_IFS_CH7DONE_DEFAULT (_DMA_IFS_CH7DONE_DEFAULT << 7) /**< Shifted mode DEFAULT for DMA_IFS */ |
Kojto | 98:8ab26030e058 | 1177 | #define DMA_IFS_CH8DONE (0x1UL << 8) /**< DMA Channel 8 Complete Interrupt Flag Set */ |
Kojto | 98:8ab26030e058 | 1178 | #define _DMA_IFS_CH8DONE_SHIFT 8 /**< Shift value for DMA_CH8DONE */ |
Kojto | 98:8ab26030e058 | 1179 | #define _DMA_IFS_CH8DONE_MASK 0x100UL /**< Bit mask for DMA_CH8DONE */ |
Kojto | 98:8ab26030e058 | 1180 | #define _DMA_IFS_CH8DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IFS */ |
Kojto | 98:8ab26030e058 | 1181 | #define DMA_IFS_CH8DONE_DEFAULT (_DMA_IFS_CH8DONE_DEFAULT << 8) /**< Shifted mode DEFAULT for DMA_IFS */ |
Kojto | 98:8ab26030e058 | 1182 | #define DMA_IFS_CH9DONE (0x1UL << 9) /**< DMA Channel 9 Complete Interrupt Flag Set */ |
Kojto | 98:8ab26030e058 | 1183 | #define _DMA_IFS_CH9DONE_SHIFT 9 /**< Shift value for DMA_CH9DONE */ |
Kojto | 98:8ab26030e058 | 1184 | #define _DMA_IFS_CH9DONE_MASK 0x200UL /**< Bit mask for DMA_CH9DONE */ |
Kojto | 98:8ab26030e058 | 1185 | #define _DMA_IFS_CH9DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IFS */ |
Kojto | 98:8ab26030e058 | 1186 | #define DMA_IFS_CH9DONE_DEFAULT (_DMA_IFS_CH9DONE_DEFAULT << 9) /**< Shifted mode DEFAULT for DMA_IFS */ |
Kojto | 98:8ab26030e058 | 1187 | #define DMA_IFS_CH10DONE (0x1UL << 10) /**< DMA Channel 10 Complete Interrupt Flag Set */ |
Kojto | 98:8ab26030e058 | 1188 | #define _DMA_IFS_CH10DONE_SHIFT 10 /**< Shift value for DMA_CH10DONE */ |
Kojto | 98:8ab26030e058 | 1189 | #define _DMA_IFS_CH10DONE_MASK 0x400UL /**< Bit mask for DMA_CH10DONE */ |
Kojto | 98:8ab26030e058 | 1190 | #define _DMA_IFS_CH10DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IFS */ |
Kojto | 98:8ab26030e058 | 1191 | #define DMA_IFS_CH10DONE_DEFAULT (_DMA_IFS_CH10DONE_DEFAULT << 10) /**< Shifted mode DEFAULT for DMA_IFS */ |
Kojto | 98:8ab26030e058 | 1192 | #define DMA_IFS_CH11DONE (0x1UL << 11) /**< DMA Channel 11 Complete Interrupt Flag Set */ |
Kojto | 98:8ab26030e058 | 1193 | #define _DMA_IFS_CH11DONE_SHIFT 11 /**< Shift value for DMA_CH11DONE */ |
Kojto | 98:8ab26030e058 | 1194 | #define _DMA_IFS_CH11DONE_MASK 0x800UL /**< Bit mask for DMA_CH11DONE */ |
Kojto | 98:8ab26030e058 | 1195 | #define _DMA_IFS_CH11DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IFS */ |
Kojto | 98:8ab26030e058 | 1196 | #define DMA_IFS_CH11DONE_DEFAULT (_DMA_IFS_CH11DONE_DEFAULT << 11) /**< Shifted mode DEFAULT for DMA_IFS */ |
Kojto | 98:8ab26030e058 | 1197 | #define DMA_IFS_ERR (0x1UL << 31) /**< DMA Error Interrupt Flag Set */ |
Kojto | 98:8ab26030e058 | 1198 | #define _DMA_IFS_ERR_SHIFT 31 /**< Shift value for DMA_ERR */ |
Kojto | 98:8ab26030e058 | 1199 | #define _DMA_IFS_ERR_MASK 0x80000000UL /**< Bit mask for DMA_ERR */ |
Kojto | 98:8ab26030e058 | 1200 | #define _DMA_IFS_ERR_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IFS */ |
Kojto | 98:8ab26030e058 | 1201 | #define DMA_IFS_ERR_DEFAULT (_DMA_IFS_ERR_DEFAULT << 31) /**< Shifted mode DEFAULT for DMA_IFS */ |
Kojto | 98:8ab26030e058 | 1202 | |
Kojto | 98:8ab26030e058 | 1203 | /* Bit fields for DMA IFC */ |
Kojto | 98:8ab26030e058 | 1204 | #define _DMA_IFC_RESETVALUE 0x00000000UL /**< Default value for DMA_IFC */ |
Kojto | 98:8ab26030e058 | 1205 | #define _DMA_IFC_MASK 0x80000FFFUL /**< Mask for DMA_IFC */ |
Kojto | 98:8ab26030e058 | 1206 | #define DMA_IFC_CH0DONE (0x1UL << 0) /**< DMA Channel 0 Complete Interrupt Flag Clear */ |
Kojto | 98:8ab26030e058 | 1207 | #define _DMA_IFC_CH0DONE_SHIFT 0 /**< Shift value for DMA_CH0DONE */ |
Kojto | 98:8ab26030e058 | 1208 | #define _DMA_IFC_CH0DONE_MASK 0x1UL /**< Bit mask for DMA_CH0DONE */ |
Kojto | 98:8ab26030e058 | 1209 | #define _DMA_IFC_CH0DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IFC */ |
Kojto | 98:8ab26030e058 | 1210 | #define DMA_IFC_CH0DONE_DEFAULT (_DMA_IFC_CH0DONE_DEFAULT << 0) /**< Shifted mode DEFAULT for DMA_IFC */ |
Kojto | 98:8ab26030e058 | 1211 | #define DMA_IFC_CH1DONE (0x1UL << 1) /**< DMA Channel 1 Complete Interrupt Flag Clear */ |
Kojto | 98:8ab26030e058 | 1212 | #define _DMA_IFC_CH1DONE_SHIFT 1 /**< Shift value for DMA_CH1DONE */ |
Kojto | 98:8ab26030e058 | 1213 | #define _DMA_IFC_CH1DONE_MASK 0x2UL /**< Bit mask for DMA_CH1DONE */ |
Kojto | 98:8ab26030e058 | 1214 | #define _DMA_IFC_CH1DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IFC */ |
Kojto | 98:8ab26030e058 | 1215 | #define DMA_IFC_CH1DONE_DEFAULT (_DMA_IFC_CH1DONE_DEFAULT << 1) /**< Shifted mode DEFAULT for DMA_IFC */ |
Kojto | 98:8ab26030e058 | 1216 | #define DMA_IFC_CH2DONE (0x1UL << 2) /**< DMA Channel 2 Complete Interrupt Flag Clear */ |
Kojto | 98:8ab26030e058 | 1217 | #define _DMA_IFC_CH2DONE_SHIFT 2 /**< Shift value for DMA_CH2DONE */ |
Kojto | 98:8ab26030e058 | 1218 | #define _DMA_IFC_CH2DONE_MASK 0x4UL /**< Bit mask for DMA_CH2DONE */ |
Kojto | 98:8ab26030e058 | 1219 | #define _DMA_IFC_CH2DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IFC */ |
Kojto | 98:8ab26030e058 | 1220 | #define DMA_IFC_CH2DONE_DEFAULT (_DMA_IFC_CH2DONE_DEFAULT << 2) /**< Shifted mode DEFAULT for DMA_IFC */ |
Kojto | 98:8ab26030e058 | 1221 | #define DMA_IFC_CH3DONE (0x1UL << 3) /**< DMA Channel 3 Complete Interrupt Flag Clear */ |
Kojto | 98:8ab26030e058 | 1222 | #define _DMA_IFC_CH3DONE_SHIFT 3 /**< Shift value for DMA_CH3DONE */ |
Kojto | 98:8ab26030e058 | 1223 | #define _DMA_IFC_CH3DONE_MASK 0x8UL /**< Bit mask for DMA_CH3DONE */ |
Kojto | 98:8ab26030e058 | 1224 | #define _DMA_IFC_CH3DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IFC */ |
Kojto | 98:8ab26030e058 | 1225 | #define DMA_IFC_CH3DONE_DEFAULT (_DMA_IFC_CH3DONE_DEFAULT << 3) /**< Shifted mode DEFAULT for DMA_IFC */ |
Kojto | 98:8ab26030e058 | 1226 | #define DMA_IFC_CH4DONE (0x1UL << 4) /**< DMA Channel 4 Complete Interrupt Flag Clear */ |
Kojto | 98:8ab26030e058 | 1227 | #define _DMA_IFC_CH4DONE_SHIFT 4 /**< Shift value for DMA_CH4DONE */ |
Kojto | 98:8ab26030e058 | 1228 | #define _DMA_IFC_CH4DONE_MASK 0x10UL /**< Bit mask for DMA_CH4DONE */ |
Kojto | 98:8ab26030e058 | 1229 | #define _DMA_IFC_CH4DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IFC */ |
Kojto | 98:8ab26030e058 | 1230 | #define DMA_IFC_CH4DONE_DEFAULT (_DMA_IFC_CH4DONE_DEFAULT << 4) /**< Shifted mode DEFAULT for DMA_IFC */ |
Kojto | 98:8ab26030e058 | 1231 | #define DMA_IFC_CH5DONE (0x1UL << 5) /**< DMA Channel 5 Complete Interrupt Flag Clear */ |
Kojto | 98:8ab26030e058 | 1232 | #define _DMA_IFC_CH5DONE_SHIFT 5 /**< Shift value for DMA_CH5DONE */ |
Kojto | 98:8ab26030e058 | 1233 | #define _DMA_IFC_CH5DONE_MASK 0x20UL /**< Bit mask for DMA_CH5DONE */ |
Kojto | 98:8ab26030e058 | 1234 | #define _DMA_IFC_CH5DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IFC */ |
Kojto | 98:8ab26030e058 | 1235 | #define DMA_IFC_CH5DONE_DEFAULT (_DMA_IFC_CH5DONE_DEFAULT << 5) /**< Shifted mode DEFAULT for DMA_IFC */ |
Kojto | 98:8ab26030e058 | 1236 | #define DMA_IFC_CH6DONE (0x1UL << 6) /**< DMA Channel 6 Complete Interrupt Flag Clear */ |
Kojto | 98:8ab26030e058 | 1237 | #define _DMA_IFC_CH6DONE_SHIFT 6 /**< Shift value for DMA_CH6DONE */ |
Kojto | 98:8ab26030e058 | 1238 | #define _DMA_IFC_CH6DONE_MASK 0x40UL /**< Bit mask for DMA_CH6DONE */ |
Kojto | 98:8ab26030e058 | 1239 | #define _DMA_IFC_CH6DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IFC */ |
Kojto | 98:8ab26030e058 | 1240 | #define DMA_IFC_CH6DONE_DEFAULT (_DMA_IFC_CH6DONE_DEFAULT << 6) /**< Shifted mode DEFAULT for DMA_IFC */ |
Kojto | 98:8ab26030e058 | 1241 | #define DMA_IFC_CH7DONE (0x1UL << 7) /**< DMA Channel 7 Complete Interrupt Flag Clear */ |
Kojto | 98:8ab26030e058 | 1242 | #define _DMA_IFC_CH7DONE_SHIFT 7 /**< Shift value for DMA_CH7DONE */ |
Kojto | 98:8ab26030e058 | 1243 | #define _DMA_IFC_CH7DONE_MASK 0x80UL /**< Bit mask for DMA_CH7DONE */ |
Kojto | 98:8ab26030e058 | 1244 | #define _DMA_IFC_CH7DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IFC */ |
Kojto | 98:8ab26030e058 | 1245 | #define DMA_IFC_CH7DONE_DEFAULT (_DMA_IFC_CH7DONE_DEFAULT << 7) /**< Shifted mode DEFAULT for DMA_IFC */ |
Kojto | 98:8ab26030e058 | 1246 | #define DMA_IFC_CH8DONE (0x1UL << 8) /**< DMA Channel 8 Complete Interrupt Flag Clear */ |
Kojto | 98:8ab26030e058 | 1247 | #define _DMA_IFC_CH8DONE_SHIFT 8 /**< Shift value for DMA_CH8DONE */ |
Kojto | 98:8ab26030e058 | 1248 | #define _DMA_IFC_CH8DONE_MASK 0x100UL /**< Bit mask for DMA_CH8DONE */ |
Kojto | 98:8ab26030e058 | 1249 | #define _DMA_IFC_CH8DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IFC */ |
Kojto | 98:8ab26030e058 | 1250 | #define DMA_IFC_CH8DONE_DEFAULT (_DMA_IFC_CH8DONE_DEFAULT << 8) /**< Shifted mode DEFAULT for DMA_IFC */ |
Kojto | 98:8ab26030e058 | 1251 | #define DMA_IFC_CH9DONE (0x1UL << 9) /**< DMA Channel 9 Complete Interrupt Flag Clear */ |
Kojto | 98:8ab26030e058 | 1252 | #define _DMA_IFC_CH9DONE_SHIFT 9 /**< Shift value for DMA_CH9DONE */ |
Kojto | 98:8ab26030e058 | 1253 | #define _DMA_IFC_CH9DONE_MASK 0x200UL /**< Bit mask for DMA_CH9DONE */ |
Kojto | 98:8ab26030e058 | 1254 | #define _DMA_IFC_CH9DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IFC */ |
Kojto | 98:8ab26030e058 | 1255 | #define DMA_IFC_CH9DONE_DEFAULT (_DMA_IFC_CH9DONE_DEFAULT << 9) /**< Shifted mode DEFAULT for DMA_IFC */ |
Kojto | 98:8ab26030e058 | 1256 | #define DMA_IFC_CH10DONE (0x1UL << 10) /**< DMA Channel 10 Complete Interrupt Flag Clear */ |
Kojto | 98:8ab26030e058 | 1257 | #define _DMA_IFC_CH10DONE_SHIFT 10 /**< Shift value for DMA_CH10DONE */ |
Kojto | 98:8ab26030e058 | 1258 | #define _DMA_IFC_CH10DONE_MASK 0x400UL /**< Bit mask for DMA_CH10DONE */ |
Kojto | 98:8ab26030e058 | 1259 | #define _DMA_IFC_CH10DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IFC */ |
Kojto | 98:8ab26030e058 | 1260 | #define DMA_IFC_CH10DONE_DEFAULT (_DMA_IFC_CH10DONE_DEFAULT << 10) /**< Shifted mode DEFAULT for DMA_IFC */ |
Kojto | 98:8ab26030e058 | 1261 | #define DMA_IFC_CH11DONE (0x1UL << 11) /**< DMA Channel 11 Complete Interrupt Flag Clear */ |
Kojto | 98:8ab26030e058 | 1262 | #define _DMA_IFC_CH11DONE_SHIFT 11 /**< Shift value for DMA_CH11DONE */ |
Kojto | 98:8ab26030e058 | 1263 | #define _DMA_IFC_CH11DONE_MASK 0x800UL /**< Bit mask for DMA_CH11DONE */ |
Kojto | 98:8ab26030e058 | 1264 | #define _DMA_IFC_CH11DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IFC */ |
Kojto | 98:8ab26030e058 | 1265 | #define DMA_IFC_CH11DONE_DEFAULT (_DMA_IFC_CH11DONE_DEFAULT << 11) /**< Shifted mode DEFAULT for DMA_IFC */ |
Kojto | 98:8ab26030e058 | 1266 | #define DMA_IFC_ERR (0x1UL << 31) /**< DMA Error Interrupt Flag Clear */ |
Kojto | 98:8ab26030e058 | 1267 | #define _DMA_IFC_ERR_SHIFT 31 /**< Shift value for DMA_ERR */ |
Kojto | 98:8ab26030e058 | 1268 | #define _DMA_IFC_ERR_MASK 0x80000000UL /**< Bit mask for DMA_ERR */ |
Kojto | 98:8ab26030e058 | 1269 | #define _DMA_IFC_ERR_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IFC */ |
Kojto | 98:8ab26030e058 | 1270 | #define DMA_IFC_ERR_DEFAULT (_DMA_IFC_ERR_DEFAULT << 31) /**< Shifted mode DEFAULT for DMA_IFC */ |
Kojto | 98:8ab26030e058 | 1271 | |
Kojto | 98:8ab26030e058 | 1272 | /* Bit fields for DMA IEN */ |
Kojto | 98:8ab26030e058 | 1273 | #define _DMA_IEN_RESETVALUE 0x00000000UL /**< Default value for DMA_IEN */ |
Kojto | 98:8ab26030e058 | 1274 | #define _DMA_IEN_MASK 0x80000FFFUL /**< Mask for DMA_IEN */ |
Kojto | 98:8ab26030e058 | 1275 | #define DMA_IEN_CH0DONE (0x1UL << 0) /**< DMA Channel 0 Complete Interrupt Enable */ |
Kojto | 98:8ab26030e058 | 1276 | #define _DMA_IEN_CH0DONE_SHIFT 0 /**< Shift value for DMA_CH0DONE */ |
Kojto | 98:8ab26030e058 | 1277 | #define _DMA_IEN_CH0DONE_MASK 0x1UL /**< Bit mask for DMA_CH0DONE */ |
Kojto | 98:8ab26030e058 | 1278 | #define _DMA_IEN_CH0DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IEN */ |
Kojto | 98:8ab26030e058 | 1279 | #define DMA_IEN_CH0DONE_DEFAULT (_DMA_IEN_CH0DONE_DEFAULT << 0) /**< Shifted mode DEFAULT for DMA_IEN */ |
Kojto | 98:8ab26030e058 | 1280 | #define DMA_IEN_CH1DONE (0x1UL << 1) /**< DMA Channel 1 Complete Interrupt Enable */ |
Kojto | 98:8ab26030e058 | 1281 | #define _DMA_IEN_CH1DONE_SHIFT 1 /**< Shift value for DMA_CH1DONE */ |
Kojto | 98:8ab26030e058 | 1282 | #define _DMA_IEN_CH1DONE_MASK 0x2UL /**< Bit mask for DMA_CH1DONE */ |
Kojto | 98:8ab26030e058 | 1283 | #define _DMA_IEN_CH1DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IEN */ |
Kojto | 98:8ab26030e058 | 1284 | #define DMA_IEN_CH1DONE_DEFAULT (_DMA_IEN_CH1DONE_DEFAULT << 1) /**< Shifted mode DEFAULT for DMA_IEN */ |
Kojto | 98:8ab26030e058 | 1285 | #define DMA_IEN_CH2DONE (0x1UL << 2) /**< DMA Channel 2 Complete Interrupt Enable */ |
Kojto | 98:8ab26030e058 | 1286 | #define _DMA_IEN_CH2DONE_SHIFT 2 /**< Shift value for DMA_CH2DONE */ |
Kojto | 98:8ab26030e058 | 1287 | #define _DMA_IEN_CH2DONE_MASK 0x4UL /**< Bit mask for DMA_CH2DONE */ |
Kojto | 98:8ab26030e058 | 1288 | #define _DMA_IEN_CH2DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IEN */ |
Kojto | 98:8ab26030e058 | 1289 | #define DMA_IEN_CH2DONE_DEFAULT (_DMA_IEN_CH2DONE_DEFAULT << 2) /**< Shifted mode DEFAULT for DMA_IEN */ |
Kojto | 98:8ab26030e058 | 1290 | #define DMA_IEN_CH3DONE (0x1UL << 3) /**< DMA Channel 3 Complete Interrupt Enable */ |
Kojto | 98:8ab26030e058 | 1291 | #define _DMA_IEN_CH3DONE_SHIFT 3 /**< Shift value for DMA_CH3DONE */ |
Kojto | 98:8ab26030e058 | 1292 | #define _DMA_IEN_CH3DONE_MASK 0x8UL /**< Bit mask for DMA_CH3DONE */ |
Kojto | 98:8ab26030e058 | 1293 | #define _DMA_IEN_CH3DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IEN */ |
Kojto | 98:8ab26030e058 | 1294 | #define DMA_IEN_CH3DONE_DEFAULT (_DMA_IEN_CH3DONE_DEFAULT << 3) /**< Shifted mode DEFAULT for DMA_IEN */ |
Kojto | 98:8ab26030e058 | 1295 | #define DMA_IEN_CH4DONE (0x1UL << 4) /**< DMA Channel 4 Complete Interrupt Enable */ |
Kojto | 98:8ab26030e058 | 1296 | #define _DMA_IEN_CH4DONE_SHIFT 4 /**< Shift value for DMA_CH4DONE */ |
Kojto | 98:8ab26030e058 | 1297 | #define _DMA_IEN_CH4DONE_MASK 0x10UL /**< Bit mask for DMA_CH4DONE */ |
Kojto | 98:8ab26030e058 | 1298 | #define _DMA_IEN_CH4DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IEN */ |
Kojto | 98:8ab26030e058 | 1299 | #define DMA_IEN_CH4DONE_DEFAULT (_DMA_IEN_CH4DONE_DEFAULT << 4) /**< Shifted mode DEFAULT for DMA_IEN */ |
Kojto | 98:8ab26030e058 | 1300 | #define DMA_IEN_CH5DONE (0x1UL << 5) /**< DMA Channel 5 Complete Interrupt Enable */ |
Kojto | 98:8ab26030e058 | 1301 | #define _DMA_IEN_CH5DONE_SHIFT 5 /**< Shift value for DMA_CH5DONE */ |
Kojto | 98:8ab26030e058 | 1302 | #define _DMA_IEN_CH5DONE_MASK 0x20UL /**< Bit mask for DMA_CH5DONE */ |
Kojto | 98:8ab26030e058 | 1303 | #define _DMA_IEN_CH5DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IEN */ |
Kojto | 98:8ab26030e058 | 1304 | #define DMA_IEN_CH5DONE_DEFAULT (_DMA_IEN_CH5DONE_DEFAULT << 5) /**< Shifted mode DEFAULT for DMA_IEN */ |
Kojto | 98:8ab26030e058 | 1305 | #define DMA_IEN_CH6DONE (0x1UL << 6) /**< DMA Channel 6 Complete Interrupt Enable */ |
Kojto | 98:8ab26030e058 | 1306 | #define _DMA_IEN_CH6DONE_SHIFT 6 /**< Shift value for DMA_CH6DONE */ |
Kojto | 98:8ab26030e058 | 1307 | #define _DMA_IEN_CH6DONE_MASK 0x40UL /**< Bit mask for DMA_CH6DONE */ |
Kojto | 98:8ab26030e058 | 1308 | #define _DMA_IEN_CH6DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IEN */ |
Kojto | 98:8ab26030e058 | 1309 | #define DMA_IEN_CH6DONE_DEFAULT (_DMA_IEN_CH6DONE_DEFAULT << 6) /**< Shifted mode DEFAULT for DMA_IEN */ |
Kojto | 98:8ab26030e058 | 1310 | #define DMA_IEN_CH7DONE (0x1UL << 7) /**< DMA Channel 7 Complete Interrupt Enable */ |
Kojto | 98:8ab26030e058 | 1311 | #define _DMA_IEN_CH7DONE_SHIFT 7 /**< Shift value for DMA_CH7DONE */ |
Kojto | 98:8ab26030e058 | 1312 | #define _DMA_IEN_CH7DONE_MASK 0x80UL /**< Bit mask for DMA_CH7DONE */ |
Kojto | 98:8ab26030e058 | 1313 | #define _DMA_IEN_CH7DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IEN */ |
Kojto | 98:8ab26030e058 | 1314 | #define DMA_IEN_CH7DONE_DEFAULT (_DMA_IEN_CH7DONE_DEFAULT << 7) /**< Shifted mode DEFAULT for DMA_IEN */ |
Kojto | 98:8ab26030e058 | 1315 | #define DMA_IEN_CH8DONE (0x1UL << 8) /**< DMA Channel 8 Complete Interrupt Enable */ |
Kojto | 98:8ab26030e058 | 1316 | #define _DMA_IEN_CH8DONE_SHIFT 8 /**< Shift value for DMA_CH8DONE */ |
Kojto | 98:8ab26030e058 | 1317 | #define _DMA_IEN_CH8DONE_MASK 0x100UL /**< Bit mask for DMA_CH8DONE */ |
Kojto | 98:8ab26030e058 | 1318 | #define _DMA_IEN_CH8DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IEN */ |
Kojto | 98:8ab26030e058 | 1319 | #define DMA_IEN_CH8DONE_DEFAULT (_DMA_IEN_CH8DONE_DEFAULT << 8) /**< Shifted mode DEFAULT for DMA_IEN */ |
Kojto | 98:8ab26030e058 | 1320 | #define DMA_IEN_CH9DONE (0x1UL << 9) /**< DMA Channel 9 Complete Interrupt Enable */ |
Kojto | 98:8ab26030e058 | 1321 | #define _DMA_IEN_CH9DONE_SHIFT 9 /**< Shift value for DMA_CH9DONE */ |
Kojto | 98:8ab26030e058 | 1322 | #define _DMA_IEN_CH9DONE_MASK 0x200UL /**< Bit mask for DMA_CH9DONE */ |
Kojto | 98:8ab26030e058 | 1323 | #define _DMA_IEN_CH9DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IEN */ |
Kojto | 98:8ab26030e058 | 1324 | #define DMA_IEN_CH9DONE_DEFAULT (_DMA_IEN_CH9DONE_DEFAULT << 9) /**< Shifted mode DEFAULT for DMA_IEN */ |
Kojto | 98:8ab26030e058 | 1325 | #define DMA_IEN_CH10DONE (0x1UL << 10) /**< DMA Channel 10 Complete Interrupt Enable */ |
Kojto | 98:8ab26030e058 | 1326 | #define _DMA_IEN_CH10DONE_SHIFT 10 /**< Shift value for DMA_CH10DONE */ |
Kojto | 98:8ab26030e058 | 1327 | #define _DMA_IEN_CH10DONE_MASK 0x400UL /**< Bit mask for DMA_CH10DONE */ |
Kojto | 98:8ab26030e058 | 1328 | #define _DMA_IEN_CH10DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IEN */ |
Kojto | 98:8ab26030e058 | 1329 | #define DMA_IEN_CH10DONE_DEFAULT (_DMA_IEN_CH10DONE_DEFAULT << 10) /**< Shifted mode DEFAULT for DMA_IEN */ |
Kojto | 98:8ab26030e058 | 1330 | #define DMA_IEN_CH11DONE (0x1UL << 11) /**< DMA Channel 11 Complete Interrupt Enable */ |
Kojto | 98:8ab26030e058 | 1331 | #define _DMA_IEN_CH11DONE_SHIFT 11 /**< Shift value for DMA_CH11DONE */ |
Kojto | 98:8ab26030e058 | 1332 | #define _DMA_IEN_CH11DONE_MASK 0x800UL /**< Bit mask for DMA_CH11DONE */ |
Kojto | 98:8ab26030e058 | 1333 | #define _DMA_IEN_CH11DONE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IEN */ |
Kojto | 98:8ab26030e058 | 1334 | #define DMA_IEN_CH11DONE_DEFAULT (_DMA_IEN_CH11DONE_DEFAULT << 11) /**< Shifted mode DEFAULT for DMA_IEN */ |
Kojto | 98:8ab26030e058 | 1335 | #define DMA_IEN_ERR (0x1UL << 31) /**< DMA Error Interrupt Flag Enable */ |
Kojto | 98:8ab26030e058 | 1336 | #define _DMA_IEN_ERR_SHIFT 31 /**< Shift value for DMA_ERR */ |
Kojto | 98:8ab26030e058 | 1337 | #define _DMA_IEN_ERR_MASK 0x80000000UL /**< Bit mask for DMA_ERR */ |
Kojto | 98:8ab26030e058 | 1338 | #define _DMA_IEN_ERR_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_IEN */ |
Kojto | 98:8ab26030e058 | 1339 | #define DMA_IEN_ERR_DEFAULT (_DMA_IEN_ERR_DEFAULT << 31) /**< Shifted mode DEFAULT for DMA_IEN */ |
Kojto | 98:8ab26030e058 | 1340 | |
Kojto | 98:8ab26030e058 | 1341 | /* Bit fields for DMA CTRL */ |
Kojto | 98:8ab26030e058 | 1342 | #define _DMA_CTRL_RESETVALUE 0x00000000UL /**< Default value for DMA_CTRL */ |
Kojto | 98:8ab26030e058 | 1343 | #define _DMA_CTRL_MASK 0x00000003UL /**< Mask for DMA_CTRL */ |
Kojto | 98:8ab26030e058 | 1344 | #define DMA_CTRL_DESCRECT (0x1UL << 0) /**< Descriptor Specifies Rectangle */ |
Kojto | 98:8ab26030e058 | 1345 | #define _DMA_CTRL_DESCRECT_SHIFT 0 /**< Shift value for DMA_DESCRECT */ |
Kojto | 98:8ab26030e058 | 1346 | #define _DMA_CTRL_DESCRECT_MASK 0x1UL /**< Bit mask for DMA_DESCRECT */ |
Kojto | 98:8ab26030e058 | 1347 | #define _DMA_CTRL_DESCRECT_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CTRL */ |
Kojto | 98:8ab26030e058 | 1348 | #define DMA_CTRL_DESCRECT_DEFAULT (_DMA_CTRL_DESCRECT_DEFAULT << 0) /**< Shifted mode DEFAULT for DMA_CTRL */ |
Kojto | 98:8ab26030e058 | 1349 | #define DMA_CTRL_PRDU (0x1UL << 1) /**< Prevent Rect Descriptor Update */ |
Kojto | 98:8ab26030e058 | 1350 | #define _DMA_CTRL_PRDU_SHIFT 1 /**< Shift value for DMA_PRDU */ |
Kojto | 98:8ab26030e058 | 1351 | #define _DMA_CTRL_PRDU_MASK 0x2UL /**< Bit mask for DMA_PRDU */ |
Kojto | 98:8ab26030e058 | 1352 | #define _DMA_CTRL_PRDU_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_CTRL */ |
Kojto | 98:8ab26030e058 | 1353 | #define DMA_CTRL_PRDU_DEFAULT (_DMA_CTRL_PRDU_DEFAULT << 1) /**< Shifted mode DEFAULT for DMA_CTRL */ |
Kojto | 98:8ab26030e058 | 1354 | |
Kojto | 98:8ab26030e058 | 1355 | /* Bit fields for DMA RDS */ |
Kojto | 98:8ab26030e058 | 1356 | #define _DMA_RDS_RESETVALUE 0x00000000UL /**< Default value for DMA_RDS */ |
Kojto | 98:8ab26030e058 | 1357 | #define _DMA_RDS_MASK 0x00000FFFUL /**< Mask for DMA_RDS */ |
Kojto | 98:8ab26030e058 | 1358 | #define DMA_RDS_RDSCH0 (0x1UL << 0) /**< Retain Descriptor State */ |
Kojto | 98:8ab26030e058 | 1359 | #define _DMA_RDS_RDSCH0_SHIFT 0 /**< Shift value for DMA_RDSCH0 */ |
Kojto | 98:8ab26030e058 | 1360 | #define _DMA_RDS_RDSCH0_MASK 0x1UL /**< Bit mask for DMA_RDSCH0 */ |
Kojto | 98:8ab26030e058 | 1361 | #define _DMA_RDS_RDSCH0_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_RDS */ |
Kojto | 98:8ab26030e058 | 1362 | #define DMA_RDS_RDSCH0_DEFAULT (_DMA_RDS_RDSCH0_DEFAULT << 0) /**< Shifted mode DEFAULT for DMA_RDS */ |
Kojto | 98:8ab26030e058 | 1363 | #define DMA_RDS_RDSCH1 (0x1UL << 1) /**< Retain Descriptor State */ |
Kojto | 98:8ab26030e058 | 1364 | #define _DMA_RDS_RDSCH1_SHIFT 1 /**< Shift value for DMA_RDSCH1 */ |
Kojto | 98:8ab26030e058 | 1365 | #define _DMA_RDS_RDSCH1_MASK 0x2UL /**< Bit mask for DMA_RDSCH1 */ |
Kojto | 98:8ab26030e058 | 1366 | #define _DMA_RDS_RDSCH1_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_RDS */ |
Kojto | 98:8ab26030e058 | 1367 | #define DMA_RDS_RDSCH1_DEFAULT (_DMA_RDS_RDSCH1_DEFAULT << 1) /**< Shifted mode DEFAULT for DMA_RDS */ |
Kojto | 98:8ab26030e058 | 1368 | #define DMA_RDS_RDSCH2 (0x1UL << 2) /**< Retain Descriptor State */ |
Kojto | 98:8ab26030e058 | 1369 | #define _DMA_RDS_RDSCH2_SHIFT 2 /**< Shift value for DMA_RDSCH2 */ |
Kojto | 98:8ab26030e058 | 1370 | #define _DMA_RDS_RDSCH2_MASK 0x4UL /**< Bit mask for DMA_RDSCH2 */ |
Kojto | 98:8ab26030e058 | 1371 | #define _DMA_RDS_RDSCH2_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_RDS */ |
Kojto | 98:8ab26030e058 | 1372 | #define DMA_RDS_RDSCH2_DEFAULT (_DMA_RDS_RDSCH2_DEFAULT << 2) /**< Shifted mode DEFAULT for DMA_RDS */ |
Kojto | 98:8ab26030e058 | 1373 | #define DMA_RDS_RDSCH3 (0x1UL << 3) /**< Retain Descriptor State */ |
Kojto | 98:8ab26030e058 | 1374 | #define _DMA_RDS_RDSCH3_SHIFT 3 /**< Shift value for DMA_RDSCH3 */ |
Kojto | 98:8ab26030e058 | 1375 | #define _DMA_RDS_RDSCH3_MASK 0x8UL /**< Bit mask for DMA_RDSCH3 */ |
Kojto | 98:8ab26030e058 | 1376 | #define _DMA_RDS_RDSCH3_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_RDS */ |
Kojto | 98:8ab26030e058 | 1377 | #define DMA_RDS_RDSCH3_DEFAULT (_DMA_RDS_RDSCH3_DEFAULT << 3) /**< Shifted mode DEFAULT for DMA_RDS */ |
Kojto | 98:8ab26030e058 | 1378 | #define DMA_RDS_RDSCH4 (0x1UL << 4) /**< Retain Descriptor State */ |
Kojto | 98:8ab26030e058 | 1379 | #define _DMA_RDS_RDSCH4_SHIFT 4 /**< Shift value for DMA_RDSCH4 */ |
Kojto | 98:8ab26030e058 | 1380 | #define _DMA_RDS_RDSCH4_MASK 0x10UL /**< Bit mask for DMA_RDSCH4 */ |
Kojto | 98:8ab26030e058 | 1381 | #define _DMA_RDS_RDSCH4_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_RDS */ |
Kojto | 98:8ab26030e058 | 1382 | #define DMA_RDS_RDSCH4_DEFAULT (_DMA_RDS_RDSCH4_DEFAULT << 4) /**< Shifted mode DEFAULT for DMA_RDS */ |
Kojto | 98:8ab26030e058 | 1383 | #define DMA_RDS_RDSCH5 (0x1UL << 5) /**< Retain Descriptor State */ |
Kojto | 98:8ab26030e058 | 1384 | #define _DMA_RDS_RDSCH5_SHIFT 5 /**< Shift value for DMA_RDSCH5 */ |
Kojto | 98:8ab26030e058 | 1385 | #define _DMA_RDS_RDSCH5_MASK 0x20UL /**< Bit mask for DMA_RDSCH5 */ |
Kojto | 98:8ab26030e058 | 1386 | #define _DMA_RDS_RDSCH5_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_RDS */ |
Kojto | 98:8ab26030e058 | 1387 | #define DMA_RDS_RDSCH5_DEFAULT (_DMA_RDS_RDSCH5_DEFAULT << 5) /**< Shifted mode DEFAULT for DMA_RDS */ |
Kojto | 98:8ab26030e058 | 1388 | #define DMA_RDS_RDSCH6 (0x1UL << 6) /**< Retain Descriptor State */ |
Kojto | 98:8ab26030e058 | 1389 | #define _DMA_RDS_RDSCH6_SHIFT 6 /**< Shift value for DMA_RDSCH6 */ |
Kojto | 98:8ab26030e058 | 1390 | #define _DMA_RDS_RDSCH6_MASK 0x40UL /**< Bit mask for DMA_RDSCH6 */ |
Kojto | 98:8ab26030e058 | 1391 | #define _DMA_RDS_RDSCH6_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_RDS */ |
Kojto | 98:8ab26030e058 | 1392 | #define DMA_RDS_RDSCH6_DEFAULT (_DMA_RDS_RDSCH6_DEFAULT << 6) /**< Shifted mode DEFAULT for DMA_RDS */ |
Kojto | 98:8ab26030e058 | 1393 | #define DMA_RDS_RDSCH7 (0x1UL << 7) /**< Retain Descriptor State */ |
Kojto | 98:8ab26030e058 | 1394 | #define _DMA_RDS_RDSCH7_SHIFT 7 /**< Shift value for DMA_RDSCH7 */ |
Kojto | 98:8ab26030e058 | 1395 | #define _DMA_RDS_RDSCH7_MASK 0x80UL /**< Bit mask for DMA_RDSCH7 */ |
Kojto | 98:8ab26030e058 | 1396 | #define _DMA_RDS_RDSCH7_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_RDS */ |
Kojto | 98:8ab26030e058 | 1397 | #define DMA_RDS_RDSCH7_DEFAULT (_DMA_RDS_RDSCH7_DEFAULT << 7) /**< Shifted mode DEFAULT for DMA_RDS */ |
Kojto | 98:8ab26030e058 | 1398 | #define DMA_RDS_RDSCH8 (0x1UL << 8) /**< Retain Descriptor State */ |
Kojto | 98:8ab26030e058 | 1399 | #define _DMA_RDS_RDSCH8_SHIFT 8 /**< Shift value for DMA_RDSCH8 */ |
Kojto | 98:8ab26030e058 | 1400 | #define _DMA_RDS_RDSCH8_MASK 0x100UL /**< Bit mask for DMA_RDSCH8 */ |
Kojto | 98:8ab26030e058 | 1401 | #define _DMA_RDS_RDSCH8_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_RDS */ |
Kojto | 98:8ab26030e058 | 1402 | #define DMA_RDS_RDSCH8_DEFAULT (_DMA_RDS_RDSCH8_DEFAULT << 8) /**< Shifted mode DEFAULT for DMA_RDS */ |
Kojto | 98:8ab26030e058 | 1403 | #define DMA_RDS_RDSCH9 (0x1UL << 9) /**< Retain Descriptor State */ |
Kojto | 98:8ab26030e058 | 1404 | #define _DMA_RDS_RDSCH9_SHIFT 9 /**< Shift value for DMA_RDSCH9 */ |
Kojto | 98:8ab26030e058 | 1405 | #define _DMA_RDS_RDSCH9_MASK 0x200UL /**< Bit mask for DMA_RDSCH9 */ |
Kojto | 98:8ab26030e058 | 1406 | #define _DMA_RDS_RDSCH9_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_RDS */ |
Kojto | 98:8ab26030e058 | 1407 | #define DMA_RDS_RDSCH9_DEFAULT (_DMA_RDS_RDSCH9_DEFAULT << 9) /**< Shifted mode DEFAULT for DMA_RDS */ |
Kojto | 98:8ab26030e058 | 1408 | #define DMA_RDS_RDSCH10 (0x1UL << 10) /**< Retain Descriptor State */ |
Kojto | 98:8ab26030e058 | 1409 | #define _DMA_RDS_RDSCH10_SHIFT 10 /**< Shift value for DMA_RDSCH10 */ |
Kojto | 98:8ab26030e058 | 1410 | #define _DMA_RDS_RDSCH10_MASK 0x400UL /**< Bit mask for DMA_RDSCH10 */ |
Kojto | 98:8ab26030e058 | 1411 | #define _DMA_RDS_RDSCH10_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_RDS */ |
Kojto | 98:8ab26030e058 | 1412 | #define DMA_RDS_RDSCH10_DEFAULT (_DMA_RDS_RDSCH10_DEFAULT << 10) /**< Shifted mode DEFAULT for DMA_RDS */ |
Kojto | 98:8ab26030e058 | 1413 | #define DMA_RDS_RDSCH11 (0x1UL << 11) /**< Retain Descriptor State */ |
Kojto | 98:8ab26030e058 | 1414 | #define _DMA_RDS_RDSCH11_SHIFT 11 /**< Shift value for DMA_RDSCH11 */ |
Kojto | 98:8ab26030e058 | 1415 | #define _DMA_RDS_RDSCH11_MASK 0x800UL /**< Bit mask for DMA_RDSCH11 */ |
Kojto | 98:8ab26030e058 | 1416 | #define _DMA_RDS_RDSCH11_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_RDS */ |
Kojto | 98:8ab26030e058 | 1417 | #define DMA_RDS_RDSCH11_DEFAULT (_DMA_RDS_RDSCH11_DEFAULT << 11) /**< Shifted mode DEFAULT for DMA_RDS */ |
Kojto | 98:8ab26030e058 | 1418 | |
Kojto | 98:8ab26030e058 | 1419 | /* Bit fields for DMA LOOP0 */ |
Kojto | 98:8ab26030e058 | 1420 | #define _DMA_LOOP0_RESETVALUE 0x00000000UL /**< Default value for DMA_LOOP0 */ |
Kojto | 98:8ab26030e058 | 1421 | #define _DMA_LOOP0_MASK 0x000103FFUL /**< Mask for DMA_LOOP0 */ |
Kojto | 98:8ab26030e058 | 1422 | #define _DMA_LOOP0_WIDTH_SHIFT 0 /**< Shift value for DMA_WIDTH */ |
Kojto | 98:8ab26030e058 | 1423 | #define _DMA_LOOP0_WIDTH_MASK 0x3FFUL /**< Bit mask for DMA_WIDTH */ |
Kojto | 98:8ab26030e058 | 1424 | #define _DMA_LOOP0_WIDTH_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_LOOP0 */ |
Kojto | 98:8ab26030e058 | 1425 | #define DMA_LOOP0_WIDTH_DEFAULT (_DMA_LOOP0_WIDTH_DEFAULT << 0) /**< Shifted mode DEFAULT for DMA_LOOP0 */ |
Kojto | 98:8ab26030e058 | 1426 | #define DMA_LOOP0_EN (0x1UL << 16) /**< DMA Channel 0 Loop Enable */ |
Kojto | 98:8ab26030e058 | 1427 | #define _DMA_LOOP0_EN_SHIFT 16 /**< Shift value for DMA_EN */ |
Kojto | 98:8ab26030e058 | 1428 | #define _DMA_LOOP0_EN_MASK 0x10000UL /**< Bit mask for DMA_EN */ |
Kojto | 98:8ab26030e058 | 1429 | #define _DMA_LOOP0_EN_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_LOOP0 */ |
Kojto | 98:8ab26030e058 | 1430 | #define DMA_LOOP0_EN_DEFAULT (_DMA_LOOP0_EN_DEFAULT << 16) /**< Shifted mode DEFAULT for DMA_LOOP0 */ |
Kojto | 98:8ab26030e058 | 1431 | |
Kojto | 98:8ab26030e058 | 1432 | /* Bit fields for DMA LOOP1 */ |
Kojto | 98:8ab26030e058 | 1433 | #define _DMA_LOOP1_RESETVALUE 0x00000000UL /**< Default value for DMA_LOOP1 */ |
Kojto | 98:8ab26030e058 | 1434 | #define _DMA_LOOP1_MASK 0x000103FFUL /**< Mask for DMA_LOOP1 */ |
Kojto | 98:8ab26030e058 | 1435 | #define _DMA_LOOP1_WIDTH_SHIFT 0 /**< Shift value for DMA_WIDTH */ |
Kojto | 98:8ab26030e058 | 1436 | #define _DMA_LOOP1_WIDTH_MASK 0x3FFUL /**< Bit mask for DMA_WIDTH */ |
Kojto | 98:8ab26030e058 | 1437 | #define _DMA_LOOP1_WIDTH_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_LOOP1 */ |
Kojto | 98:8ab26030e058 | 1438 | #define DMA_LOOP1_WIDTH_DEFAULT (_DMA_LOOP1_WIDTH_DEFAULT << 0) /**< Shifted mode DEFAULT for DMA_LOOP1 */ |
Kojto | 98:8ab26030e058 | 1439 | #define DMA_LOOP1_EN (0x1UL << 16) /**< DMA Channel 1 Loop Enable */ |
Kojto | 98:8ab26030e058 | 1440 | #define _DMA_LOOP1_EN_SHIFT 16 /**< Shift value for DMA_EN */ |
Kojto | 98:8ab26030e058 | 1441 | #define _DMA_LOOP1_EN_MASK 0x10000UL /**< Bit mask for DMA_EN */ |
Kojto | 98:8ab26030e058 | 1442 | #define _DMA_LOOP1_EN_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_LOOP1 */ |
Kojto | 98:8ab26030e058 | 1443 | #define DMA_LOOP1_EN_DEFAULT (_DMA_LOOP1_EN_DEFAULT << 16) /**< Shifted mode DEFAULT for DMA_LOOP1 */ |
Kojto | 98:8ab26030e058 | 1444 | |
Kojto | 98:8ab26030e058 | 1445 | /* Bit fields for DMA RECT0 */ |
Kojto | 98:8ab26030e058 | 1446 | #define _DMA_RECT0_RESETVALUE 0x00000000UL /**< Default value for DMA_RECT0 */ |
Kojto | 98:8ab26030e058 | 1447 | #define _DMA_RECT0_MASK 0xFFFFFFFFUL /**< Mask for DMA_RECT0 */ |
Kojto | 98:8ab26030e058 | 1448 | #define _DMA_RECT0_HEIGHT_SHIFT 0 /**< Shift value for DMA_HEIGHT */ |
Kojto | 98:8ab26030e058 | 1449 | #define _DMA_RECT0_HEIGHT_MASK 0x3FFUL /**< Bit mask for DMA_HEIGHT */ |
Kojto | 98:8ab26030e058 | 1450 | #define _DMA_RECT0_HEIGHT_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_RECT0 */ |
Kojto | 98:8ab26030e058 | 1451 | #define DMA_RECT0_HEIGHT_DEFAULT (_DMA_RECT0_HEIGHT_DEFAULT << 0) /**< Shifted mode DEFAULT for DMA_RECT0 */ |
Kojto | 98:8ab26030e058 | 1452 | #define _DMA_RECT0_SRCSTRIDE_SHIFT 10 /**< Shift value for DMA_SRCSTRIDE */ |
Kojto | 98:8ab26030e058 | 1453 | #define _DMA_RECT0_SRCSTRIDE_MASK 0x1FFC00UL /**< Bit mask for DMA_SRCSTRIDE */ |
Kojto | 98:8ab26030e058 | 1454 | #define _DMA_RECT0_SRCSTRIDE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_RECT0 */ |
Kojto | 98:8ab26030e058 | 1455 | #define DMA_RECT0_SRCSTRIDE_DEFAULT (_DMA_RECT0_SRCSTRIDE_DEFAULT << 10) /**< Shifted mode DEFAULT for DMA_RECT0 */ |
Kojto | 98:8ab26030e058 | 1456 | #define _DMA_RECT0_DSTSTRIDE_SHIFT 21 /**< Shift value for DMA_DSTSTRIDE */ |
Kojto | 98:8ab26030e058 | 1457 | #define _DMA_RECT0_DSTSTRIDE_MASK 0xFFE00000UL /**< Bit mask for DMA_DSTSTRIDE */ |
Kojto | 98:8ab26030e058 | 1458 | #define _DMA_RECT0_DSTSTRIDE_DEFAULT 0x00000000UL /**< Mode DEFAULT for DMA_RECT0 */ |
Kojto | 98:8ab26030e058 | 1459 | #define DMA_RECT0_DSTSTRIDE_DEFAULT (_DMA_RECT0_DSTSTRIDE_DEFAULT << 21) /**< Shifted mode DEFAULT for DMA_RECT0 */ |
Kojto | 98:8ab26030e058 | 1460 | |
Kojto | 98:8ab26030e058 | 1461 | /* Bit fields for DMA CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1462 | #define _DMA_CH_CTRL_RESETVALUE 0x00000000UL /**< Default value for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1463 | #define _DMA_CH_CTRL_MASK 0x003F000FUL /**< Mask for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1464 | #define _DMA_CH_CTRL_SIGSEL_SHIFT 0 /**< Shift value for DMA_SIGSEL */ |
Kojto | 98:8ab26030e058 | 1465 | #define _DMA_CH_CTRL_SIGSEL_MASK 0xFUL /**< Bit mask for DMA_SIGSEL */ |
Kojto | 98:8ab26030e058 | 1466 | #define _DMA_CH_CTRL_SIGSEL_ADC0SINGLE 0x00000000UL /**< Mode ADC0SINGLE for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1467 | #define _DMA_CH_CTRL_SIGSEL_DAC0CH0 0x00000000UL /**< Mode DAC0CH0 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1468 | #define _DMA_CH_CTRL_SIGSEL_USART0RXDATAV 0x00000000UL /**< Mode USART0RXDATAV for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1469 | #define _DMA_CH_CTRL_SIGSEL_USART1RXDATAV 0x00000000UL /**< Mode USART1RXDATAV for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1470 | #define _DMA_CH_CTRL_SIGSEL_USART2RXDATAV 0x00000000UL /**< Mode USART2RXDATAV for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1471 | #define _DMA_CH_CTRL_SIGSEL_LEUART0RXDATAV 0x00000000UL /**< Mode LEUART0RXDATAV for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1472 | #define _DMA_CH_CTRL_SIGSEL_LEUART1RXDATAV 0x00000000UL /**< Mode LEUART1RXDATAV for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1473 | #define _DMA_CH_CTRL_SIGSEL_I2C0RXDATAV 0x00000000UL /**< Mode I2C0RXDATAV for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1474 | #define _DMA_CH_CTRL_SIGSEL_I2C1RXDATAV 0x00000000UL /**< Mode I2C1RXDATAV for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1475 | #define _DMA_CH_CTRL_SIGSEL_TIMER0UFOF 0x00000000UL /**< Mode TIMER0UFOF for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1476 | #define _DMA_CH_CTRL_SIGSEL_TIMER1UFOF 0x00000000UL /**< Mode TIMER1UFOF for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1477 | #define _DMA_CH_CTRL_SIGSEL_TIMER2UFOF 0x00000000UL /**< Mode TIMER2UFOF for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1478 | #define _DMA_CH_CTRL_SIGSEL_TIMER3UFOF 0x00000000UL /**< Mode TIMER3UFOF for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1479 | #define _DMA_CH_CTRL_SIGSEL_UART0RXDATAV 0x00000000UL /**< Mode UART0RXDATAV for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1480 | #define _DMA_CH_CTRL_SIGSEL_UART1RXDATAV 0x00000000UL /**< Mode UART1RXDATAV for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1481 | #define _DMA_CH_CTRL_SIGSEL_MSCWDATA 0x00000000UL /**< Mode MSCWDATA for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1482 | #define _DMA_CH_CTRL_SIGSEL_AESDATAWR 0x00000000UL /**< Mode AESDATAWR for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1483 | #define _DMA_CH_CTRL_SIGSEL_LESENSEBUFDATAV 0x00000000UL /**< Mode LESENSEBUFDATAV for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1484 | #define _DMA_CH_CTRL_SIGSEL_EBIPXL0EMPTY 0x00000000UL /**< Mode EBIPXL0EMPTY for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1485 | #define _DMA_CH_CTRL_SIGSEL_ADC0SCAN 0x00000001UL /**< Mode ADC0SCAN for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1486 | #define _DMA_CH_CTRL_SIGSEL_DAC0CH1 0x00000001UL /**< Mode DAC0CH1 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1487 | #define _DMA_CH_CTRL_SIGSEL_USART0TXBL 0x00000001UL /**< Mode USART0TXBL for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1488 | #define _DMA_CH_CTRL_SIGSEL_USART1TXBL 0x00000001UL /**< Mode USART1TXBL for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1489 | #define _DMA_CH_CTRL_SIGSEL_USART2TXBL 0x00000001UL /**< Mode USART2TXBL for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1490 | #define _DMA_CH_CTRL_SIGSEL_LEUART0TXBL 0x00000001UL /**< Mode LEUART0TXBL for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1491 | #define _DMA_CH_CTRL_SIGSEL_LEUART1TXBL 0x00000001UL /**< Mode LEUART1TXBL for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1492 | #define _DMA_CH_CTRL_SIGSEL_I2C0TXBL 0x00000001UL /**< Mode I2C0TXBL for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1493 | #define _DMA_CH_CTRL_SIGSEL_I2C1TXBL 0x00000001UL /**< Mode I2C1TXBL for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1494 | #define _DMA_CH_CTRL_SIGSEL_TIMER0CC0 0x00000001UL /**< Mode TIMER0CC0 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1495 | #define _DMA_CH_CTRL_SIGSEL_TIMER1CC0 0x00000001UL /**< Mode TIMER1CC0 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1496 | #define _DMA_CH_CTRL_SIGSEL_TIMER2CC0 0x00000001UL /**< Mode TIMER2CC0 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1497 | #define _DMA_CH_CTRL_SIGSEL_TIMER3CC0 0x00000001UL /**< Mode TIMER3CC0 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1498 | #define _DMA_CH_CTRL_SIGSEL_UART0TXBL 0x00000001UL /**< Mode UART0TXBL for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1499 | #define _DMA_CH_CTRL_SIGSEL_UART1TXBL 0x00000001UL /**< Mode UART1TXBL for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1500 | #define _DMA_CH_CTRL_SIGSEL_AESXORDATAWR 0x00000001UL /**< Mode AESXORDATAWR for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1501 | #define _DMA_CH_CTRL_SIGSEL_EBIPXL1EMPTY 0x00000001UL /**< Mode EBIPXL1EMPTY for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1502 | #define _DMA_CH_CTRL_SIGSEL_USART0TXEMPTY 0x00000002UL /**< Mode USART0TXEMPTY for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1503 | #define _DMA_CH_CTRL_SIGSEL_USART1TXEMPTY 0x00000002UL /**< Mode USART1TXEMPTY for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1504 | #define _DMA_CH_CTRL_SIGSEL_USART2TXEMPTY 0x00000002UL /**< Mode USART2TXEMPTY for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1505 | #define _DMA_CH_CTRL_SIGSEL_LEUART0TXEMPTY 0x00000002UL /**< Mode LEUART0TXEMPTY for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1506 | #define _DMA_CH_CTRL_SIGSEL_LEUART1TXEMPTY 0x00000002UL /**< Mode LEUART1TXEMPTY for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1507 | #define _DMA_CH_CTRL_SIGSEL_TIMER0CC1 0x00000002UL /**< Mode TIMER0CC1 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1508 | #define _DMA_CH_CTRL_SIGSEL_TIMER1CC1 0x00000002UL /**< Mode TIMER1CC1 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1509 | #define _DMA_CH_CTRL_SIGSEL_TIMER2CC1 0x00000002UL /**< Mode TIMER2CC1 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1510 | #define _DMA_CH_CTRL_SIGSEL_TIMER3CC1 0x00000002UL /**< Mode TIMER3CC1 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1511 | #define _DMA_CH_CTRL_SIGSEL_UART0TXEMPTY 0x00000002UL /**< Mode UART0TXEMPTY for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1512 | #define _DMA_CH_CTRL_SIGSEL_UART1TXEMPTY 0x00000002UL /**< Mode UART1TXEMPTY for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1513 | #define _DMA_CH_CTRL_SIGSEL_AESDATARD 0x00000002UL /**< Mode AESDATARD for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1514 | #define _DMA_CH_CTRL_SIGSEL_EBIPXLFULL 0x00000002UL /**< Mode EBIPXLFULL for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1515 | #define _DMA_CH_CTRL_SIGSEL_USART1RXDATAVRIGHT 0x00000003UL /**< Mode USART1RXDATAVRIGHT for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1516 | #define _DMA_CH_CTRL_SIGSEL_USART2RXDATAVRIGHT 0x00000003UL /**< Mode USART2RXDATAVRIGHT for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1517 | #define _DMA_CH_CTRL_SIGSEL_TIMER0CC2 0x00000003UL /**< Mode TIMER0CC2 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1518 | #define _DMA_CH_CTRL_SIGSEL_TIMER1CC2 0x00000003UL /**< Mode TIMER1CC2 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1519 | #define _DMA_CH_CTRL_SIGSEL_TIMER2CC2 0x00000003UL /**< Mode TIMER2CC2 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1520 | #define _DMA_CH_CTRL_SIGSEL_TIMER3CC2 0x00000003UL /**< Mode TIMER3CC2 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1521 | #define _DMA_CH_CTRL_SIGSEL_AESKEYWR 0x00000003UL /**< Mode AESKEYWR for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1522 | #define _DMA_CH_CTRL_SIGSEL_EBIDDEMPTY 0x00000003UL /**< Mode EBIDDEMPTY for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1523 | #define _DMA_CH_CTRL_SIGSEL_USART1TXBLRIGHT 0x00000004UL /**< Mode USART1TXBLRIGHT for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1524 | #define _DMA_CH_CTRL_SIGSEL_USART2TXBLRIGHT 0x00000004UL /**< Mode USART2TXBLRIGHT for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1525 | #define DMA_CH_CTRL_SIGSEL_ADC0SINGLE (_DMA_CH_CTRL_SIGSEL_ADC0SINGLE << 0) /**< Shifted mode ADC0SINGLE for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1526 | #define DMA_CH_CTRL_SIGSEL_DAC0CH0 (_DMA_CH_CTRL_SIGSEL_DAC0CH0 << 0) /**< Shifted mode DAC0CH0 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1527 | #define DMA_CH_CTRL_SIGSEL_USART0RXDATAV (_DMA_CH_CTRL_SIGSEL_USART0RXDATAV << 0) /**< Shifted mode USART0RXDATAV for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1528 | #define DMA_CH_CTRL_SIGSEL_USART1RXDATAV (_DMA_CH_CTRL_SIGSEL_USART1RXDATAV << 0) /**< Shifted mode USART1RXDATAV for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1529 | #define DMA_CH_CTRL_SIGSEL_USART2RXDATAV (_DMA_CH_CTRL_SIGSEL_USART2RXDATAV << 0) /**< Shifted mode USART2RXDATAV for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1530 | #define DMA_CH_CTRL_SIGSEL_LEUART0RXDATAV (_DMA_CH_CTRL_SIGSEL_LEUART0RXDATAV << 0) /**< Shifted mode LEUART0RXDATAV for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1531 | #define DMA_CH_CTRL_SIGSEL_LEUART1RXDATAV (_DMA_CH_CTRL_SIGSEL_LEUART1RXDATAV << 0) /**< Shifted mode LEUART1RXDATAV for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1532 | #define DMA_CH_CTRL_SIGSEL_I2C0RXDATAV (_DMA_CH_CTRL_SIGSEL_I2C0RXDATAV << 0) /**< Shifted mode I2C0RXDATAV for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1533 | #define DMA_CH_CTRL_SIGSEL_I2C1RXDATAV (_DMA_CH_CTRL_SIGSEL_I2C1RXDATAV << 0) /**< Shifted mode I2C1RXDATAV for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1534 | #define DMA_CH_CTRL_SIGSEL_TIMER0UFOF (_DMA_CH_CTRL_SIGSEL_TIMER0UFOF << 0) /**< Shifted mode TIMER0UFOF for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1535 | #define DMA_CH_CTRL_SIGSEL_TIMER1UFOF (_DMA_CH_CTRL_SIGSEL_TIMER1UFOF << 0) /**< Shifted mode TIMER1UFOF for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1536 | #define DMA_CH_CTRL_SIGSEL_TIMER2UFOF (_DMA_CH_CTRL_SIGSEL_TIMER2UFOF << 0) /**< Shifted mode TIMER2UFOF for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1537 | #define DMA_CH_CTRL_SIGSEL_TIMER3UFOF (_DMA_CH_CTRL_SIGSEL_TIMER3UFOF << 0) /**< Shifted mode TIMER3UFOF for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1538 | #define DMA_CH_CTRL_SIGSEL_UART0RXDATAV (_DMA_CH_CTRL_SIGSEL_UART0RXDATAV << 0) /**< Shifted mode UART0RXDATAV for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1539 | #define DMA_CH_CTRL_SIGSEL_UART1RXDATAV (_DMA_CH_CTRL_SIGSEL_UART1RXDATAV << 0) /**< Shifted mode UART1RXDATAV for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1540 | #define DMA_CH_CTRL_SIGSEL_MSCWDATA (_DMA_CH_CTRL_SIGSEL_MSCWDATA << 0) /**< Shifted mode MSCWDATA for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1541 | #define DMA_CH_CTRL_SIGSEL_AESDATAWR (_DMA_CH_CTRL_SIGSEL_AESDATAWR << 0) /**< Shifted mode AESDATAWR for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1542 | #define DMA_CH_CTRL_SIGSEL_LESENSEBUFDATAV (_DMA_CH_CTRL_SIGSEL_LESENSEBUFDATAV << 0) /**< Shifted mode LESENSEBUFDATAV for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1543 | #define DMA_CH_CTRL_SIGSEL_EBIPXL0EMPTY (_DMA_CH_CTRL_SIGSEL_EBIPXL0EMPTY << 0) /**< Shifted mode EBIPXL0EMPTY for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1544 | #define DMA_CH_CTRL_SIGSEL_ADC0SCAN (_DMA_CH_CTRL_SIGSEL_ADC0SCAN << 0) /**< Shifted mode ADC0SCAN for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1545 | #define DMA_CH_CTRL_SIGSEL_DAC0CH1 (_DMA_CH_CTRL_SIGSEL_DAC0CH1 << 0) /**< Shifted mode DAC0CH1 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1546 | #define DMA_CH_CTRL_SIGSEL_USART0TXBL (_DMA_CH_CTRL_SIGSEL_USART0TXBL << 0) /**< Shifted mode USART0TXBL for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1547 | #define DMA_CH_CTRL_SIGSEL_USART1TXBL (_DMA_CH_CTRL_SIGSEL_USART1TXBL << 0) /**< Shifted mode USART1TXBL for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1548 | #define DMA_CH_CTRL_SIGSEL_USART2TXBL (_DMA_CH_CTRL_SIGSEL_USART2TXBL << 0) /**< Shifted mode USART2TXBL for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1549 | #define DMA_CH_CTRL_SIGSEL_LEUART0TXBL (_DMA_CH_CTRL_SIGSEL_LEUART0TXBL << 0) /**< Shifted mode LEUART0TXBL for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1550 | #define DMA_CH_CTRL_SIGSEL_LEUART1TXBL (_DMA_CH_CTRL_SIGSEL_LEUART1TXBL << 0) /**< Shifted mode LEUART1TXBL for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1551 | #define DMA_CH_CTRL_SIGSEL_I2C0TXBL (_DMA_CH_CTRL_SIGSEL_I2C0TXBL << 0) /**< Shifted mode I2C0TXBL for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1552 | #define DMA_CH_CTRL_SIGSEL_I2C1TXBL (_DMA_CH_CTRL_SIGSEL_I2C1TXBL << 0) /**< Shifted mode I2C1TXBL for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1553 | #define DMA_CH_CTRL_SIGSEL_TIMER0CC0 (_DMA_CH_CTRL_SIGSEL_TIMER0CC0 << 0) /**< Shifted mode TIMER0CC0 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1554 | #define DMA_CH_CTRL_SIGSEL_TIMER1CC0 (_DMA_CH_CTRL_SIGSEL_TIMER1CC0 << 0) /**< Shifted mode TIMER1CC0 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1555 | #define DMA_CH_CTRL_SIGSEL_TIMER2CC0 (_DMA_CH_CTRL_SIGSEL_TIMER2CC0 << 0) /**< Shifted mode TIMER2CC0 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1556 | #define DMA_CH_CTRL_SIGSEL_TIMER3CC0 (_DMA_CH_CTRL_SIGSEL_TIMER3CC0 << 0) /**< Shifted mode TIMER3CC0 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1557 | #define DMA_CH_CTRL_SIGSEL_UART0TXBL (_DMA_CH_CTRL_SIGSEL_UART0TXBL << 0) /**< Shifted mode UART0TXBL for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1558 | #define DMA_CH_CTRL_SIGSEL_UART1TXBL (_DMA_CH_CTRL_SIGSEL_UART1TXBL << 0) /**< Shifted mode UART1TXBL for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1559 | #define DMA_CH_CTRL_SIGSEL_AESXORDATAWR (_DMA_CH_CTRL_SIGSEL_AESXORDATAWR << 0) /**< Shifted mode AESXORDATAWR for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1560 | #define DMA_CH_CTRL_SIGSEL_EBIPXL1EMPTY (_DMA_CH_CTRL_SIGSEL_EBIPXL1EMPTY << 0) /**< Shifted mode EBIPXL1EMPTY for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1561 | #define DMA_CH_CTRL_SIGSEL_USART0TXEMPTY (_DMA_CH_CTRL_SIGSEL_USART0TXEMPTY << 0) /**< Shifted mode USART0TXEMPTY for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1562 | #define DMA_CH_CTRL_SIGSEL_USART1TXEMPTY (_DMA_CH_CTRL_SIGSEL_USART1TXEMPTY << 0) /**< Shifted mode USART1TXEMPTY for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1563 | #define DMA_CH_CTRL_SIGSEL_USART2TXEMPTY (_DMA_CH_CTRL_SIGSEL_USART2TXEMPTY << 0) /**< Shifted mode USART2TXEMPTY for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1564 | #define DMA_CH_CTRL_SIGSEL_LEUART0TXEMPTY (_DMA_CH_CTRL_SIGSEL_LEUART0TXEMPTY << 0) /**< Shifted mode LEUART0TXEMPTY for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1565 | #define DMA_CH_CTRL_SIGSEL_LEUART1TXEMPTY (_DMA_CH_CTRL_SIGSEL_LEUART1TXEMPTY << 0) /**< Shifted mode LEUART1TXEMPTY for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1566 | #define DMA_CH_CTRL_SIGSEL_TIMER0CC1 (_DMA_CH_CTRL_SIGSEL_TIMER0CC1 << 0) /**< Shifted mode TIMER0CC1 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1567 | #define DMA_CH_CTRL_SIGSEL_TIMER1CC1 (_DMA_CH_CTRL_SIGSEL_TIMER1CC1 << 0) /**< Shifted mode TIMER1CC1 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1568 | #define DMA_CH_CTRL_SIGSEL_TIMER2CC1 (_DMA_CH_CTRL_SIGSEL_TIMER2CC1 << 0) /**< Shifted mode TIMER2CC1 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1569 | #define DMA_CH_CTRL_SIGSEL_TIMER3CC1 (_DMA_CH_CTRL_SIGSEL_TIMER3CC1 << 0) /**< Shifted mode TIMER3CC1 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1570 | #define DMA_CH_CTRL_SIGSEL_UART0TXEMPTY (_DMA_CH_CTRL_SIGSEL_UART0TXEMPTY << 0) /**< Shifted mode UART0TXEMPTY for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1571 | #define DMA_CH_CTRL_SIGSEL_UART1TXEMPTY (_DMA_CH_CTRL_SIGSEL_UART1TXEMPTY << 0) /**< Shifted mode UART1TXEMPTY for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1572 | #define DMA_CH_CTRL_SIGSEL_AESDATARD (_DMA_CH_CTRL_SIGSEL_AESDATARD << 0) /**< Shifted mode AESDATARD for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1573 | #define DMA_CH_CTRL_SIGSEL_EBIPXLFULL (_DMA_CH_CTRL_SIGSEL_EBIPXLFULL << 0) /**< Shifted mode EBIPXLFULL for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1574 | #define DMA_CH_CTRL_SIGSEL_USART1RXDATAVRIGHT (_DMA_CH_CTRL_SIGSEL_USART1RXDATAVRIGHT << 0) /**< Shifted mode USART1RXDATAVRIGHT for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1575 | #define DMA_CH_CTRL_SIGSEL_USART2RXDATAVRIGHT (_DMA_CH_CTRL_SIGSEL_USART2RXDATAVRIGHT << 0) /**< Shifted mode USART2RXDATAVRIGHT for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1576 | #define DMA_CH_CTRL_SIGSEL_TIMER0CC2 (_DMA_CH_CTRL_SIGSEL_TIMER0CC2 << 0) /**< Shifted mode TIMER0CC2 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1577 | #define DMA_CH_CTRL_SIGSEL_TIMER1CC2 (_DMA_CH_CTRL_SIGSEL_TIMER1CC2 << 0) /**< Shifted mode TIMER1CC2 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1578 | #define DMA_CH_CTRL_SIGSEL_TIMER2CC2 (_DMA_CH_CTRL_SIGSEL_TIMER2CC2 << 0) /**< Shifted mode TIMER2CC2 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1579 | #define DMA_CH_CTRL_SIGSEL_TIMER3CC2 (_DMA_CH_CTRL_SIGSEL_TIMER3CC2 << 0) /**< Shifted mode TIMER3CC2 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1580 | #define DMA_CH_CTRL_SIGSEL_AESKEYWR (_DMA_CH_CTRL_SIGSEL_AESKEYWR << 0) /**< Shifted mode AESKEYWR for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1581 | #define DMA_CH_CTRL_SIGSEL_EBIDDEMPTY (_DMA_CH_CTRL_SIGSEL_EBIDDEMPTY << 0) /**< Shifted mode EBIDDEMPTY for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1582 | #define DMA_CH_CTRL_SIGSEL_USART1TXBLRIGHT (_DMA_CH_CTRL_SIGSEL_USART1TXBLRIGHT << 0) /**< Shifted mode USART1TXBLRIGHT for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1583 | #define DMA_CH_CTRL_SIGSEL_USART2TXBLRIGHT (_DMA_CH_CTRL_SIGSEL_USART2TXBLRIGHT << 0) /**< Shifted mode USART2TXBLRIGHT for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1584 | #define _DMA_CH_CTRL_SOURCESEL_SHIFT 16 /**< Shift value for DMA_SOURCESEL */ |
Kojto | 98:8ab26030e058 | 1585 | #define _DMA_CH_CTRL_SOURCESEL_MASK 0x3F0000UL /**< Bit mask for DMA_SOURCESEL */ |
Kojto | 98:8ab26030e058 | 1586 | #define _DMA_CH_CTRL_SOURCESEL_NONE 0x00000000UL /**< Mode NONE for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1587 | #define _DMA_CH_CTRL_SOURCESEL_ADC0 0x00000008UL /**< Mode ADC0 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1588 | #define _DMA_CH_CTRL_SOURCESEL_DAC0 0x0000000AUL /**< Mode DAC0 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1589 | #define _DMA_CH_CTRL_SOURCESEL_USART0 0x0000000CUL /**< Mode USART0 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1590 | #define _DMA_CH_CTRL_SOURCESEL_USART1 0x0000000DUL /**< Mode USART1 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1591 | #define _DMA_CH_CTRL_SOURCESEL_USART2 0x0000000EUL /**< Mode USART2 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1592 | #define _DMA_CH_CTRL_SOURCESEL_LEUART0 0x00000010UL /**< Mode LEUART0 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1593 | #define _DMA_CH_CTRL_SOURCESEL_LEUART1 0x00000011UL /**< Mode LEUART1 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1594 | #define _DMA_CH_CTRL_SOURCESEL_I2C0 0x00000014UL /**< Mode I2C0 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1595 | #define _DMA_CH_CTRL_SOURCESEL_I2C1 0x00000015UL /**< Mode I2C1 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1596 | #define _DMA_CH_CTRL_SOURCESEL_TIMER0 0x00000018UL /**< Mode TIMER0 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1597 | #define _DMA_CH_CTRL_SOURCESEL_TIMER1 0x00000019UL /**< Mode TIMER1 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1598 | #define _DMA_CH_CTRL_SOURCESEL_TIMER2 0x0000001AUL /**< Mode TIMER2 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1599 | #define _DMA_CH_CTRL_SOURCESEL_TIMER3 0x0000001BUL /**< Mode TIMER3 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1600 | #define _DMA_CH_CTRL_SOURCESEL_UART0 0x0000002CUL /**< Mode UART0 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1601 | #define _DMA_CH_CTRL_SOURCESEL_UART1 0x0000002DUL /**< Mode UART1 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1602 | #define _DMA_CH_CTRL_SOURCESEL_MSC 0x00000030UL /**< Mode MSC for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1603 | #define _DMA_CH_CTRL_SOURCESEL_AES 0x00000031UL /**< Mode AES for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1604 | #define _DMA_CH_CTRL_SOURCESEL_LESENSE 0x00000032UL /**< Mode LESENSE for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1605 | #define _DMA_CH_CTRL_SOURCESEL_EBI 0x00000033UL /**< Mode EBI for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1606 | #define DMA_CH_CTRL_SOURCESEL_NONE (_DMA_CH_CTRL_SOURCESEL_NONE << 16) /**< Shifted mode NONE for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1607 | #define DMA_CH_CTRL_SOURCESEL_ADC0 (_DMA_CH_CTRL_SOURCESEL_ADC0 << 16) /**< Shifted mode ADC0 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1608 | #define DMA_CH_CTRL_SOURCESEL_DAC0 (_DMA_CH_CTRL_SOURCESEL_DAC0 << 16) /**< Shifted mode DAC0 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1609 | #define DMA_CH_CTRL_SOURCESEL_USART0 (_DMA_CH_CTRL_SOURCESEL_USART0 << 16) /**< Shifted mode USART0 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1610 | #define DMA_CH_CTRL_SOURCESEL_USART1 (_DMA_CH_CTRL_SOURCESEL_USART1 << 16) /**< Shifted mode USART1 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1611 | #define DMA_CH_CTRL_SOURCESEL_USART2 (_DMA_CH_CTRL_SOURCESEL_USART2 << 16) /**< Shifted mode USART2 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1612 | #define DMA_CH_CTRL_SOURCESEL_LEUART0 (_DMA_CH_CTRL_SOURCESEL_LEUART0 << 16) /**< Shifted mode LEUART0 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1613 | #define DMA_CH_CTRL_SOURCESEL_LEUART1 (_DMA_CH_CTRL_SOURCESEL_LEUART1 << 16) /**< Shifted mode LEUART1 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1614 | #define DMA_CH_CTRL_SOURCESEL_I2C0 (_DMA_CH_CTRL_SOURCESEL_I2C0 << 16) /**< Shifted mode I2C0 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1615 | #define DMA_CH_CTRL_SOURCESEL_I2C1 (_DMA_CH_CTRL_SOURCESEL_I2C1 << 16) /**< Shifted mode I2C1 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1616 | #define DMA_CH_CTRL_SOURCESEL_TIMER0 (_DMA_CH_CTRL_SOURCESEL_TIMER0 << 16) /**< Shifted mode TIMER0 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1617 | #define DMA_CH_CTRL_SOURCESEL_TIMER1 (_DMA_CH_CTRL_SOURCESEL_TIMER1 << 16) /**< Shifted mode TIMER1 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1618 | #define DMA_CH_CTRL_SOURCESEL_TIMER2 (_DMA_CH_CTRL_SOURCESEL_TIMER2 << 16) /**< Shifted mode TIMER2 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1619 | #define DMA_CH_CTRL_SOURCESEL_TIMER3 (_DMA_CH_CTRL_SOURCESEL_TIMER3 << 16) /**< Shifted mode TIMER3 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1620 | #define DMA_CH_CTRL_SOURCESEL_UART0 (_DMA_CH_CTRL_SOURCESEL_UART0 << 16) /**< Shifted mode UART0 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1621 | #define DMA_CH_CTRL_SOURCESEL_UART1 (_DMA_CH_CTRL_SOURCESEL_UART1 << 16) /**< Shifted mode UART1 for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1622 | #define DMA_CH_CTRL_SOURCESEL_MSC (_DMA_CH_CTRL_SOURCESEL_MSC << 16) /**< Shifted mode MSC for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1623 | #define DMA_CH_CTRL_SOURCESEL_AES (_DMA_CH_CTRL_SOURCESEL_AES << 16) /**< Shifted mode AES for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1624 | #define DMA_CH_CTRL_SOURCESEL_LESENSE (_DMA_CH_CTRL_SOURCESEL_LESENSE << 16) /**< Shifted mode LESENSE for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1625 | #define DMA_CH_CTRL_SOURCESEL_EBI (_DMA_CH_CTRL_SOURCESEL_EBI << 16) /**< Shifted mode EBI for DMA_CH_CTRL */ |
Kojto | 98:8ab26030e058 | 1626 | |
Kojto | 98:8ab26030e058 | 1627 | /** @} End of group EFM32GG_DMA */ |
Kojto | 98:8ab26030e058 | 1628 | |
Kojto | 98:8ab26030e058 | 1629 |