added prescaler for 16 bit pwm in LPC1347 target

Fork of mbed-dev by mbed official

Committer:
JojoS
Date:
Sat Sep 10 15:32:04 2016 +0000
Revision:
147:ba84b7dc41a7
Parent:
144:ef7eb2e8f9f7
added prescaler for 16 bit timers (solution as in LPC11xx), default prescaler 31 for max 28 ms period time

Who changed what in which revision?

UserRevisionLine numberNew contents of line
<> 144:ef7eb2e8f9f7 1 ;/*****************************************************************************
<> 144:ef7eb2e8f9f7 2 ; * @file: startup_LPC11xx.s
<> 144:ef7eb2e8f9f7 3 ; * @purpose: CMSIS Cortex-M0 Core Device Startup File
<> 144:ef7eb2e8f9f7 4 ; * for the NXP LPC11xx Device Series
<> 144:ef7eb2e8f9f7 5 ; * @version: V1.0
<> 144:ef7eb2e8f9f7 6 ; * @date: 25. Nov. 2008
<> 144:ef7eb2e8f9f7 7 ; *------- <<< Use Configuration Wizard in Context Menu >>> ------------------
<> 144:ef7eb2e8f9f7 8 ; *
<> 144:ef7eb2e8f9f7 9 ; * Copyright (C) 2008 ARM Limited. All rights reserved.
<> 144:ef7eb2e8f9f7 10 ; * ARM Limited (ARM) is supplying this software for use with Cortex-M0
<> 144:ef7eb2e8f9f7 11 ; * processor based microcontrollers. This file can be freely distributed
<> 144:ef7eb2e8f9f7 12 ; * within development tools that are supporting such ARM based processors.
<> 144:ef7eb2e8f9f7 13 ; *
<> 144:ef7eb2e8f9f7 14 ; * THIS SOFTWARE IS PROVIDED "AS IS". NO WARRANTIES, WHETHER EXPRESS, IMPLIED
<> 144:ef7eb2e8f9f7 15 ; * OR STATUTORY, INCLUDING, BUT NOT LIMITED TO, IMPLIED WARRANTIES OF
<> 144:ef7eb2e8f9f7 16 ; * MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE APPLY TO THIS SOFTWARE.
<> 144:ef7eb2e8f9f7 17 ; * ARM SHALL NOT, IN ANY CIRCUMSTANCES, BE LIABLE FOR SPECIAL, INCIDENTAL, OR
<> 144:ef7eb2e8f9f7 18 ; * CONSEQUENTIAL DAMAGES, FOR ANY REASON WHATSOEVER.
<> 144:ef7eb2e8f9f7 19 ; *
<> 144:ef7eb2e8f9f7 20 ; *****************************************************************************/
<> 144:ef7eb2e8f9f7 21
<> 144:ef7eb2e8f9f7 22 __initial_sp EQU 0x10002000 ; Top of RAM from LPC11U3x
<> 144:ef7eb2e8f9f7 23
<> 144:ef7eb2e8f9f7 24 PRESERVE8
<> 144:ef7eb2e8f9f7 25 THUMB
<> 144:ef7eb2e8f9f7 26
<> 144:ef7eb2e8f9f7 27 ; Vector Table Mapped to Address 0 at Reset
<> 144:ef7eb2e8f9f7 28
<> 144:ef7eb2e8f9f7 29 AREA RESET, DATA, READONLY
<> 144:ef7eb2e8f9f7 30 EXPORT __Vectors
<> 144:ef7eb2e8f9f7 31
<> 144:ef7eb2e8f9f7 32 __Vectors DCD __initial_sp ; Top of Stack
<> 144:ef7eb2e8f9f7 33 DCD Reset_Handler ; Reset Handler
<> 144:ef7eb2e8f9f7 34 DCD NMI_Handler ; NMI Handler
<> 144:ef7eb2e8f9f7 35 DCD HardFault_Handler ; Hard Fault Handler
<> 144:ef7eb2e8f9f7 36 DCD MemManage_Handler ; MPU Fault Handler
<> 144:ef7eb2e8f9f7 37 DCD BusFault_Handler ; Bus Fault Handler
<> 144:ef7eb2e8f9f7 38 DCD UsageFault_Handler ; Usage Fault Handler
<> 144:ef7eb2e8f9f7 39 DCD 0 ; Reserved
<> 144:ef7eb2e8f9f7 40 DCD 0 ; Reserved
<> 144:ef7eb2e8f9f7 41 DCD 0 ; Reserved
<> 144:ef7eb2e8f9f7 42 DCD 0 ; Reserved
<> 144:ef7eb2e8f9f7 43 DCD SVC_Handler ; SVCall Handler
<> 144:ef7eb2e8f9f7 44 DCD DebugMon_Handler ; Debug Monitor Handler
<> 144:ef7eb2e8f9f7 45 DCD 0 ; Reserved
<> 144:ef7eb2e8f9f7 46 DCD PendSV_Handler ; PendSV Handler
<> 144:ef7eb2e8f9f7 47 DCD SysTick_Handler ; SysTick Handler
<> 144:ef7eb2e8f9f7 48
<> 144:ef7eb2e8f9f7 49 ; External Interrupts
<> 144:ef7eb2e8f9f7 50 ; for LPC11Uxx (With USB)
<> 144:ef7eb2e8f9f7 51 DCD FLEX_INT0_IRQHandler ; All GPIO pin can be routed to FLEX_INTx
<> 144:ef7eb2e8f9f7 52 DCD FLEX_INT1_IRQHandler
<> 144:ef7eb2e8f9f7 53 DCD FLEX_INT2_IRQHandler
<> 144:ef7eb2e8f9f7 54 DCD FLEX_INT3_IRQHandler
<> 144:ef7eb2e8f9f7 55 DCD FLEX_INT4_IRQHandler
<> 144:ef7eb2e8f9f7 56 DCD FLEX_INT5_IRQHandler
<> 144:ef7eb2e8f9f7 57 DCD FLEX_INT6_IRQHandler
<> 144:ef7eb2e8f9f7 58 DCD FLEX_INT7_IRQHandler
<> 144:ef7eb2e8f9f7 59 DCD GINT0_IRQHandler
<> 144:ef7eb2e8f9f7 60 DCD GINT1_IRQHandler ; PIO0 (0:7)
<> 144:ef7eb2e8f9f7 61 DCD Reserved_IRQHandler ; Reserved
<> 144:ef7eb2e8f9f7 62 DCD Reserved_IRQHandler
<> 144:ef7eb2e8f9f7 63 DCD Reserved_IRQHandler
<> 144:ef7eb2e8f9f7 64 DCD Reserved_IRQHandler
<> 144:ef7eb2e8f9f7 65 DCD SSP1_IRQHandler ; SSP1
<> 144:ef7eb2e8f9f7 66 DCD I2C_IRQHandler ; I2C
<> 144:ef7eb2e8f9f7 67 DCD TIMER16_0_IRQHandler ; 16-bit Timer0
<> 144:ef7eb2e8f9f7 68 DCD TIMER16_1_IRQHandler ; 16-bit Timer1
<> 144:ef7eb2e8f9f7 69 DCD TIMER32_0_IRQHandler ; 32-bit Timer0
<> 144:ef7eb2e8f9f7 70 DCD TIMER32_1_IRQHandler ; 32-bit Timer1
<> 144:ef7eb2e8f9f7 71 DCD SSP0_IRQHandler ; SSP0
<> 144:ef7eb2e8f9f7 72 DCD UART_IRQHandler ; UART
<> 144:ef7eb2e8f9f7 73 DCD USB_IRQHandler ; USB IRQ
<> 144:ef7eb2e8f9f7 74 DCD USB_FIQHandler ; USB FIQ
<> 144:ef7eb2e8f9f7 75 DCD ADC_IRQHandler ; A/D Converter
<> 144:ef7eb2e8f9f7 76 DCD WDT_IRQHandler ; Watchdog timer
<> 144:ef7eb2e8f9f7 77 DCD BOD_IRQHandler ; Brown Out Detect
<> 144:ef7eb2e8f9f7 78 DCD FMC_IRQHandler ; IP2111 Flash Memory Controller
<> 144:ef7eb2e8f9f7 79 DCD Reserved_IRQHandler ; Reserved
<> 144:ef7eb2e8f9f7 80 DCD Reserved_IRQHandler ; Reserved
<> 144:ef7eb2e8f9f7 81 DCD USBWakeup_IRQHandler ; USB wake up
<> 144:ef7eb2e8f9f7 82 DCD Reserved_IRQHandler ; Reserved
<> 144:ef7eb2e8f9f7 83
<> 144:ef7eb2e8f9f7 84 ;; 48 vector entries. We pad to 128 to fill the 0x0 - 0x1FF REMAP address space
<> 144:ef7eb2e8f9f7 85
<> 144:ef7eb2e8f9f7 86 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 87 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 88 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 89 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 90 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 91 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 92 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 93 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 94 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 95 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 96
<> 144:ef7eb2e8f9f7 97 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 98 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 99 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 100 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 101 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 102 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 103 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 104 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 105 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 106 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 107
<> 144:ef7eb2e8f9f7 108 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 109 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 110 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 111 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 112 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 113 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 114 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 115 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 116 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 117 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 118
<> 144:ef7eb2e8f9f7 119 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 120 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 121 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 122 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 123 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 124 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 125 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 126 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 127 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 128 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 129
<> 144:ef7eb2e8f9f7 130 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 131 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 132 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 133 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 134 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 135 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 136 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 137 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 138 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 139 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 140
<> 144:ef7eb2e8f9f7 141 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 142 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 143 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 144 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 145 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 146 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 147 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 148 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 149 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 150 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 151
<> 144:ef7eb2e8f9f7 152 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 153 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 154 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 155 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 156 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 157 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 158 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 159 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 160 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 161 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 162
<> 144:ef7eb2e8f9f7 163 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 164 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 165 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 166 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 167 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 168 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 169 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 170 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 171 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 172 DCD 0xFFFFFFFF ; Datafill
<> 144:ef7eb2e8f9f7 173
<> 144:ef7eb2e8f9f7 174 IF :LNOT::DEF:NO_CRP
<> 144:ef7eb2e8f9f7 175 AREA |.ARM.__at_0x02FC|, CODE, READONLY
<> 144:ef7eb2e8f9f7 176 CRP_Key DCD 0xFFFFFFFF
<> 144:ef7eb2e8f9f7 177 ENDIF
<> 144:ef7eb2e8f9f7 178
<> 144:ef7eb2e8f9f7 179
<> 144:ef7eb2e8f9f7 180 AREA |.text|, CODE, READONLY
<> 144:ef7eb2e8f9f7 181
<> 144:ef7eb2e8f9f7 182
<> 144:ef7eb2e8f9f7 183
<> 144:ef7eb2e8f9f7 184 ; Reset Handler
<> 144:ef7eb2e8f9f7 185
<> 144:ef7eb2e8f9f7 186 Reset_Handler PROC
<> 144:ef7eb2e8f9f7 187 EXPORT Reset_Handler [WEAK]
<> 144:ef7eb2e8f9f7 188 IMPORT SystemInit
<> 144:ef7eb2e8f9f7 189 IMPORT __main
<> 144:ef7eb2e8f9f7 190 LDR R0, =SystemInit
<> 144:ef7eb2e8f9f7 191 BLX R0
<> 144:ef7eb2e8f9f7 192 LDR R0, =__main
<> 144:ef7eb2e8f9f7 193 BX R0
<> 144:ef7eb2e8f9f7 194 ENDP
<> 144:ef7eb2e8f9f7 195
<> 144:ef7eb2e8f9f7 196 ; Dummy Exception Handlers (infinite loops which can be modified)
<> 144:ef7eb2e8f9f7 197
<> 144:ef7eb2e8f9f7 198 ; now, under COMMON NMI.c and NMI.h, a real NMI handler is created if NMI is enabled
<> 144:ef7eb2e8f9f7 199 ; for particular peripheral.
<> 144:ef7eb2e8f9f7 200 ;NMI_Handler PROC
<> 144:ef7eb2e8f9f7 201 ; EXPORT NMI_Handler [WEAK]
<> 144:ef7eb2e8f9f7 202 ; B .
<> 144:ef7eb2e8f9f7 203 ; ENDP
<> 144:ef7eb2e8f9f7 204 HardFault_Handler\
<> 144:ef7eb2e8f9f7 205 PROC
<> 144:ef7eb2e8f9f7 206 EXPORT HardFault_Handler [WEAK]
<> 144:ef7eb2e8f9f7 207 B .
<> 144:ef7eb2e8f9f7 208 ENDP
<> 144:ef7eb2e8f9f7 209 MemManage_Handler\
<> 144:ef7eb2e8f9f7 210 PROC
<> 144:ef7eb2e8f9f7 211 EXPORT MemManage_Handler [WEAK]
<> 144:ef7eb2e8f9f7 212 B .
<> 144:ef7eb2e8f9f7 213 ENDP
<> 144:ef7eb2e8f9f7 214 BusFault_Handler\
<> 144:ef7eb2e8f9f7 215 PROC
<> 144:ef7eb2e8f9f7 216 EXPORT BusFault_Handler [WEAK]
<> 144:ef7eb2e8f9f7 217 B .
<> 144:ef7eb2e8f9f7 218 ENDP
<> 144:ef7eb2e8f9f7 219 UsageFault_Handler\
<> 144:ef7eb2e8f9f7 220 PROC
<> 144:ef7eb2e8f9f7 221 EXPORT UsageFault_Handler [WEAK]
<> 144:ef7eb2e8f9f7 222 B .
<> 144:ef7eb2e8f9f7 223 ENDP
<> 144:ef7eb2e8f9f7 224 SVC_Handler PROC
<> 144:ef7eb2e8f9f7 225 EXPORT SVC_Handler [WEAK]
<> 144:ef7eb2e8f9f7 226 B .
<> 144:ef7eb2e8f9f7 227 ENDP
<> 144:ef7eb2e8f9f7 228 DebugMon_Handler\
<> 144:ef7eb2e8f9f7 229 PROC
<> 144:ef7eb2e8f9f7 230 EXPORT DebugMon_Handler [WEAK]
<> 144:ef7eb2e8f9f7 231 B .
<> 144:ef7eb2e8f9f7 232 ENDP
<> 144:ef7eb2e8f9f7 233 PendSV_Handler PROC
<> 144:ef7eb2e8f9f7 234 EXPORT PendSV_Handler [WEAK]
<> 144:ef7eb2e8f9f7 235 B .
<> 144:ef7eb2e8f9f7 236 ENDP
<> 144:ef7eb2e8f9f7 237 SysTick_Handler PROC
<> 144:ef7eb2e8f9f7 238 EXPORT SysTick_Handler [WEAK]
<> 144:ef7eb2e8f9f7 239 B .
<> 144:ef7eb2e8f9f7 240 ENDP
<> 144:ef7eb2e8f9f7 241 Reserved_IRQHandler PROC
<> 144:ef7eb2e8f9f7 242 EXPORT Reserved_IRQHandler [WEAK]
<> 144:ef7eb2e8f9f7 243 B .
<> 144:ef7eb2e8f9f7 244 ENDP
<> 144:ef7eb2e8f9f7 245
<> 144:ef7eb2e8f9f7 246 Default_Handler PROC
<> 144:ef7eb2e8f9f7 247 ; for LPC11Uxx (With USB)
<> 144:ef7eb2e8f9f7 248 EXPORT NMI_Handler [WEAK]
<> 144:ef7eb2e8f9f7 249 EXPORT FLEX_INT0_IRQHandler [WEAK]
<> 144:ef7eb2e8f9f7 250 EXPORT FLEX_INT1_IRQHandler [WEAK]
<> 144:ef7eb2e8f9f7 251 EXPORT FLEX_INT2_IRQHandler [WEAK]
<> 144:ef7eb2e8f9f7 252 EXPORT FLEX_INT3_IRQHandler [WEAK]
<> 144:ef7eb2e8f9f7 253 EXPORT FLEX_INT4_IRQHandler [WEAK]
<> 144:ef7eb2e8f9f7 254 EXPORT FLEX_INT5_IRQHandler [WEAK]
<> 144:ef7eb2e8f9f7 255 EXPORT FLEX_INT6_IRQHandler [WEAK]
<> 144:ef7eb2e8f9f7 256 EXPORT FLEX_INT7_IRQHandler [WEAK]
<> 144:ef7eb2e8f9f7 257 EXPORT GINT0_IRQHandler [WEAK]
<> 144:ef7eb2e8f9f7 258 EXPORT GINT1_IRQHandler [WEAK]
<> 144:ef7eb2e8f9f7 259 EXPORT SSP1_IRQHandler [WEAK]
<> 144:ef7eb2e8f9f7 260 EXPORT I2C_IRQHandler [WEAK]
<> 144:ef7eb2e8f9f7 261 EXPORT TIMER16_0_IRQHandler [WEAK]
<> 144:ef7eb2e8f9f7 262 EXPORT TIMER16_1_IRQHandler [WEAK]
<> 144:ef7eb2e8f9f7 263 EXPORT TIMER32_0_IRQHandler [WEAK]
<> 144:ef7eb2e8f9f7 264 EXPORT TIMER32_1_IRQHandler [WEAK]
<> 144:ef7eb2e8f9f7 265 EXPORT SSP0_IRQHandler [WEAK]
<> 144:ef7eb2e8f9f7 266 EXPORT UART_IRQHandler [WEAK]
<> 144:ef7eb2e8f9f7 267
<> 144:ef7eb2e8f9f7 268 EXPORT USB_IRQHandler [WEAK]
<> 144:ef7eb2e8f9f7 269 EXPORT USB_FIQHandler [WEAK]
<> 144:ef7eb2e8f9f7 270 EXPORT ADC_IRQHandler [WEAK]
<> 144:ef7eb2e8f9f7 271 EXPORT WDT_IRQHandler [WEAK]
<> 144:ef7eb2e8f9f7 272 EXPORT BOD_IRQHandler [WEAK]
<> 144:ef7eb2e8f9f7 273 EXPORT FMC_IRQHandler [WEAK]
<> 144:ef7eb2e8f9f7 274 EXPORT USBWakeup_IRQHandler [WEAK]
<> 144:ef7eb2e8f9f7 275
<> 144:ef7eb2e8f9f7 276 NMI_Handler
<> 144:ef7eb2e8f9f7 277 FLEX_INT0_IRQHandler
<> 144:ef7eb2e8f9f7 278 FLEX_INT1_IRQHandler
<> 144:ef7eb2e8f9f7 279 FLEX_INT2_IRQHandler
<> 144:ef7eb2e8f9f7 280 FLEX_INT3_IRQHandler
<> 144:ef7eb2e8f9f7 281 FLEX_INT4_IRQHandler
<> 144:ef7eb2e8f9f7 282 FLEX_INT5_IRQHandler
<> 144:ef7eb2e8f9f7 283 FLEX_INT6_IRQHandler
<> 144:ef7eb2e8f9f7 284 FLEX_INT7_IRQHandler
<> 144:ef7eb2e8f9f7 285 GINT0_IRQHandler
<> 144:ef7eb2e8f9f7 286 GINT1_IRQHandler
<> 144:ef7eb2e8f9f7 287 SSP1_IRQHandler
<> 144:ef7eb2e8f9f7 288 I2C_IRQHandler
<> 144:ef7eb2e8f9f7 289 TIMER16_0_IRQHandler
<> 144:ef7eb2e8f9f7 290 TIMER16_1_IRQHandler
<> 144:ef7eb2e8f9f7 291 TIMER32_0_IRQHandler
<> 144:ef7eb2e8f9f7 292 TIMER32_1_IRQHandler
<> 144:ef7eb2e8f9f7 293 SSP0_IRQHandler
<> 144:ef7eb2e8f9f7 294 UART_IRQHandler
<> 144:ef7eb2e8f9f7 295 USB_IRQHandler
<> 144:ef7eb2e8f9f7 296 USB_FIQHandler
<> 144:ef7eb2e8f9f7 297 ADC_IRQHandler
<> 144:ef7eb2e8f9f7 298 WDT_IRQHandler
<> 144:ef7eb2e8f9f7 299 BOD_IRQHandler
<> 144:ef7eb2e8f9f7 300 FMC_IRQHandler
<> 144:ef7eb2e8f9f7 301 USBWakeup_IRQHandler
<> 144:ef7eb2e8f9f7 302
<> 144:ef7eb2e8f9f7 303 B .
<> 144:ef7eb2e8f9f7 304
<> 144:ef7eb2e8f9f7 305 ENDP
<> 144:ef7eb2e8f9f7 306
<> 144:ef7eb2e8f9f7 307 ALIGN
<> 144:ef7eb2e8f9f7 308 END