anyThing Connected Team / mbed-dev

Dependents:   BREAK_SENSOR_LED

Fork of mbed-dev by mbed official

Committer:
<>
Date:
Fri Sep 02 15:07:44 2016 +0100
Revision:
144:ef7eb2e8f9f7
Parent:
0:9b334a45a8ff
This updates the lib to the mbed lib v125

Who changed what in which revision?

UserRevisionLine numberNew contents of line
<> 144:ef7eb2e8f9f7 1 /**
<> 144:ef7eb2e8f9f7 2 ******************************************************************************
<> 144:ef7eb2e8f9f7 3 * @file stm32l4xx_hal_pcd.h
<> 144:ef7eb2e8f9f7 4 * @author MCD Application Team
<> 144:ef7eb2e8f9f7 5 * @version V1.5.1
<> 144:ef7eb2e8f9f7 6 * @date 31-May-2016
<> 144:ef7eb2e8f9f7 7 * @brief Header file of PCD HAL module.
<> 144:ef7eb2e8f9f7 8 ******************************************************************************
<> 144:ef7eb2e8f9f7 9 * @attention
<> 144:ef7eb2e8f9f7 10 *
<> 144:ef7eb2e8f9f7 11 * <h2><center>&copy; COPYRIGHT(c) 2016 STMicroelectronics</center></h2>
<> 144:ef7eb2e8f9f7 12 *
<> 144:ef7eb2e8f9f7 13 * Redistribution and use in source and binary forms, with or without modification,
<> 144:ef7eb2e8f9f7 14 * are permitted provided that the following conditions are met:
<> 144:ef7eb2e8f9f7 15 * 1. Redistributions of source code must retain the above copyright notice,
<> 144:ef7eb2e8f9f7 16 * this list of conditions and the following disclaimer.
<> 144:ef7eb2e8f9f7 17 * 2. Redistributions in binary form must reproduce the above copyright notice,
<> 144:ef7eb2e8f9f7 18 * this list of conditions and the following disclaimer in the documentation
<> 144:ef7eb2e8f9f7 19 * and/or other materials provided with the distribution.
<> 144:ef7eb2e8f9f7 20 * 3. Neither the name of STMicroelectronics nor the names of its contributors
<> 144:ef7eb2e8f9f7 21 * may be used to endorse or promote products derived from this software
<> 144:ef7eb2e8f9f7 22 * without specific prior written permission.
<> 144:ef7eb2e8f9f7 23 *
<> 144:ef7eb2e8f9f7 24 * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"
<> 144:ef7eb2e8f9f7 25 * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
<> 144:ef7eb2e8f9f7 26 * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE
<> 144:ef7eb2e8f9f7 27 * DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT HOLDER OR CONTRIBUTORS BE LIABLE
<> 144:ef7eb2e8f9f7 28 * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
<> 144:ef7eb2e8f9f7 29 * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
<> 144:ef7eb2e8f9f7 30 * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
<> 144:ef7eb2e8f9f7 31 * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY,
<> 144:ef7eb2e8f9f7 32 * OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
<> 144:ef7eb2e8f9f7 33 * OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
<> 144:ef7eb2e8f9f7 34 *
<> 144:ef7eb2e8f9f7 35 ******************************************************************************
<> 144:ef7eb2e8f9f7 36 */
<> 144:ef7eb2e8f9f7 37
<> 144:ef7eb2e8f9f7 38 /* Define to prevent recursive inclusion -------------------------------------*/
<> 144:ef7eb2e8f9f7 39 #ifndef __STM32L4xx_HAL_PCD_H
<> 144:ef7eb2e8f9f7 40 #define __STM32L4xx_HAL_PCD_H
<> 144:ef7eb2e8f9f7 41
<> 144:ef7eb2e8f9f7 42 #ifdef __cplusplus
<> 144:ef7eb2e8f9f7 43 extern "C" {
<> 144:ef7eb2e8f9f7 44 #endif
<> 144:ef7eb2e8f9f7 45
<> 144:ef7eb2e8f9f7 46 #if defined(STM32L475xx) || defined(STM32L476xx) || \
<> 144:ef7eb2e8f9f7 47 defined(STM32L485xx) || defined(STM32L486xx) || \
<> 144:ef7eb2e8f9f7 48 defined(STM32L432xx) || defined(STM32L433xx) || \
<> 144:ef7eb2e8f9f7 49 defined(STM32L442xx) || defined(STM32L443xx)
<> 144:ef7eb2e8f9f7 50
<> 144:ef7eb2e8f9f7 51 /* Includes ------------------------------------------------------------------*/
<> 144:ef7eb2e8f9f7 52 #include "stm32l4xx_ll_usb.h"
<> 144:ef7eb2e8f9f7 53
<> 144:ef7eb2e8f9f7 54 /** @addtogroup STM32L4xx_HAL_Driver
<> 144:ef7eb2e8f9f7 55 * @{
<> 144:ef7eb2e8f9f7 56 */
<> 144:ef7eb2e8f9f7 57
<> 144:ef7eb2e8f9f7 58 /** @addtogroup PCD
<> 144:ef7eb2e8f9f7 59 * @{
<> 144:ef7eb2e8f9f7 60 */
<> 144:ef7eb2e8f9f7 61
<> 144:ef7eb2e8f9f7 62 /* Exported types ------------------------------------------------------------*/
<> 144:ef7eb2e8f9f7 63 /** @defgroup PCD_Exported_Types PCD Exported Types
<> 144:ef7eb2e8f9f7 64 * @{
<> 144:ef7eb2e8f9f7 65 */
<> 144:ef7eb2e8f9f7 66
<> 144:ef7eb2e8f9f7 67 /**
<> 144:ef7eb2e8f9f7 68 * @brief PCD State structure definition
<> 144:ef7eb2e8f9f7 69 */
<> 144:ef7eb2e8f9f7 70 typedef enum
<> 144:ef7eb2e8f9f7 71 {
<> 144:ef7eb2e8f9f7 72 HAL_PCD_STATE_RESET = 0x00,
<> 144:ef7eb2e8f9f7 73 HAL_PCD_STATE_READY = 0x01,
<> 144:ef7eb2e8f9f7 74 HAL_PCD_STATE_ERROR = 0x02,
<> 144:ef7eb2e8f9f7 75 HAL_PCD_STATE_BUSY = 0x03,
<> 144:ef7eb2e8f9f7 76 HAL_PCD_STATE_TIMEOUT = 0x04
<> 144:ef7eb2e8f9f7 77 } PCD_StateTypeDef;
<> 144:ef7eb2e8f9f7 78
<> 144:ef7eb2e8f9f7 79 /* Device LPM suspend state */
<> 144:ef7eb2e8f9f7 80 typedef enum
<> 144:ef7eb2e8f9f7 81 {
<> 144:ef7eb2e8f9f7 82 LPM_L0 = 0x00, /* on */
<> 144:ef7eb2e8f9f7 83 LPM_L1 = 0x01, /* LPM L1 sleep */
<> 144:ef7eb2e8f9f7 84 LPM_L2 = 0x02, /* suspend */
<> 144:ef7eb2e8f9f7 85 LPM_L3 = 0x03, /* off */
<> 144:ef7eb2e8f9f7 86 }PCD_LPM_StateTypeDef;
<> 144:ef7eb2e8f9f7 87
<> 144:ef7eb2e8f9f7 88 #if defined (USB)
<> 144:ef7eb2e8f9f7 89 /**
<> 144:ef7eb2e8f9f7 90 * @brief PCD double buffered endpoint direction
<> 144:ef7eb2e8f9f7 91 */
<> 144:ef7eb2e8f9f7 92 typedef enum
<> 144:ef7eb2e8f9f7 93 {
<> 144:ef7eb2e8f9f7 94 PCD_EP_DBUF_OUT,
<> 144:ef7eb2e8f9f7 95 PCD_EP_DBUF_IN,
<> 144:ef7eb2e8f9f7 96 PCD_EP_DBUF_ERR,
<> 144:ef7eb2e8f9f7 97 }PCD_EP_DBUF_DIR;
<> 144:ef7eb2e8f9f7 98
<> 144:ef7eb2e8f9f7 99 /**
<> 144:ef7eb2e8f9f7 100 * @brief PCD endpoint buffer number
<> 144:ef7eb2e8f9f7 101 */
<> 144:ef7eb2e8f9f7 102 typedef enum
<> 144:ef7eb2e8f9f7 103 {
<> 144:ef7eb2e8f9f7 104 PCD_EP_NOBUF,
<> 144:ef7eb2e8f9f7 105 PCD_EP_BUF0,
<> 144:ef7eb2e8f9f7 106 PCD_EP_BUF1
<> 144:ef7eb2e8f9f7 107 }PCD_EP_BUF_NUM;
<> 144:ef7eb2e8f9f7 108 #endif /* USB */
<> 144:ef7eb2e8f9f7 109
<> 144:ef7eb2e8f9f7 110 #if defined (USB_OTG_FS)
<> 144:ef7eb2e8f9f7 111 typedef USB_OTG_GlobalTypeDef PCD_TypeDef;
<> 144:ef7eb2e8f9f7 112 typedef USB_OTG_CfgTypeDef PCD_InitTypeDef;
<> 144:ef7eb2e8f9f7 113 typedef USB_OTG_EPTypeDef PCD_EPTypeDef;
<> 144:ef7eb2e8f9f7 114 #endif /* USB_OTG_FS */
<> 144:ef7eb2e8f9f7 115
<> 144:ef7eb2e8f9f7 116 #if defined (USB)
<> 144:ef7eb2e8f9f7 117 typedef USB_TypeDef PCD_TypeDef;
<> 144:ef7eb2e8f9f7 118 typedef USB_CfgTypeDef PCD_InitTypeDef;
<> 144:ef7eb2e8f9f7 119 typedef USB_EPTypeDef PCD_EPTypeDef;
<> 144:ef7eb2e8f9f7 120 #endif /* USB */
<> 144:ef7eb2e8f9f7 121
<> 144:ef7eb2e8f9f7 122 /**
<> 144:ef7eb2e8f9f7 123 * @brief PCD Handle Structure definition
<> 144:ef7eb2e8f9f7 124 */
<> 144:ef7eb2e8f9f7 125 typedef struct
<> 144:ef7eb2e8f9f7 126 {
<> 144:ef7eb2e8f9f7 127 PCD_TypeDef *Instance; /*!< Register base address */
<> 144:ef7eb2e8f9f7 128 PCD_InitTypeDef Init; /*!< PCD required parameters */
<> 144:ef7eb2e8f9f7 129 __IO uint8_t USB_Address; /*!< USB Address: not used by USB OTG FS */
<> 144:ef7eb2e8f9f7 130 PCD_EPTypeDef IN_ep[15]; /*!< IN endpoint parameters */
<> 144:ef7eb2e8f9f7 131 PCD_EPTypeDef OUT_ep[15]; /*!< OUT endpoint parameters */
<> 144:ef7eb2e8f9f7 132 HAL_LockTypeDef Lock; /*!< PCD peripheral status */
<> 144:ef7eb2e8f9f7 133 __IO PCD_StateTypeDef State; /*!< PCD communication state */
<> 144:ef7eb2e8f9f7 134 uint32_t Setup[12]; /*!< Setup packet buffer */
<> 144:ef7eb2e8f9f7 135 PCD_LPM_StateTypeDef LPM_State; /*!< LPM State */
<> 144:ef7eb2e8f9f7 136 uint32_t BESL;
<> 144:ef7eb2e8f9f7 137
<> 144:ef7eb2e8f9f7 138
<> 144:ef7eb2e8f9f7 139 uint32_t lpm_active; /*!< Enable or disable the Link Power Management .
<> 144:ef7eb2e8f9f7 140 This parameter can be set to ENABLE or DISABLE */
<> 144:ef7eb2e8f9f7 141
<> 144:ef7eb2e8f9f7 142 uint32_t battery_charging_active; /*!< Enable or disable Battery charging.
<> 144:ef7eb2e8f9f7 143 This parameter can be set to ENABLE or DISABLE */
<> 144:ef7eb2e8f9f7 144 void *pData; /*!< Pointer to upper stack Handler */
<> 144:ef7eb2e8f9f7 145
<> 144:ef7eb2e8f9f7 146 } PCD_HandleTypeDef;
<> 144:ef7eb2e8f9f7 147
<> 144:ef7eb2e8f9f7 148 /**
<> 144:ef7eb2e8f9f7 149 * @}
<> 144:ef7eb2e8f9f7 150 */
<> 144:ef7eb2e8f9f7 151
<> 144:ef7eb2e8f9f7 152 /* Include PCD HAL Extended module */
<> 144:ef7eb2e8f9f7 153 #include "stm32l4xx_hal_pcd_ex.h"
<> 144:ef7eb2e8f9f7 154
<> 144:ef7eb2e8f9f7 155 /* Exported constants --------------------------------------------------------*/
<> 144:ef7eb2e8f9f7 156 /** @defgroup PCD_Exported_Constants PCD Exported Constants
<> 144:ef7eb2e8f9f7 157 * @{
<> 144:ef7eb2e8f9f7 158 */
<> 144:ef7eb2e8f9f7 159
<> 144:ef7eb2e8f9f7 160 /** @defgroup PCD_Speed PCD Speed
<> 144:ef7eb2e8f9f7 161 * @{
<> 144:ef7eb2e8f9f7 162 */
<> 144:ef7eb2e8f9f7 163 #define PCD_SPEED_FULL 1
<> 144:ef7eb2e8f9f7 164 /**
<> 144:ef7eb2e8f9f7 165 * @}
<> 144:ef7eb2e8f9f7 166 */
<> 144:ef7eb2e8f9f7 167
<> 144:ef7eb2e8f9f7 168 /** @defgroup PCD_PHY_Module PCD PHY Module
<> 144:ef7eb2e8f9f7 169 * @{
<> 144:ef7eb2e8f9f7 170 */
<> 144:ef7eb2e8f9f7 171 #define PCD_PHY_EMBEDDED 1
<> 144:ef7eb2e8f9f7 172 /**
<> 144:ef7eb2e8f9f7 173 * @}
<> 144:ef7eb2e8f9f7 174 */
<> 144:ef7eb2e8f9f7 175
<> 144:ef7eb2e8f9f7 176 /** @defgroup PCD_Turnaround_Timeout Turnaround Timeout Value
<> 144:ef7eb2e8f9f7 177 * @{
<> 144:ef7eb2e8f9f7 178 */
<> 144:ef7eb2e8f9f7 179 #ifndef USBD_FS_TRDT_VALUE
<> 144:ef7eb2e8f9f7 180 #define USBD_FS_TRDT_VALUE 5
<> 144:ef7eb2e8f9f7 181 #endif /* USBD_FS_TRDT_VALUE */
<> 144:ef7eb2e8f9f7 182 /**
<> 144:ef7eb2e8f9f7 183 * @}
<> 144:ef7eb2e8f9f7 184 */
<> 144:ef7eb2e8f9f7 185
<> 144:ef7eb2e8f9f7 186 /**
<> 144:ef7eb2e8f9f7 187 * @}
<> 144:ef7eb2e8f9f7 188 */
<> 144:ef7eb2e8f9f7 189
<> 144:ef7eb2e8f9f7 190 /* Exported macros -----------------------------------------------------------*/
<> 144:ef7eb2e8f9f7 191 /** @defgroup PCD_Exported_Macros PCD Exported Macros
<> 144:ef7eb2e8f9f7 192 * @brief macros to handle interrupts and specific clock configurations
<> 144:ef7eb2e8f9f7 193 * @{
<> 144:ef7eb2e8f9f7 194 */
<> 144:ef7eb2e8f9f7 195 #if defined (USB_OTG_FS)
<> 144:ef7eb2e8f9f7 196 #define __HAL_PCD_ENABLE(__HANDLE__) USB_EnableGlobalInt ((__HANDLE__)->Instance)
<> 144:ef7eb2e8f9f7 197 #define __HAL_PCD_DISABLE(__HANDLE__) USB_DisableGlobalInt ((__HANDLE__)->Instance)
<> 144:ef7eb2e8f9f7 198
<> 144:ef7eb2e8f9f7 199 #define __HAL_PCD_GET_FLAG(__HANDLE__, __INTERRUPT__) ((USB_ReadInterrupts((__HANDLE__)->Instance) & (__INTERRUPT__)) == (__INTERRUPT__))
<> 144:ef7eb2e8f9f7 200 #define __HAL_PCD_CLEAR_FLAG(__HANDLE__, __INTERRUPT__) (((__HANDLE__)->Instance->GINTSTS) &= (__INTERRUPT__))
<> 144:ef7eb2e8f9f7 201 #define __HAL_PCD_IS_INVALID_INTERRUPT(__HANDLE__) (USB_ReadInterrupts((__HANDLE__)->Instance) == 0)
<> 144:ef7eb2e8f9f7 202
<> 144:ef7eb2e8f9f7 203
<> 144:ef7eb2e8f9f7 204 #define __HAL_PCD_UNGATE_PHYCLOCK(__HANDLE__) *(__IO uint32_t *)((uint32_t)((__HANDLE__)->Instance) + USB_OTG_PCGCCTL_BASE) &= \
<> 144:ef7eb2e8f9f7 205 ~(USB_OTG_PCGCCTL_STOPCLK)
<> 144:ef7eb2e8f9f7 206
<> 144:ef7eb2e8f9f7 207 #define __HAL_PCD_GATE_PHYCLOCK(__HANDLE__) *(__IO uint32_t *)((uint32_t)((__HANDLE__)->Instance) + USB_OTG_PCGCCTL_BASE) |= USB_OTG_PCGCCTL_STOPCLK
<> 144:ef7eb2e8f9f7 208
<> 144:ef7eb2e8f9f7 209 #define __HAL_PCD_IS_PHY_SUSPENDED(__HANDLE__) ((*(__IO uint32_t *)((uint32_t)((__HANDLE__)->Instance) + USB_OTG_PCGCCTL_BASE))&0x10)
<> 144:ef7eb2e8f9f7 210
<> 144:ef7eb2e8f9f7 211 #define __HAL_USB_OTG_FS_WAKEUP_EXTI_ENABLE_IT() EXTI->IMR1 |= USB_OTG_FS_WAKEUP_EXTI_LINE
<> 144:ef7eb2e8f9f7 212 #define __HAL_USB_OTG_FS_WAKEUP_EXTI_DISABLE_IT() EXTI->IMR1 &= ~(USB_OTG_FS_WAKEUP_EXTI_LINE)
<> 144:ef7eb2e8f9f7 213 #define __HAL_USB_OTG_FS_WAKEUP_EXTI_GET_FLAG() EXTI->PR1 & (USB_OTG_FS_WAKEUP_EXTI_LINE)
<> 144:ef7eb2e8f9f7 214 #define __HAL_USB_OTG_FS_WAKEUP_EXTI_CLEAR_FLAG() EXTI->PR1 = USB_OTG_FS_WAKEUP_EXTI_LINE
<> 144:ef7eb2e8f9f7 215
<> 144:ef7eb2e8f9f7 216 #define __HAL_USB_OTG_FS_WAKEUP_EXTI_ENABLE_RISING_EDGE() do {\
<> 144:ef7eb2e8f9f7 217 EXTI->FTSR1 &= ~(USB_OTG_FS_WAKEUP_EXTI_LINE);\
<> 144:ef7eb2e8f9f7 218 EXTI->RTSR1 |= USB_OTG_FS_WAKEUP_EXTI_LINE;\
<> 144:ef7eb2e8f9f7 219 } while(0)
<> 144:ef7eb2e8f9f7 220
<> 144:ef7eb2e8f9f7 221 #define __HAL_USB_OTG_FS_WAKEUP_EXTI_ENABLE_FALLING_EDGE() do {\
<> 144:ef7eb2e8f9f7 222 EXTI->FTSR1 |= (USB_OTG_FS_WAKEUP_EXTI_LINE);\
<> 144:ef7eb2e8f9f7 223 EXTI->RTSR1 &= ~(USB_OTG_FS_WAKEUP_EXTI_LINE);\
<> 144:ef7eb2e8f9f7 224 } while(0)
<> 144:ef7eb2e8f9f7 225
<> 144:ef7eb2e8f9f7 226 #define __HAL_USB_OTG_FS_WAKEUP_EXTI_ENABLE_RISING_FALLING_EDGE() do {\
<> 144:ef7eb2e8f9f7 227 EXTI->RTSR1 &= ~(USB_OTG_FS_WAKEUP_EXTI_LINE);\
<> 144:ef7eb2e8f9f7 228 EXTI->FTSR1 &= ~(USB_OTG_FS_WAKEUP_EXTI_LINE);\
<> 144:ef7eb2e8f9f7 229 EXTI->RTSR1 |= USB_OTG_FS_WAKEUP_EXTI_LINE;\
<> 144:ef7eb2e8f9f7 230 EXTI->FTSR1 |= USB_OTG_FS_WAKEUP_EXTI_LINE;\
<> 144:ef7eb2e8f9f7 231 } while(0)
<> 144:ef7eb2e8f9f7 232
<> 144:ef7eb2e8f9f7 233 #define __HAL_USB_OTG_FS_WAKEUP_EXTI_GENERATE_SWIT() (EXTI->SWIER1 |= USB_OTG_FS_WAKEUP_EXTI_LINE)
<> 144:ef7eb2e8f9f7 234
<> 144:ef7eb2e8f9f7 235 #endif /* USB_OTG_FS */
<> 144:ef7eb2e8f9f7 236
<> 144:ef7eb2e8f9f7 237 #if defined (USB)
<> 144:ef7eb2e8f9f7 238 #define __HAL_PCD_ENABLE(__HANDLE__) USB_EnableGlobalInt ((__HANDLE__)->Instance)
<> 144:ef7eb2e8f9f7 239 #define __HAL_PCD_DISABLE(__HANDLE__) USB_DisableGlobalInt ((__HANDLE__)->Instance)
<> 144:ef7eb2e8f9f7 240 #define __HAL_PCD_GET_FLAG(__HANDLE__, __INTERRUPT__) ((USB_ReadInterrupts((__HANDLE__)->Instance) & (__INTERRUPT__)) == (__INTERRUPT__))
<> 144:ef7eb2e8f9f7 241 #define __HAL_PCD_CLEAR_FLAG(__HANDLE__, __INTERRUPT__) (((__HANDLE__)->Instance->ISTR) &= ~(__INTERRUPT__))
<> 144:ef7eb2e8f9f7 242
<> 144:ef7eb2e8f9f7 243 #define __HAL_USB_WAKEUP_EXTI_ENABLE_IT() EXTI->IMR1 |= USB_WAKEUP_EXTI_LINE
<> 144:ef7eb2e8f9f7 244 #define __HAL_USB_WAKEUP_EXTI_DISABLE_IT() EXTI->IMR1 &= ~(USB_WAKEUP_EXTI_LINE)
<> 144:ef7eb2e8f9f7 245 #define __HAL_USB_WAKEUP_EXTI_GET_FLAG() EXTI->PR1 & (USB_WAKEUP_EXTI_LINE)
<> 144:ef7eb2e8f9f7 246 #define __HAL_USB_WAKEUP_EXTI_CLEAR_FLAG() EXTI->PR1 = USB_WAKEUP_EXTI_LINE
<> 144:ef7eb2e8f9f7 247
<> 144:ef7eb2e8f9f7 248 #define __HAL_USB_WAKEUP_EXTI_ENABLE_RISING_EDGE() do {\
<> 144:ef7eb2e8f9f7 249 EXTI->FTSR1 &= ~(USB_WAKEUP_EXTI_LINE);\
<> 144:ef7eb2e8f9f7 250 EXTI->RTSR1 |= USB_WAKEUP_EXTI_LINE;\
<> 144:ef7eb2e8f9f7 251 } while(0)
<> 144:ef7eb2e8f9f7 252
<> 144:ef7eb2e8f9f7 253 #define __HAL_USB_WAKEUP_EXTI_ENABLE_FALLING_EDGE() do {\
<> 144:ef7eb2e8f9f7 254 EXTI->FTSR1 |= (USB_WAKEUP_EXTI_LINE);\
<> 144:ef7eb2e8f9f7 255 EXTI->RTSR1 &= ~(USB_WAKEUP_EXTI_LINE);\
<> 144:ef7eb2e8f9f7 256 } while(0)
<> 144:ef7eb2e8f9f7 257
<> 144:ef7eb2e8f9f7 258 #define __HAL_USB_WAKEUP_EXTI_ENABLE_RISING_FALLING_EDGE() do {\
<> 144:ef7eb2e8f9f7 259 EXTI->RTSR1 &= ~(USB_WAKEUP_EXTI_LINE);\
<> 144:ef7eb2e8f9f7 260 EXTI->FTSR1 &= ~(USB_WAKEUP_EXTI_LINE);\
<> 144:ef7eb2e8f9f7 261 EXTI->RTSR1 |= USB_WAKEUP_EXTI_LINE;\
<> 144:ef7eb2e8f9f7 262 EXTI->FTSR1 |= USB_WAKEUP_EXTI_LINE;\
<> 144:ef7eb2e8f9f7 263 } while(0)
<> 144:ef7eb2e8f9f7 264
<> 144:ef7eb2e8f9f7 265 #define __HAL_USB_WAKEUP_EXTI_GENERATE_SWIT() (EXTI->SWIER1 |= USB_WAKEUP_EXTI_LINE)
<> 144:ef7eb2e8f9f7 266
<> 144:ef7eb2e8f9f7 267 #endif /* USB */
<> 144:ef7eb2e8f9f7 268
<> 144:ef7eb2e8f9f7 269 /**
<> 144:ef7eb2e8f9f7 270 * @}
<> 144:ef7eb2e8f9f7 271 */
<> 144:ef7eb2e8f9f7 272
<> 144:ef7eb2e8f9f7 273 /** @addtogroup PCD_Exported_Functions PCD Exported Functions
<> 144:ef7eb2e8f9f7 274 * @{
<> 144:ef7eb2e8f9f7 275 */
<> 144:ef7eb2e8f9f7 276
<> 144:ef7eb2e8f9f7 277 /* Initialization/de-initialization functions ********************************/
<> 144:ef7eb2e8f9f7 278 /** @addtogroup PCD_Exported_Functions_Group1 Initialization and de-initialization functions
<> 144:ef7eb2e8f9f7 279 * @{
<> 144:ef7eb2e8f9f7 280 */
<> 144:ef7eb2e8f9f7 281 HAL_StatusTypeDef HAL_PCD_Init(PCD_HandleTypeDef *hpcd);
<> 144:ef7eb2e8f9f7 282 HAL_StatusTypeDef HAL_PCD_DeInit (PCD_HandleTypeDef *hpcd);
<> 144:ef7eb2e8f9f7 283 void HAL_PCD_MspInit(PCD_HandleTypeDef *hpcd);
<> 144:ef7eb2e8f9f7 284 void HAL_PCD_MspDeInit(PCD_HandleTypeDef *hpcd);
<> 144:ef7eb2e8f9f7 285 /**
<> 144:ef7eb2e8f9f7 286 * @}
<> 144:ef7eb2e8f9f7 287 */
<> 144:ef7eb2e8f9f7 288
<> 144:ef7eb2e8f9f7 289 /* I/O operation functions ***************************************************/
<> 144:ef7eb2e8f9f7 290 /* Non-Blocking mode: Interrupt */
<> 144:ef7eb2e8f9f7 291 /** @addtogroup PCD_Exported_Functions_Group2 Input and Output operation functions
<> 144:ef7eb2e8f9f7 292 * @{
<> 144:ef7eb2e8f9f7 293 */
<> 144:ef7eb2e8f9f7 294 /* Non-Blocking mode: Interrupt */
<> 144:ef7eb2e8f9f7 295 HAL_StatusTypeDef HAL_PCD_Start(PCD_HandleTypeDef *hpcd);
<> 144:ef7eb2e8f9f7 296 HAL_StatusTypeDef HAL_PCD_Stop(PCD_HandleTypeDef *hpcd);
<> 144:ef7eb2e8f9f7 297 void HAL_PCD_IRQHandler(PCD_HandleTypeDef *hpcd);
<> 144:ef7eb2e8f9f7 298
<> 144:ef7eb2e8f9f7 299 void HAL_PCD_DataOutStageCallback(PCD_HandleTypeDef *hpcd, uint8_t epnum);
<> 144:ef7eb2e8f9f7 300 void HAL_PCD_DataInStageCallback(PCD_HandleTypeDef *hpcd, uint8_t epnum);
<> 144:ef7eb2e8f9f7 301 void HAL_PCD_SetupStageCallback(PCD_HandleTypeDef *hpcd);
<> 144:ef7eb2e8f9f7 302 void HAL_PCD_SOFCallback(PCD_HandleTypeDef *hpcd);
<> 144:ef7eb2e8f9f7 303 void HAL_PCD_ResetCallback(PCD_HandleTypeDef *hpcd);
<> 144:ef7eb2e8f9f7 304 void HAL_PCD_SuspendCallback(PCD_HandleTypeDef *hpcd);
<> 144:ef7eb2e8f9f7 305 void HAL_PCD_ResumeCallback(PCD_HandleTypeDef *hpcd);
<> 144:ef7eb2e8f9f7 306 void HAL_PCD_ISOOUTIncompleteCallback(PCD_HandleTypeDef *hpcd, uint8_t epnum);
<> 144:ef7eb2e8f9f7 307 void HAL_PCD_ISOINIncompleteCallback(PCD_HandleTypeDef *hpcd, uint8_t epnum);
<> 144:ef7eb2e8f9f7 308 void HAL_PCD_ConnectCallback(PCD_HandleTypeDef *hpcd);
<> 144:ef7eb2e8f9f7 309 void HAL_PCD_DisconnectCallback(PCD_HandleTypeDef *hpcd);
<> 144:ef7eb2e8f9f7 310 /**
<> 144:ef7eb2e8f9f7 311 * @}
<> 144:ef7eb2e8f9f7 312 */
<> 144:ef7eb2e8f9f7 313
<> 144:ef7eb2e8f9f7 314 /* Peripheral Control functions **********************************************/
<> 144:ef7eb2e8f9f7 315 /** @addtogroup PCD_Exported_Functions_Group3 Peripheral Control functions
<> 144:ef7eb2e8f9f7 316 * @{
<> 144:ef7eb2e8f9f7 317 */
<> 144:ef7eb2e8f9f7 318 HAL_StatusTypeDef HAL_PCD_DevConnect(PCD_HandleTypeDef *hpcd);
<> 144:ef7eb2e8f9f7 319 HAL_StatusTypeDef HAL_PCD_DevDisconnect(PCD_HandleTypeDef *hpcd);
<> 144:ef7eb2e8f9f7 320 HAL_StatusTypeDef HAL_PCD_SetAddress(PCD_HandleTypeDef *hpcd, uint8_t address);
<> 144:ef7eb2e8f9f7 321 HAL_StatusTypeDef HAL_PCD_EP_Open(PCD_HandleTypeDef *hpcd, uint8_t ep_addr, uint16_t ep_mps, uint8_t ep_type);
<> 144:ef7eb2e8f9f7 322 HAL_StatusTypeDef HAL_PCD_EP_Close(PCD_HandleTypeDef *hpcd, uint8_t ep_addr);
<> 144:ef7eb2e8f9f7 323 HAL_StatusTypeDef HAL_PCD_EP_Receive(PCD_HandleTypeDef *hpcd, uint8_t ep_addr, uint8_t *pBuf, uint32_t len);
<> 144:ef7eb2e8f9f7 324 HAL_StatusTypeDef HAL_PCD_EP_Transmit(PCD_HandleTypeDef *hpcd, uint8_t ep_addr, uint8_t *pBuf, uint32_t len);
<> 144:ef7eb2e8f9f7 325 uint16_t HAL_PCD_EP_GetRxCount(PCD_HandleTypeDef *hpcd, uint8_t ep_addr);
<> 144:ef7eb2e8f9f7 326 HAL_StatusTypeDef HAL_PCD_EP_SetStall(PCD_HandleTypeDef *hpcd, uint8_t ep_addr);
<> 144:ef7eb2e8f9f7 327 HAL_StatusTypeDef HAL_PCD_EP_ClrStall(PCD_HandleTypeDef *hpcd, uint8_t ep_addr);
<> 144:ef7eb2e8f9f7 328 HAL_StatusTypeDef HAL_PCD_EP_Flush(PCD_HandleTypeDef *hpcd, uint8_t ep_addr);
<> 144:ef7eb2e8f9f7 329 HAL_StatusTypeDef HAL_PCD_ActivateRemoteWakeup(PCD_HandleTypeDef *hpcd);
<> 144:ef7eb2e8f9f7 330 HAL_StatusTypeDef HAL_PCD_DeActivateRemoteWakeup(PCD_HandleTypeDef *hpcd);
<> 144:ef7eb2e8f9f7 331 /**
<> 144:ef7eb2e8f9f7 332 * @}
<> 144:ef7eb2e8f9f7 333 */
<> 144:ef7eb2e8f9f7 334
<> 144:ef7eb2e8f9f7 335 /* Peripheral State functions ************************************************/
<> 144:ef7eb2e8f9f7 336 /** @addtogroup PCD_Exported_Functions_Group4 Peripheral State functions
<> 144:ef7eb2e8f9f7 337 * @{
<> 144:ef7eb2e8f9f7 338 */
<> 144:ef7eb2e8f9f7 339 PCD_StateTypeDef HAL_PCD_GetState(PCD_HandleTypeDef *hpcd);
<> 144:ef7eb2e8f9f7 340 /**
<> 144:ef7eb2e8f9f7 341 * @}
<> 144:ef7eb2e8f9f7 342 */
<> 144:ef7eb2e8f9f7 343
<> 144:ef7eb2e8f9f7 344 /**
<> 144:ef7eb2e8f9f7 345 * @}
<> 144:ef7eb2e8f9f7 346 */
<> 144:ef7eb2e8f9f7 347
<> 144:ef7eb2e8f9f7 348 /* Private constants ---------------------------------------------------------*/
<> 144:ef7eb2e8f9f7 349 /** @defgroup PCD_Private_Constants PCD Private Constants
<> 144:ef7eb2e8f9f7 350 * @{
<> 144:ef7eb2e8f9f7 351 */
<> 144:ef7eb2e8f9f7 352 /** @defgroup USB_EXTI_Line_Interrupt USB EXTI line interrupt
<> 144:ef7eb2e8f9f7 353 * @{
<> 144:ef7eb2e8f9f7 354 */
<> 144:ef7eb2e8f9f7 355 #if defined (USB_OTG_FS)
<> 144:ef7eb2e8f9f7 356 #define USB_OTG_FS_WAKEUP_EXTI_RISING_EDGE ((uint32_t)0x08)
<> 144:ef7eb2e8f9f7 357 #define USB_OTG_FS_WAKEUP_EXTI_FALLING_EDGE ((uint32_t)0x0C)
<> 144:ef7eb2e8f9f7 358 #define USB_OTG_FS_WAKEUP_EXTI_RISING_FALLING_EDGE ((uint32_t)0x10)
<> 144:ef7eb2e8f9f7 359
<> 144:ef7eb2e8f9f7 360 #define USB_OTG_FS_WAKEUP_EXTI_LINE ((uint32_t)0x00020000) /*!< External interrupt line 17 Connected to the USB EXTI Line */
<> 144:ef7eb2e8f9f7 361 #endif /* USB_OTG_FS */
<> 144:ef7eb2e8f9f7 362
<> 144:ef7eb2e8f9f7 363 #if defined (USB)
<> 144:ef7eb2e8f9f7 364 #define USB_WAKEUP_EXTI_LINE ((uint32_t)0x00020000) /*!< External interrupt line 17Connected to the USB EXTI Line */
<> 144:ef7eb2e8f9f7 365 #endif /* USB */
<> 144:ef7eb2e8f9f7 366
<> 144:ef7eb2e8f9f7 367 /**
<> 144:ef7eb2e8f9f7 368 * @}
<> 144:ef7eb2e8f9f7 369 */
<> 144:ef7eb2e8f9f7 370
<> 144:ef7eb2e8f9f7 371 #if defined (USB)
<> 144:ef7eb2e8f9f7 372 /** @defgroup PCD_EP0_MPS PCD EP0 MPS
<> 144:ef7eb2e8f9f7 373 * @{
<> 144:ef7eb2e8f9f7 374 */
<> 144:ef7eb2e8f9f7 375 #define PCD_EP0MPS_64 DEP0CTL_MPS_64
<> 144:ef7eb2e8f9f7 376 #define PCD_EP0MPS_32 DEP0CTL_MPS_32
<> 144:ef7eb2e8f9f7 377 #define PCD_EP0MPS_16 DEP0CTL_MPS_16
<> 144:ef7eb2e8f9f7 378 #define PCD_EP0MPS_08 DEP0CTL_MPS_8
<> 144:ef7eb2e8f9f7 379 /**
<> 144:ef7eb2e8f9f7 380 * @}
<> 144:ef7eb2e8f9f7 381 */
<> 144:ef7eb2e8f9f7 382
<> 144:ef7eb2e8f9f7 383 /** @defgroup PCD_ENDP PCD ENDP
<> 144:ef7eb2e8f9f7 384 * @{
<> 144:ef7eb2e8f9f7 385 */
<> 144:ef7eb2e8f9f7 386 #define PCD_ENDP0 ((uint8_t)0)
<> 144:ef7eb2e8f9f7 387 #define PCD_ENDP1 ((uint8_t)1)
<> 144:ef7eb2e8f9f7 388 #define PCD_ENDP2 ((uint8_t)2)
<> 144:ef7eb2e8f9f7 389 #define PCD_ENDP3 ((uint8_t)3)
<> 144:ef7eb2e8f9f7 390 #define PCD_ENDP4 ((uint8_t)4)
<> 144:ef7eb2e8f9f7 391 #define PCD_ENDP5 ((uint8_t)5)
<> 144:ef7eb2e8f9f7 392 #define PCD_ENDP6 ((uint8_t)6)
<> 144:ef7eb2e8f9f7 393 #define PCD_ENDP7 ((uint8_t)7)
<> 144:ef7eb2e8f9f7 394 /**
<> 144:ef7eb2e8f9f7 395 * @}
<> 144:ef7eb2e8f9f7 396 */
<> 144:ef7eb2e8f9f7 397
<> 144:ef7eb2e8f9f7 398 /** @defgroup PCD_ENDP_Kind PCD Endpoint Kind
<> 144:ef7eb2e8f9f7 399 * @{
<> 144:ef7eb2e8f9f7 400 */
<> 144:ef7eb2e8f9f7 401 #define PCD_SNG_BUF 0
<> 144:ef7eb2e8f9f7 402 #define PCD_DBL_BUF 1
<> 144:ef7eb2e8f9f7 403 /**
<> 144:ef7eb2e8f9f7 404 * @}
<> 144:ef7eb2e8f9f7 405 */
<> 144:ef7eb2e8f9f7 406 #endif /* USB */
<> 144:ef7eb2e8f9f7 407 /**
<> 144:ef7eb2e8f9f7 408 * @}
<> 144:ef7eb2e8f9f7 409 */
<> 144:ef7eb2e8f9f7 410
<> 144:ef7eb2e8f9f7 411 /* Private macros ------------------------------------------------------------*/
<> 144:ef7eb2e8f9f7 412 /** @addtogroup PCD_Private_Macros PCD Private Macros
<> 144:ef7eb2e8f9f7 413 * @{
<> 144:ef7eb2e8f9f7 414 */
<> 144:ef7eb2e8f9f7 415 #if defined (USB)
<> 144:ef7eb2e8f9f7 416 /* SetENDPOINT */
<> 144:ef7eb2e8f9f7 417 #define PCD_SET_ENDPOINT(USBx, bEpNum,wRegValue) (*(&(USBx)->EP0R + (bEpNum) * 2)= (uint16_t)(wRegValue))
<> 144:ef7eb2e8f9f7 418
<> 144:ef7eb2e8f9f7 419 /* GetENDPOINT */
<> 144:ef7eb2e8f9f7 420 #define PCD_GET_ENDPOINT(USBx, bEpNum) (*(&(USBx)->EP0R + (bEpNum) * 2))
<> 144:ef7eb2e8f9f7 421
<> 144:ef7eb2e8f9f7 422 /* ENDPOINT transfer */
<> 144:ef7eb2e8f9f7 423 #define USB_EP0StartXfer USB_EPStartXfer
<> 144:ef7eb2e8f9f7 424
<> 144:ef7eb2e8f9f7 425 /**
<> 144:ef7eb2e8f9f7 426 * @brief sets the type in the endpoint register(bits EP_TYPE[1:0])
<> 144:ef7eb2e8f9f7 427 * @param USBx: USB peripheral instance register address.
<> 144:ef7eb2e8f9f7 428 * @param bEpNum: Endpoint Number.
<> 144:ef7eb2e8f9f7 429 * @param wType: Endpoint Type.
<> 144:ef7eb2e8f9f7 430 * @retval None
<> 144:ef7eb2e8f9f7 431 */
<> 144:ef7eb2e8f9f7 432 #define PCD_SET_EPTYPE(USBx, bEpNum,wType) (PCD_SET_ENDPOINT((USBx), (bEpNum),\
<> 144:ef7eb2e8f9f7 433 ((PCD_GET_ENDPOINT((USBx), (bEpNum)) & USB_EP_T_MASK) | (wType) )))
<> 144:ef7eb2e8f9f7 434
<> 144:ef7eb2e8f9f7 435 /**
<> 144:ef7eb2e8f9f7 436 * @brief gets the type in the endpoint register(bits EP_TYPE[1:0])
<> 144:ef7eb2e8f9f7 437 * @param USBx: USB peripheral instance register address.
<> 144:ef7eb2e8f9f7 438 * @param bEpNum: Endpoint Number.
<> 144:ef7eb2e8f9f7 439 * @retval Endpoint Type
<> 144:ef7eb2e8f9f7 440 */
<> 144:ef7eb2e8f9f7 441 #define PCD_GET_EPTYPE(USBx, bEpNum) (PCD_GET_ENDPOINT((USBx), (bEpNum)) & USB_EP_T_FIELD)
<> 144:ef7eb2e8f9f7 442
<> 144:ef7eb2e8f9f7 443 /**
<> 144:ef7eb2e8f9f7 444 * @brief free buffer used from the application realizing it to the line
<> 144:ef7eb2e8f9f7 445 toggles bit SW_BUF in the double buffered endpoint register
<> 144:ef7eb2e8f9f7 446 * @param USBx: USB peripheral instance register address.
<> 144:ef7eb2e8f9f7 447 * @param bEpNum: Endpoint Number.
<> 144:ef7eb2e8f9f7 448 * @param bDir: Direction
<> 144:ef7eb2e8f9f7 449 * @retval None
<> 144:ef7eb2e8f9f7 450 */
<> 144:ef7eb2e8f9f7 451 #define PCD_FreeUserBuffer(USBx, bEpNum, bDir)\
<> 144:ef7eb2e8f9f7 452 {\
<> 144:ef7eb2e8f9f7 453 if ((bDir) == PCD_EP_DBUF_OUT)\
<> 144:ef7eb2e8f9f7 454 { /* OUT double buffered endpoint */\
<> 144:ef7eb2e8f9f7 455 PCD_TX_DTOG((USBx), (bEpNum));\
<> 144:ef7eb2e8f9f7 456 }\
<> 144:ef7eb2e8f9f7 457 else if ((bDir) == PCD_EP_DBUF_IN)\
<> 144:ef7eb2e8f9f7 458 { /* IN double buffered endpoint */\
<> 144:ef7eb2e8f9f7 459 PCD_RX_DTOG((USBx), (bEpNum));\
<> 144:ef7eb2e8f9f7 460 }\
<> 144:ef7eb2e8f9f7 461 }
<> 144:ef7eb2e8f9f7 462
<> 144:ef7eb2e8f9f7 463 /**
<> 144:ef7eb2e8f9f7 464 * @brief gets direction of the double buffered endpoint
<> 144:ef7eb2e8f9f7 465 * @param USBx: USB peripheral instance register address.
<> 144:ef7eb2e8f9f7 466 * @param bEpNum: Endpoint Number.
<> 144:ef7eb2e8f9f7 467 * @retval EP_DBUF_OUT, EP_DBUF_IN,
<> 144:ef7eb2e8f9f7 468 * EP_DBUF_ERR if the endpoint counter not yet programmed.
<> 144:ef7eb2e8f9f7 469 */
<> 144:ef7eb2e8f9f7 470 #define PCD_GET_DB_DIR(USBx, bEpNum)\
<> 144:ef7eb2e8f9f7 471 {\
<> 144:ef7eb2e8f9f7 472 if ((uint16_t)(*PCD_EP_RX_CNT((USBx), (bEpNum)) & 0xFC00) != 0)\
<> 144:ef7eb2e8f9f7 473 return(PCD_EP_DBUF_OUT);\
<> 144:ef7eb2e8f9f7 474 else if (((uint16_t)(*PCD_EP_TX_CNT((USBx), (bEpNum))) & 0x03FF) != 0)\
<> 144:ef7eb2e8f9f7 475 return(PCD_EP_DBUF_IN);\
<> 144:ef7eb2e8f9f7 476 else\
<> 144:ef7eb2e8f9f7 477 return(PCD_EP_DBUF_ERR);\
<> 144:ef7eb2e8f9f7 478 }
<> 144:ef7eb2e8f9f7 479
<> 144:ef7eb2e8f9f7 480 /**
<> 144:ef7eb2e8f9f7 481 * @brief sets the status for tx transfer (bits STAT_TX[1:0]).
<> 144:ef7eb2e8f9f7 482 * @param USBx: USB peripheral instance register address.
<> 144:ef7eb2e8f9f7 483 * @param bEpNum: Endpoint Number.
<> 144:ef7eb2e8f9f7 484 * @param wState: new state
<> 144:ef7eb2e8f9f7 485 * @retval None
<> 144:ef7eb2e8f9f7 486 */
<> 144:ef7eb2e8f9f7 487 #define PCD_SET_EP_TX_STATUS(USBx, bEpNum, wState) { register uint16_t _wRegVal;\
<> 144:ef7eb2e8f9f7 488 \
<> 144:ef7eb2e8f9f7 489 _wRegVal = PCD_GET_ENDPOINT((USBx), (bEpNum)) & USB_EPTX_DTOGMASK;\
<> 144:ef7eb2e8f9f7 490 /* toggle first bit ? */ \
<> 144:ef7eb2e8f9f7 491 if((USB_EPTX_DTOG1 & (wState))!= 0)\
<> 144:ef7eb2e8f9f7 492 { \
<> 144:ef7eb2e8f9f7 493 _wRegVal ^= USB_EPTX_DTOG1; \
<> 144:ef7eb2e8f9f7 494 } \
<> 144:ef7eb2e8f9f7 495 /* toggle second bit ? */ \
<> 144:ef7eb2e8f9f7 496 if((USB_EPTX_DTOG2 & (wState))!= 0) \
<> 144:ef7eb2e8f9f7 497 { \
<> 144:ef7eb2e8f9f7 498 _wRegVal ^= USB_EPTX_DTOG2; \
<> 144:ef7eb2e8f9f7 499 } \
<> 144:ef7eb2e8f9f7 500 PCD_SET_ENDPOINT((USBx), (bEpNum), (_wRegVal | USB_EP_CTR_RX|USB_EP_CTR_TX));\
<> 144:ef7eb2e8f9f7 501 } /* PCD_SET_EP_TX_STATUS */
<> 144:ef7eb2e8f9f7 502
<> 144:ef7eb2e8f9f7 503 /**
<> 144:ef7eb2e8f9f7 504 * @brief sets the status for rx transfer (bits STAT_TX[1:0])
<> 144:ef7eb2e8f9f7 505 * @param USBx: USB peripheral instance register address.
<> 144:ef7eb2e8f9f7 506 * @param bEpNum: Endpoint Number.
<> 144:ef7eb2e8f9f7 507 * @param wState: new state
<> 144:ef7eb2e8f9f7 508 * @retval None
<> 144:ef7eb2e8f9f7 509 */
<> 144:ef7eb2e8f9f7 510 #define PCD_SET_EP_RX_STATUS(USBx, bEpNum,wState) {\
<> 144:ef7eb2e8f9f7 511 register uint16_t _wRegVal; \
<> 144:ef7eb2e8f9f7 512 \
<> 144:ef7eb2e8f9f7 513 _wRegVal = PCD_GET_ENDPOINT((USBx), (bEpNum)) & USB_EPRX_DTOGMASK;\
<> 144:ef7eb2e8f9f7 514 /* toggle first bit ? */ \
<> 144:ef7eb2e8f9f7 515 if((USB_EPRX_DTOG1 & (wState))!= 0) \
<> 144:ef7eb2e8f9f7 516 { \
<> 144:ef7eb2e8f9f7 517 _wRegVal ^= USB_EPRX_DTOG1; \
<> 144:ef7eb2e8f9f7 518 } \
<> 144:ef7eb2e8f9f7 519 /* toggle second bit ? */ \
<> 144:ef7eb2e8f9f7 520 if((USB_EPRX_DTOG2 & (wState))!= 0) \
<> 144:ef7eb2e8f9f7 521 { \
<> 144:ef7eb2e8f9f7 522 _wRegVal ^= USB_EPRX_DTOG2; \
<> 144:ef7eb2e8f9f7 523 } \
<> 144:ef7eb2e8f9f7 524 PCD_SET_ENDPOINT((USBx), (bEpNum), (_wRegVal | USB_EP_CTR_RX|USB_EP_CTR_TX)); \
<> 144:ef7eb2e8f9f7 525 } /* PCD_SET_EP_RX_STATUS */
<> 144:ef7eb2e8f9f7 526
<> 144:ef7eb2e8f9f7 527 /**
<> 144:ef7eb2e8f9f7 528 * @brief sets the status for rx & tx (bits STAT_TX[1:0] & STAT_RX[1:0])
<> 144:ef7eb2e8f9f7 529 * @param USBx: USB peripheral instance register address.
<> 144:ef7eb2e8f9f7 530 * @param bEpNum: Endpoint Number.
<> 144:ef7eb2e8f9f7 531 * @param wStaterx: new state.
<> 144:ef7eb2e8f9f7 532 * @param wStatetx: new state.
<> 144:ef7eb2e8f9f7 533 * @retval None
<> 144:ef7eb2e8f9f7 534 */
<> 144:ef7eb2e8f9f7 535 #define PCD_SET_EP_TXRX_STATUS(USBx,bEpNum,wStaterx,wStatetx) {\
<> 144:ef7eb2e8f9f7 536 register uint32_t _wRegVal; \
<> 144:ef7eb2e8f9f7 537 \
<> 144:ef7eb2e8f9f7 538 _wRegVal = PCD_GET_ENDPOINT((USBx), (bEpNum)) & (USB_EPRX_DTOGMASK |USB_EPTX_STAT) ;\
<> 144:ef7eb2e8f9f7 539 /* toggle first bit ? */ \
<> 144:ef7eb2e8f9f7 540 if((USB_EPRX_DTOG1 & ((wStaterx)))!= 0) \
<> 144:ef7eb2e8f9f7 541 { \
<> 144:ef7eb2e8f9f7 542 _wRegVal ^= USB_EPRX_DTOG1; \
<> 144:ef7eb2e8f9f7 543 } \
<> 144:ef7eb2e8f9f7 544 /* toggle second bit ? */ \
<> 144:ef7eb2e8f9f7 545 if((USB_EPRX_DTOG2 & (wStaterx))!= 0) \
<> 144:ef7eb2e8f9f7 546 { \
<> 144:ef7eb2e8f9f7 547 _wRegVal ^= USB_EPRX_DTOG2; \
<> 144:ef7eb2e8f9f7 548 } \
<> 144:ef7eb2e8f9f7 549 /* toggle first bit ? */ \
<> 144:ef7eb2e8f9f7 550 if((USB_EPTX_DTOG1 & (wStatetx))!= 0) \
<> 144:ef7eb2e8f9f7 551 { \
<> 144:ef7eb2e8f9f7 552 _wRegVal ^= USB_EPTX_DTOG1; \
<> 144:ef7eb2e8f9f7 553 } \
<> 144:ef7eb2e8f9f7 554 /* toggle second bit ? */ \
<> 144:ef7eb2e8f9f7 555 if((USB_EPTX_DTOG2 & (wStatetx))!= 0) \
<> 144:ef7eb2e8f9f7 556 { \
<> 144:ef7eb2e8f9f7 557 _wRegVal ^= USB_EPTX_DTOG2; \
<> 144:ef7eb2e8f9f7 558 } \
<> 144:ef7eb2e8f9f7 559 PCD_SET_ENDPOINT((USBx), (bEpNum), _wRegVal | USB_EP_CTR_RX|USB_EP_CTR_TX); \
<> 144:ef7eb2e8f9f7 560 } /* PCD_SET_EP_TXRX_STATUS */
<> 144:ef7eb2e8f9f7 561
<> 144:ef7eb2e8f9f7 562 /**
<> 144:ef7eb2e8f9f7 563 * @brief gets the status for tx/rx transfer (bits STAT_TX[1:0]
<> 144:ef7eb2e8f9f7 564 * /STAT_RX[1:0])
<> 144:ef7eb2e8f9f7 565 * @param USBx: USB peripheral instance register address.
<> 144:ef7eb2e8f9f7 566 * @param bEpNum: Endpoint Number.
<> 144:ef7eb2e8f9f7 567 * @retval status
<> 144:ef7eb2e8f9f7 568 */
<> 144:ef7eb2e8f9f7 569 #define PCD_GET_EP_TX_STATUS(USBx, bEpNum) ((uint16_t)PCD_GET_ENDPOINT((USBx), (bEpNum)) & USB_EPTX_STAT)
<> 144:ef7eb2e8f9f7 570 #define PCD_GET_EP_RX_STATUS(USBx, bEpNum) ((uint16_t)PCD_GET_ENDPOINT((USBx), (bEpNum)) & USB_EPRX_STAT)
<> 144:ef7eb2e8f9f7 571
<> 144:ef7eb2e8f9f7 572 /**
<> 144:ef7eb2e8f9f7 573 * @brief sets directly the VALID tx/rx-status into the endpoint register
<> 144:ef7eb2e8f9f7 574 * @param USBx: USB peripheral instance register address.
<> 144:ef7eb2e8f9f7 575 * @param bEpNum: Endpoint Number.
<> 144:ef7eb2e8f9f7 576 * @retval None
<> 144:ef7eb2e8f9f7 577 */
<> 144:ef7eb2e8f9f7 578 #define PCD_SET_EP_TX_VALID(USBx, bEpNum) (PCD_SET_EP_TX_STATUS((USBx), (bEpNum), USB_EP_TX_VALID))
<> 144:ef7eb2e8f9f7 579 #define PCD_SET_EP_RX_VALID(USBx, bEpNum) (PCD_SET_EP_RX_STATUS((USBx), (bEpNum), USB_EP_RX_VALID))
<> 144:ef7eb2e8f9f7 580
<> 144:ef7eb2e8f9f7 581 /**
<> 144:ef7eb2e8f9f7 582 * @brief checks stall condition in an endpoint.
<> 144:ef7eb2e8f9f7 583 * @param USBx: USB peripheral instance register address.
<> 144:ef7eb2e8f9f7 584 * @param bEpNum: Endpoint Number.
<> 144:ef7eb2e8f9f7 585 * @retval TRUE = endpoint in stall condition.
<> 144:ef7eb2e8f9f7 586 */
<> 144:ef7eb2e8f9f7 587 #define PCD_GET_EP_TX_STALL_STATUS(USBx, bEpNum) (PCD_GET_EP_TX_STATUS((USBx), (bEpNum)) \
<> 144:ef7eb2e8f9f7 588 == USB_EP_TX_STALL)
<> 144:ef7eb2e8f9f7 589 #define PCD_GET_EP_RX_STALL_STATUS(USBx, bEpNum) (PCD_GET_EP_RX_STATUS((USBx), (bEpNum)) \
<> 144:ef7eb2e8f9f7 590 == USB_EP_RX_STALL)
<> 144:ef7eb2e8f9f7 591
<> 144:ef7eb2e8f9f7 592 /**
<> 144:ef7eb2e8f9f7 593 * @brief set & clear EP_KIND bit.
<> 144:ef7eb2e8f9f7 594 * @param USBx: USB peripheral instance register address.
<> 144:ef7eb2e8f9f7 595 * @param bEpNum: Endpoint Number.
<> 144:ef7eb2e8f9f7 596 * @retval None
<> 144:ef7eb2e8f9f7 597 */
<> 144:ef7eb2e8f9f7 598 #define PCD_SET_EP_KIND(USBx, bEpNum) (PCD_SET_ENDPOINT((USBx), (bEpNum), \
<> 144:ef7eb2e8f9f7 599 (USB_EP_CTR_RX|USB_EP_CTR_TX|((PCD_GET_ENDPOINT((USBx), (bEpNum)) | USB_EP_KIND) & USB_EPREG_MASK))))
<> 144:ef7eb2e8f9f7 600 #define PCD_CLEAR_EP_KIND(USBx, bEpNum) (PCD_SET_ENDPOINT((USBx), (bEpNum), \
<> 144:ef7eb2e8f9f7 601 (USB_EP_CTR_RX|USB_EP_CTR_TX|(PCD_GET_ENDPOINT((USBx), (bEpNum)) & USB_EPKIND_MASK))))
<> 144:ef7eb2e8f9f7 602
<> 144:ef7eb2e8f9f7 603 /**
<> 144:ef7eb2e8f9f7 604 * @brief Sets/clears directly STATUS_OUT bit in the endpoint register.
<> 144:ef7eb2e8f9f7 605 * @param USBx: USB peripheral instance register address.
<> 144:ef7eb2e8f9f7 606 * @param bEpNum: Endpoint Number.
<> 144:ef7eb2e8f9f7 607 * @retval None
<> 144:ef7eb2e8f9f7 608 */
<> 144:ef7eb2e8f9f7 609 #define PCD_SET_OUT_STATUS(USBx, bEpNum) PCD_SET_EP_KIND((USBx), (bEpNum))
<> 144:ef7eb2e8f9f7 610 #define PCD_CLEAR_OUT_STATUS(USBx, bEpNum) PCD_CLEAR_EP_KIND((USBx), (bEpNum))
<> 144:ef7eb2e8f9f7 611
<> 144:ef7eb2e8f9f7 612 /**
<> 144:ef7eb2e8f9f7 613 * @brief Sets/clears directly EP_KIND bit in the endpoint register.
<> 144:ef7eb2e8f9f7 614 * @param USBx: USB peripheral instance register address.
<> 144:ef7eb2e8f9f7 615 * @param bEpNum: Endpoint Number.
<> 144:ef7eb2e8f9f7 616 * @retval None
<> 144:ef7eb2e8f9f7 617 */
<> 144:ef7eb2e8f9f7 618 #define PCD_SET_EP_DBUF(USBx, bEpNum) PCD_SET_EP_KIND((USBx), (bEpNum))
<> 144:ef7eb2e8f9f7 619 #define PCD_CLEAR_EP_DBUF(USBx, bEpNum) PCD_CLEAR_EP_KIND((USBx), (bEpNum))
<> 144:ef7eb2e8f9f7 620
<> 144:ef7eb2e8f9f7 621 /**
<> 144:ef7eb2e8f9f7 622 * @brief Clears bit CTR_RX / CTR_TX in the endpoint register.
<> 144:ef7eb2e8f9f7 623 * @param USBx: USB peripheral instance register address.
<> 144:ef7eb2e8f9f7 624 * @param bEpNum: Endpoint Number.
<> 144:ef7eb2e8f9f7 625 * @retval None
<> 144:ef7eb2e8f9f7 626 */
<> 144:ef7eb2e8f9f7 627 #define PCD_CLEAR_RX_EP_CTR(USBx, bEpNum) (PCD_SET_ENDPOINT((USBx), (bEpNum),\
<> 144:ef7eb2e8f9f7 628 PCD_GET_ENDPOINT((USBx), (bEpNum)) & 0x7FFF & USB_EPREG_MASK))
<> 144:ef7eb2e8f9f7 629 #define PCD_CLEAR_TX_EP_CTR(USBx, bEpNum) (PCD_SET_ENDPOINT((USBx), (bEpNum),\
<> 144:ef7eb2e8f9f7 630 PCD_GET_ENDPOINT((USBx), (bEpNum)) & 0xFF7F & USB_EPREG_MASK))
<> 144:ef7eb2e8f9f7 631
<> 144:ef7eb2e8f9f7 632 /**
<> 144:ef7eb2e8f9f7 633 * @brief Toggles DTOG_RX / DTOG_TX bit in the endpoint register.
<> 144:ef7eb2e8f9f7 634 * @param USBx: USB peripheral instance register address.
<> 144:ef7eb2e8f9f7 635 * @param bEpNum: Endpoint Number.
<> 144:ef7eb2e8f9f7 636 * @retval None
<> 144:ef7eb2e8f9f7 637 */
<> 144:ef7eb2e8f9f7 638 #define PCD_RX_DTOG(USBx, bEpNum) (PCD_SET_ENDPOINT((USBx), (bEpNum), \
<> 144:ef7eb2e8f9f7 639 USB_EP_CTR_RX|USB_EP_CTR_TX|USB_EP_DTOG_RX | (PCD_GET_ENDPOINT((USBx), (bEpNum)) & USB_EPREG_MASK)))
<> 144:ef7eb2e8f9f7 640 #define PCD_TX_DTOG(USBx, bEpNum) (PCD_SET_ENDPOINT((USBx), (bEpNum), \
<> 144:ef7eb2e8f9f7 641 USB_EP_CTR_RX|USB_EP_CTR_TX|USB_EP_DTOG_TX | (PCD_GET_ENDPOINT((USBx), (bEpNum)) & USB_EPREG_MASK)))
<> 144:ef7eb2e8f9f7 642
<> 144:ef7eb2e8f9f7 643 /**
<> 144:ef7eb2e8f9f7 644 * @brief Clears DTOG_RX / DTOG_TX bit in the endpoint register.
<> 144:ef7eb2e8f9f7 645 * @param USBx: USB peripheral instance register address.
<> 144:ef7eb2e8f9f7 646 * @param bEpNum: Endpoint Number.
<> 144:ef7eb2e8f9f7 647 * @retval None
<> 144:ef7eb2e8f9f7 648 */
<> 144:ef7eb2e8f9f7 649 #define PCD_CLEAR_RX_DTOG(USBx, bEpNum) if((PCD_GET_ENDPOINT((USBx), (bEpNum)) & USB_EP_DTOG_RX) != 0)\
<> 144:ef7eb2e8f9f7 650 { \
<> 144:ef7eb2e8f9f7 651 PCD_RX_DTOG((USBx), (bEpNum)); \
<> 144:ef7eb2e8f9f7 652 }
<> 144:ef7eb2e8f9f7 653 #define PCD_CLEAR_TX_DTOG(USBx, bEpNum) if((PCD_GET_ENDPOINT((USBx), (bEpNum)) & USB_EP_DTOG_TX) != 0)\
<> 144:ef7eb2e8f9f7 654 { \
<> 144:ef7eb2e8f9f7 655 PCD_TX_DTOG((USBx), (bEpNum)); \
<> 144:ef7eb2e8f9f7 656 }
<> 144:ef7eb2e8f9f7 657
<> 144:ef7eb2e8f9f7 658 /**
<> 144:ef7eb2e8f9f7 659 * @brief Sets address in an endpoint register.
<> 144:ef7eb2e8f9f7 660 * @param USBx: USB peripheral instance register address.
<> 144:ef7eb2e8f9f7 661 * @param bEpNum: Endpoint Number.
<> 144:ef7eb2e8f9f7 662 * @param bAddr: Address.
<> 144:ef7eb2e8f9f7 663 * @retval None
<> 144:ef7eb2e8f9f7 664 */
<> 144:ef7eb2e8f9f7 665 #define PCD_SET_EP_ADDRESS(USBx, bEpNum,bAddr) PCD_SET_ENDPOINT((USBx), (bEpNum),\
<> 144:ef7eb2e8f9f7 666 USB_EP_CTR_RX|USB_EP_CTR_TX|(PCD_GET_ENDPOINT((USBx), (bEpNum)) & USB_EPREG_MASK) | (bAddr))
<> 144:ef7eb2e8f9f7 667
<> 144:ef7eb2e8f9f7 668 #define PCD_GET_EP_ADDRESS(USBx, bEpNum) ((uint8_t)(PCD_GET_ENDPOINT((USBx), (bEpNum)) & USB_EPADDR_FIELD))
<> 144:ef7eb2e8f9f7 669
<> 144:ef7eb2e8f9f7 670 #define PCD_EP_TX_ADDRESS(USBx, bEpNum) ((uint16_t *)(((USBx)->BTABLE+(bEpNum)*8)+ ((uint32_t)(USBx) + 0x400)))
<> 144:ef7eb2e8f9f7 671 #define PCD_EP_TX_CNT(USBx, bEpNum) ((uint16_t *)(((USBx)->BTABLE+(bEpNum)*8+2)+ ((uint32_t)(USBx) + 0x400)))
<> 144:ef7eb2e8f9f7 672 #define PCD_EP_RX_ADDRESS(USBx, bEpNum) ((uint16_t *)(((USBx)->BTABLE+(bEpNum)*8+4)+ ((uint32_t)(USBx) + 0x400)))
<> 144:ef7eb2e8f9f7 673 #define PCD_EP_RX_CNT(USBx, bEpNum) ((uint16_t *)(((USBx)->BTABLE+(bEpNum)*8+6)+ ((uint32_t)(USBx) + 0x400)))
<> 144:ef7eb2e8f9f7 674
<> 144:ef7eb2e8f9f7 675 #define PCD_SET_EP_RX_CNT(USBx, bEpNum,wCount) {\
<> 144:ef7eb2e8f9f7 676 uint16_t *pdwReg = PCD_EP_RX_CNT((USBx), (bEpNum)); \
<> 144:ef7eb2e8f9f7 677 PCD_SET_EP_CNT_RX_REG(pdwReg, (wCount));\
<> 144:ef7eb2e8f9f7 678 }
<> 144:ef7eb2e8f9f7 679
<> 144:ef7eb2e8f9f7 680 /**
<> 144:ef7eb2e8f9f7 681 * @brief sets address of the tx/rx buffer.
<> 144:ef7eb2e8f9f7 682 * @param USBx: USB peripheral instance register address.
<> 144:ef7eb2e8f9f7 683 * @param bEpNum: Endpoint Number.
<> 144:ef7eb2e8f9f7 684 * @param wAddr: address to be set (must be word aligned).
<> 144:ef7eb2e8f9f7 685 * @retval None
<> 144:ef7eb2e8f9f7 686 */
<> 144:ef7eb2e8f9f7 687 #define PCD_SET_EP_TX_ADDRESS(USBx, bEpNum,wAddr) (*PCD_EP_TX_ADDRESS((USBx), (bEpNum)) = (((wAddr) >> 1) << 1))
<> 144:ef7eb2e8f9f7 688 #define PCD_SET_EP_RX_ADDRESS(USBx, bEpNum,wAddr) (*PCD_EP_RX_ADDRESS((USBx), (bEpNum)) = (((wAddr) >> 1) << 1))
<> 144:ef7eb2e8f9f7 689
<> 144:ef7eb2e8f9f7 690 /**
<> 144:ef7eb2e8f9f7 691 * @brief Gets address of the tx/rx buffer.
<> 144:ef7eb2e8f9f7 692 * @param USBx: USB peripheral instance register address.
<> 144:ef7eb2e8f9f7 693 * @param bEpNum: Endpoint Number.
<> 144:ef7eb2e8f9f7 694 * @retval address of the buffer.
<> 144:ef7eb2e8f9f7 695 */
<> 144:ef7eb2e8f9f7 696 #define PCD_GET_EP_TX_ADDRESS(USBx, bEpNum) ((uint16_t)*PCD_EP_TX_ADDRESS((USBx), (bEpNum)))
<> 144:ef7eb2e8f9f7 697 #define PCD_GET_EP_RX_ADDRESS(USBx, bEpNum) ((uint16_t)*PCD_EP_RX_ADDRESS((USBx), (bEpNum)))
<> 144:ef7eb2e8f9f7 698
<> 144:ef7eb2e8f9f7 699 /**
<> 144:ef7eb2e8f9f7 700 * @brief Sets counter of rx buffer with no. of blocks.
<> 144:ef7eb2e8f9f7 701 * @param dwReg: Register
<> 144:ef7eb2e8f9f7 702 * @param wCount: Counter.
<> 144:ef7eb2e8f9f7 703 * @param wNBlocks: no. of Blocks.
<> 144:ef7eb2e8f9f7 704 * @retval None
<> 144:ef7eb2e8f9f7 705 */
<> 144:ef7eb2e8f9f7 706 #define PCD_CALC_BLK32(dwReg,wCount,wNBlocks) {\
<> 144:ef7eb2e8f9f7 707 (wNBlocks) = (wCount) >> 5;\
<> 144:ef7eb2e8f9f7 708 if(((wCount) & 0x1f) == 0)\
<> 144:ef7eb2e8f9f7 709 { \
<> 144:ef7eb2e8f9f7 710 (wNBlocks)--;\
<> 144:ef7eb2e8f9f7 711 } \
<> 144:ef7eb2e8f9f7 712 *pdwReg = (uint16_t)((uint16_t)((wNBlocks) << 10) | 0x8000); \
<> 144:ef7eb2e8f9f7 713 }/* PCD_CALC_BLK32 */
<> 144:ef7eb2e8f9f7 714
<> 144:ef7eb2e8f9f7 715 #define PCD_CALC_BLK2(dwReg,wCount,wNBlocks) {\
<> 144:ef7eb2e8f9f7 716 (wNBlocks) = (wCount) >> 1;\
<> 144:ef7eb2e8f9f7 717 if(((wCount) & 0x1) != 0)\
<> 144:ef7eb2e8f9f7 718 { \
<> 144:ef7eb2e8f9f7 719 (wNBlocks)++;\
<> 144:ef7eb2e8f9f7 720 } \
<> 144:ef7eb2e8f9f7 721 *pdwReg = (uint16_t)((wNBlocks) << 10);\
<> 144:ef7eb2e8f9f7 722 }/* PCD_CALC_BLK2 */
<> 144:ef7eb2e8f9f7 723
<> 144:ef7eb2e8f9f7 724 #define PCD_SET_EP_CNT_RX_REG(dwReg,wCount) {\
<> 144:ef7eb2e8f9f7 725 uint16_t wNBlocks;\
<> 144:ef7eb2e8f9f7 726 if((wCount) > 62) \
<> 144:ef7eb2e8f9f7 727 { \
<> 144:ef7eb2e8f9f7 728 PCD_CALC_BLK32((dwReg),(wCount),wNBlocks); \
<> 144:ef7eb2e8f9f7 729 } \
<> 144:ef7eb2e8f9f7 730 else \
<> 144:ef7eb2e8f9f7 731 { \
<> 144:ef7eb2e8f9f7 732 PCD_CALC_BLK2((dwReg),(wCount),wNBlocks); \
<> 144:ef7eb2e8f9f7 733 } \
<> 144:ef7eb2e8f9f7 734 }/* PCD_SET_EP_CNT_RX_REG */
<> 144:ef7eb2e8f9f7 735
<> 144:ef7eb2e8f9f7 736 #define PCD_SET_EP_RX_DBUF0_CNT(USBx, bEpNum,wCount) {\
<> 144:ef7eb2e8f9f7 737 uint16_t *pdwReg = PCD_EP_TX_CNT((USBx), (bEpNum)); \
<> 144:ef7eb2e8f9f7 738 PCD_SET_EP_CNT_RX_REG(pdwReg, (wCount));\
<> 144:ef7eb2e8f9f7 739 }
<> 144:ef7eb2e8f9f7 740
<> 144:ef7eb2e8f9f7 741 /**
<> 144:ef7eb2e8f9f7 742 * @brief sets counter for the tx/rx buffer.
<> 144:ef7eb2e8f9f7 743 * @param USBx: USB peripheral instance register address.
<> 144:ef7eb2e8f9f7 744 * @param bEpNum: Endpoint Number.
<> 144:ef7eb2e8f9f7 745 * @param wCount: Counter value.
<> 144:ef7eb2e8f9f7 746 * @retval None
<> 144:ef7eb2e8f9f7 747 */
<> 144:ef7eb2e8f9f7 748 #define PCD_SET_EP_TX_CNT(USBx, bEpNum,wCount) (*PCD_EP_TX_CNT((USBx), (bEpNum)) = (wCount))
<> 144:ef7eb2e8f9f7 749
<> 144:ef7eb2e8f9f7 750
<> 144:ef7eb2e8f9f7 751 /**
<> 144:ef7eb2e8f9f7 752 * @brief gets counter of the tx buffer.
<> 144:ef7eb2e8f9f7 753 * @param USBx: USB peripheral instance register address.
<> 144:ef7eb2e8f9f7 754 * @param bEpNum: Endpoint Number.
<> 144:ef7eb2e8f9f7 755 * @retval Counter value
<> 144:ef7eb2e8f9f7 756 */
<> 144:ef7eb2e8f9f7 757 #define PCD_GET_EP_TX_CNT(USBx, bEpNum) ((uint16_t)(*PCD_EP_TX_CNT((USBx), (bEpNum))) & 0x3ff)
<> 144:ef7eb2e8f9f7 758 #define PCD_GET_EP_RX_CNT(USBx, bEpNum) ((uint16_t)(*PCD_EP_RX_CNT((USBx), (bEpNum))) & 0x3ff)
<> 144:ef7eb2e8f9f7 759
<> 144:ef7eb2e8f9f7 760 /**
<> 144:ef7eb2e8f9f7 761 * @brief Sets buffer 0/1 address in a double buffer endpoint.
<> 144:ef7eb2e8f9f7 762 * @param USBx: USB peripheral instance register address.
<> 144:ef7eb2e8f9f7 763 * @param bEpNum: Endpoint Number.
<> 144:ef7eb2e8f9f7 764 * @param wBuf0Addr: buffer 0 address.
<> 144:ef7eb2e8f9f7 765 * @retval Counter value
<> 144:ef7eb2e8f9f7 766 */
<> 144:ef7eb2e8f9f7 767 #define PCD_SET_EP_DBUF0_ADDR(USBx, bEpNum,wBuf0Addr) {PCD_SET_EP_TX_ADDRESS((USBx), (bEpNum), (wBuf0Addr));}
<> 144:ef7eb2e8f9f7 768 #define PCD_SET_EP_DBUF1_ADDR(USBx, bEpNum,wBuf1Addr) {PCD_SET_EP_RX_ADDRESS((USBx), (bEpNum), (wBuf1Addr));}
<> 144:ef7eb2e8f9f7 769
<> 144:ef7eb2e8f9f7 770 /**
<> 144:ef7eb2e8f9f7 771 * @brief Sets addresses in a double buffer endpoint.
<> 144:ef7eb2e8f9f7 772 * @param USBx: USB peripheral instance register address.
<> 144:ef7eb2e8f9f7 773 * @param bEpNum: Endpoint Number.
<> 144:ef7eb2e8f9f7 774 * @param wBuf0Addr: buffer 0 address.
<> 144:ef7eb2e8f9f7 775 * @param wBuf1Addr = buffer 1 address.
<> 144:ef7eb2e8f9f7 776 * @retval None
<> 144:ef7eb2e8f9f7 777 */
<> 144:ef7eb2e8f9f7 778 #define PCD_SET_EP_DBUF_ADDR(USBx, bEpNum,wBuf0Addr,wBuf1Addr) { \
<> 144:ef7eb2e8f9f7 779 PCD_SET_EP_DBUF0_ADDR((USBx), (bEpNum), (wBuf0Addr));\
<> 144:ef7eb2e8f9f7 780 PCD_SET_EP_DBUF1_ADDR((USBx), (bEpNum), (wBuf1Addr));\
<> 144:ef7eb2e8f9f7 781 } /* PCD_SET_EP_DBUF_ADDR */
<> 144:ef7eb2e8f9f7 782
<> 144:ef7eb2e8f9f7 783 /**
<> 144:ef7eb2e8f9f7 784 * @brief Gets buffer 0/1 address of a double buffer endpoint.
<> 144:ef7eb2e8f9f7 785 * @param USBx: USB peripheral instance register address.
<> 144:ef7eb2e8f9f7 786 * @param bEpNum: Endpoint Number.
<> 144:ef7eb2e8f9f7 787 * @retval None
<> 144:ef7eb2e8f9f7 788 */
<> 144:ef7eb2e8f9f7 789 #define PCD_GET_EP_DBUF0_ADDR(USBx, bEpNum) (PCD_GET_EP_TX_ADDRESS((USBx), (bEpNum)))
<> 144:ef7eb2e8f9f7 790 #define PCD_GET_EP_DBUF1_ADDR(USBx, bEpNum) (PCD_GET_EP_RX_ADDRESS((USBx), (bEpNum)))
<> 144:ef7eb2e8f9f7 791
<> 144:ef7eb2e8f9f7 792 /**
<> 144:ef7eb2e8f9f7 793 * @brief Gets buffer 0/1 address of a double buffer endpoint.
<> 144:ef7eb2e8f9f7 794 * @param USBx: USB peripheral instance register address.
<> 144:ef7eb2e8f9f7 795 * @param bEpNum: Endpoint Number.
<> 144:ef7eb2e8f9f7 796 * @param bDir: endpoint dir EP_DBUF_OUT = OUT
<> 144:ef7eb2e8f9f7 797 * EP_DBUF_IN = IN
<> 144:ef7eb2e8f9f7 798 * @param wCount: Counter value
<> 144:ef7eb2e8f9f7 799 * @retval None
<> 144:ef7eb2e8f9f7 800 */
<> 144:ef7eb2e8f9f7 801 #define PCD_SET_EP_DBUF0_CNT(USBx, bEpNum, bDir, wCount) { \
<> 144:ef7eb2e8f9f7 802 if((bDir) == PCD_EP_DBUF_OUT)\
<> 144:ef7eb2e8f9f7 803 /* OUT endpoint */ \
<> 144:ef7eb2e8f9f7 804 {PCD_SET_EP_RX_DBUF0_CNT((USBx), (bEpNum),(wCount));} \
<> 144:ef7eb2e8f9f7 805 else if((bDir) == PCD_EP_DBUF_IN)\
<> 144:ef7eb2e8f9f7 806 /* IN endpoint */ \
<> 144:ef7eb2e8f9f7 807 *PCD_EP_TX_CNT((USBx), (bEpNum)) = (uint32_t)(wCount); \
<> 144:ef7eb2e8f9f7 808 } /* SetEPDblBuf0Count*/
<> 144:ef7eb2e8f9f7 809
<> 144:ef7eb2e8f9f7 810 #define PCD_SET_EP_DBUF1_CNT(USBx, bEpNum, bDir, wCount) { \
<> 144:ef7eb2e8f9f7 811 if((bDir) == PCD_EP_DBUF_OUT)\
<> 144:ef7eb2e8f9f7 812 {/* OUT endpoint */ \
<> 144:ef7eb2e8f9f7 813 PCD_SET_EP_RX_CNT((USBx), (bEpNum),(wCount)); \
<> 144:ef7eb2e8f9f7 814 } \
<> 144:ef7eb2e8f9f7 815 else if((bDir) == PCD_EP_DBUF_IN)\
<> 144:ef7eb2e8f9f7 816 {/* IN endpoint */ \
<> 144:ef7eb2e8f9f7 817 *PCD_EP_TX_CNT((USBx), (bEpNum)) = (uint32_t)(wCount); \
<> 144:ef7eb2e8f9f7 818 } \
<> 144:ef7eb2e8f9f7 819 } /* SetEPDblBuf1Count */
<> 144:ef7eb2e8f9f7 820
<> 144:ef7eb2e8f9f7 821 #define PCD_SET_EP_DBUF_CNT(USBx, bEpNum, bDir, wCount) {\
<> 144:ef7eb2e8f9f7 822 PCD_SET_EP_DBUF0_CNT((USBx), (bEpNum), (bDir), (wCount)); \
<> 144:ef7eb2e8f9f7 823 PCD_SET_EP_DBUF1_CNT((USBx), (bEpNum), (bDir), (wCount)); \
<> 144:ef7eb2e8f9f7 824 } /* PCD_SET_EP_DBUF_CNT */
<> 144:ef7eb2e8f9f7 825
<> 144:ef7eb2e8f9f7 826 /**
<> 144:ef7eb2e8f9f7 827 * @brief Gets buffer 0/1 rx/tx counter for double buffering.
<> 144:ef7eb2e8f9f7 828 * @param USBx: USB peripheral instance register address.
<> 144:ef7eb2e8f9f7 829 * @param bEpNum: Endpoint Number.
<> 144:ef7eb2e8f9f7 830 * @retval None
<> 144:ef7eb2e8f9f7 831 */
<> 144:ef7eb2e8f9f7 832 #define PCD_GET_EP_DBUF0_CNT(USBx, bEpNum) (PCD_GET_EP_TX_CNT((USBx), (bEpNum)))
<> 144:ef7eb2e8f9f7 833 #define PCD_GET_EP_DBUF1_CNT(USBx, bEpNum) (PCD_GET_EP_RX_CNT((USBx), (bEpNum)))
<> 144:ef7eb2e8f9f7 834
<> 144:ef7eb2e8f9f7 835 #endif /* USB */
<> 144:ef7eb2e8f9f7 836
<> 144:ef7eb2e8f9f7 837 #if defined(STM32L432xx) || defined(STM32L433xx) || \
<> 144:ef7eb2e8f9f7 838 defined(STM32L442xx) || defined(STM32L443xx)
<> 144:ef7eb2e8f9f7 839 /** @defgroup PCD_Instance_definition PCD Instance definition
<> 144:ef7eb2e8f9f7 840 * @{
<> 144:ef7eb2e8f9f7 841 */
<> 144:ef7eb2e8f9f7 842 #define IS_PCD_ALL_INSTANCE IS_USB_ALL_INSTANCE
<> 144:ef7eb2e8f9f7 843 /**
<> 144:ef7eb2e8f9f7 844 * @}
<> 144:ef7eb2e8f9f7 845 */
<> 144:ef7eb2e8f9f7 846 #endif /* STM32L432xx || STM32L433xx || */
<> 144:ef7eb2e8f9f7 847 /* STM32L442xx || STM32L443xx */
<> 144:ef7eb2e8f9f7 848
<> 144:ef7eb2e8f9f7 849 /**
<> 144:ef7eb2e8f9f7 850 * @}
<> 144:ef7eb2e8f9f7 851 */
<> 144:ef7eb2e8f9f7 852
<> 144:ef7eb2e8f9f7 853 /**
<> 144:ef7eb2e8f9f7 854 * @}
<> 144:ef7eb2e8f9f7 855 */
<> 144:ef7eb2e8f9f7 856
<> 144:ef7eb2e8f9f7 857 /**
<> 144:ef7eb2e8f9f7 858 * @}
<> 144:ef7eb2e8f9f7 859 */
<> 144:ef7eb2e8f9f7 860
<> 144:ef7eb2e8f9f7 861 #endif /* STM32L475xx || STM32L476xx || */
<> 144:ef7eb2e8f9f7 862 /* STM32L485xx || STM32L486xx || */
<> 144:ef7eb2e8f9f7 863 /* STM32L432xx || STM32L433xx || */
<> 144:ef7eb2e8f9f7 864 /* STM32L442xx || STM32L443xx */
<> 144:ef7eb2e8f9f7 865
<> 144:ef7eb2e8f9f7 866 #ifdef __cplusplus
<> 144:ef7eb2e8f9f7 867 }
<> 144:ef7eb2e8f9f7 868 #endif
<> 144:ef7eb2e8f9f7 869
<> 144:ef7eb2e8f9f7 870
<> 144:ef7eb2e8f9f7 871 #endif /* __STM32L4xx_HAL_PCD_H */
<> 144:ef7eb2e8f9f7 872
<> 144:ef7eb2e8f9f7 873 /************************ (C) COPYRIGHT STMicroelectronics *****END OF FILE****/