SPKT

Dependencies:   F746_GUI SD_PlayerSkeleton F746_SAI_IO

Committer:
phungductung
Date:
Tue Jun 04 21:37:21 2019 +0000
Revision:
0:8ede47d38d10
SPKT

Who changed what in which revision?

UserRevisionLine numberNew contents of line
phungductung 0:8ede47d38d10 1 /**
phungductung 0:8ede47d38d10 2 ******************************************************************************
phungductung 0:8ede47d38d10 3 * @file stm32f7xx_hal_spi.h
phungductung 0:8ede47d38d10 4 * @author MCD Application Team
phungductung 0:8ede47d38d10 5 * @version V1.0.4
phungductung 0:8ede47d38d10 6 * @date 09-December-2015
phungductung 0:8ede47d38d10 7 * @brief Header file of SPI HAL module.
phungductung 0:8ede47d38d10 8 ******************************************************************************
phungductung 0:8ede47d38d10 9 * @attention
phungductung 0:8ede47d38d10 10 *
phungductung 0:8ede47d38d10 11 * <h2><center>&copy; COPYRIGHT(c) 2015 STMicroelectronics</center></h2>
phungductung 0:8ede47d38d10 12 *
phungductung 0:8ede47d38d10 13 * Redistribution and use in source and binary forms, with or without modification,
phungductung 0:8ede47d38d10 14 * are permitted provided that the following conditions are met:
phungductung 0:8ede47d38d10 15 * 1. Redistributions of source code must retain the above copyright notice,
phungductung 0:8ede47d38d10 16 * this list of conditions and the following disclaimer.
phungductung 0:8ede47d38d10 17 * 2. Redistributions in binary form must reproduce the above copyright notice,
phungductung 0:8ede47d38d10 18 * this list of conditions and the following disclaimer in the documentation
phungductung 0:8ede47d38d10 19 * and/or other materials provided with the distribution.
phungductung 0:8ede47d38d10 20 * 3. Neither the name of STMicroelectronics nor the names of its contributors
phungductung 0:8ede47d38d10 21 * may be used to endorse or promote products derived from this software
phungductung 0:8ede47d38d10 22 * without specific prior written permission.
phungductung 0:8ede47d38d10 23 *
phungductung 0:8ede47d38d10 24 * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"
phungductung 0:8ede47d38d10 25 * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
phungductung 0:8ede47d38d10 26 * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE
phungductung 0:8ede47d38d10 27 * DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT HOLDER OR CONTRIBUTORS BE LIABLE
phungductung 0:8ede47d38d10 28 * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
phungductung 0:8ede47d38d10 29 * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
phungductung 0:8ede47d38d10 30 * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
phungductung 0:8ede47d38d10 31 * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY,
phungductung 0:8ede47d38d10 32 * OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
phungductung 0:8ede47d38d10 33 * OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
phungductung 0:8ede47d38d10 34 *
phungductung 0:8ede47d38d10 35 ******************************************************************************
phungductung 0:8ede47d38d10 36 */
phungductung 0:8ede47d38d10 37
phungductung 0:8ede47d38d10 38 /* Define to prevent recursive inclusion -------------------------------------*/
phungductung 0:8ede47d38d10 39 #ifndef __STM32F7xx_HAL_SPI_H
phungductung 0:8ede47d38d10 40 #define __STM32F7xx_HAL_SPI_H
phungductung 0:8ede47d38d10 41
phungductung 0:8ede47d38d10 42 #ifdef __cplusplus
phungductung 0:8ede47d38d10 43 extern "C" {
phungductung 0:8ede47d38d10 44 #endif
phungductung 0:8ede47d38d10 45
phungductung 0:8ede47d38d10 46 /* Includes ------------------------------------------------------------------*/
phungductung 0:8ede47d38d10 47 #include "stm32f7xx_hal_def.h"
phungductung 0:8ede47d38d10 48
phungductung 0:8ede47d38d10 49 /** @addtogroup STM32F7xx_HAL_Driver
phungductung 0:8ede47d38d10 50 * @{
phungductung 0:8ede47d38d10 51 */
phungductung 0:8ede47d38d10 52
phungductung 0:8ede47d38d10 53 /** @addtogroup SPI
phungductung 0:8ede47d38d10 54 * @{
phungductung 0:8ede47d38d10 55 */
phungductung 0:8ede47d38d10 56
phungductung 0:8ede47d38d10 57 /* Exported types ------------------------------------------------------------*/
phungductung 0:8ede47d38d10 58 /** @defgroup SPI_Exported_Types SPI Exported Types
phungductung 0:8ede47d38d10 59 * @{
phungductung 0:8ede47d38d10 60 */
phungductung 0:8ede47d38d10 61
phungductung 0:8ede47d38d10 62 /**
phungductung 0:8ede47d38d10 63 * @brief SPI Configuration Structure definition
phungductung 0:8ede47d38d10 64 */
phungductung 0:8ede47d38d10 65 typedef struct
phungductung 0:8ede47d38d10 66 {
phungductung 0:8ede47d38d10 67 uint32_t Mode; /*!< Specifies the SPI operating mode.
phungductung 0:8ede47d38d10 68 This parameter can be a value of @ref SPI_Mode */
phungductung 0:8ede47d38d10 69
phungductung 0:8ede47d38d10 70 uint32_t Direction; /*!< Specifies the SPI bidirectional mode state.
phungductung 0:8ede47d38d10 71 This parameter can be a value of @ref SPI_Direction */
phungductung 0:8ede47d38d10 72
phungductung 0:8ede47d38d10 73 uint32_t DataSize; /*!< Specifies the SPI data size.
phungductung 0:8ede47d38d10 74 This parameter can be a value of @ref SPI_Data_Size */
phungductung 0:8ede47d38d10 75
phungductung 0:8ede47d38d10 76 uint32_t CLKPolarity; /*!< Specifies the serial clock steady state.
phungductung 0:8ede47d38d10 77 This parameter can be a value of @ref SPI_Clock_Polarity */
phungductung 0:8ede47d38d10 78
phungductung 0:8ede47d38d10 79 uint32_t CLKPhase; /*!< Specifies the clock active edge for the bit capture.
phungductung 0:8ede47d38d10 80 This parameter can be a value of @ref SPI_Clock_Phase */
phungductung 0:8ede47d38d10 81
phungductung 0:8ede47d38d10 82 uint32_t NSS; /*!< Specifies whether the NSS signal is managed by
phungductung 0:8ede47d38d10 83 hardware (NSS pin) or by software using the SSI bit.
phungductung 0:8ede47d38d10 84 This parameter can be a value of @ref SPI_Slave_Select_management */
phungductung 0:8ede47d38d10 85
phungductung 0:8ede47d38d10 86 uint32_t BaudRatePrescaler; /*!< Specifies the Baud Rate prescaler value which will be
phungductung 0:8ede47d38d10 87 used to configure the transmit and receive SCK clock.
phungductung 0:8ede47d38d10 88 This parameter can be a value of @ref SPI_BaudRate_Prescaler
phungductung 0:8ede47d38d10 89 @note The communication clock is derived from the master
phungductung 0:8ede47d38d10 90 clock. The slave clock does not need to be set. */
phungductung 0:8ede47d38d10 91
phungductung 0:8ede47d38d10 92 uint32_t FirstBit; /*!< Specifies whether data transfers start from MSB or LSB bit.
phungductung 0:8ede47d38d10 93 This parameter can be a value of @ref SPI_MSB_LSB_transmission */
phungductung 0:8ede47d38d10 94
phungductung 0:8ede47d38d10 95 uint32_t TIMode; /*!< Specifies if the TI mode is enabled or not .
phungductung 0:8ede47d38d10 96 This parameter can be a value of @ref SPI_TI_mode */
phungductung 0:8ede47d38d10 97
phungductung 0:8ede47d38d10 98 uint32_t CRCCalculation; /*!< Specifies if the CRC calculation is enabled or not.
phungductung 0:8ede47d38d10 99 This parameter can be a value of @ref SPI_CRC_Calculation */
phungductung 0:8ede47d38d10 100
phungductung 0:8ede47d38d10 101 uint32_t CRCPolynomial; /*!< Specifies the polynomial used for the CRC calculation.
phungductung 0:8ede47d38d10 102 This parameter must be a number between Min_Data = 0 and Max_Data = 65535 */
phungductung 0:8ede47d38d10 103
phungductung 0:8ede47d38d10 104 uint32_t CRCLength; /*!< Specifies the CRC Length used for the CRC calculation.
phungductung 0:8ede47d38d10 105 CRC Length is only used with Data8 and Data16, not other data size
phungductung 0:8ede47d38d10 106 This parameter can be a value of @ref SPI_CRC_length */
phungductung 0:8ede47d38d10 107
phungductung 0:8ede47d38d10 108 uint32_t NSSPMode; /*!< Specifies whether the NSSP signal is enabled or not .
phungductung 0:8ede47d38d10 109 This parameter can be a value of @ref SPI_NSSP_Mode
phungductung 0:8ede47d38d10 110 This mode is activated by the NSSP bit in the SPIx_CR2 register and
phungductung 0:8ede47d38d10 111 it takes effect only if the SPI interface is configured as Motorola SPI
phungductung 0:8ede47d38d10 112 master (FRF=0) with capture on the first edge (SPIx_CR1 CPHA = 0,
phungductung 0:8ede47d38d10 113 CPOL setting is ignored).. */
phungductung 0:8ede47d38d10 114 } SPI_InitTypeDef;
phungductung 0:8ede47d38d10 115
phungductung 0:8ede47d38d10 116 /**
phungductung 0:8ede47d38d10 117 * @brief HAL State structures definition
phungductung 0:8ede47d38d10 118 */
phungductung 0:8ede47d38d10 119 typedef enum
phungductung 0:8ede47d38d10 120 {
phungductung 0:8ede47d38d10 121 HAL_SPI_STATE_RESET = 0x00, /*!< Peripheral not Initialized */
phungductung 0:8ede47d38d10 122 HAL_SPI_STATE_READY = 0x01, /*!< Peripheral Initialized and ready for use */
phungductung 0:8ede47d38d10 123 HAL_SPI_STATE_BUSY = 0x02, /*!< an internal process is ongoing */
phungductung 0:8ede47d38d10 124 HAL_SPI_STATE_BUSY_TX = 0x03, /*!< Data Transmission process is ongoing */
phungductung 0:8ede47d38d10 125 HAL_SPI_STATE_BUSY_RX = 0x04, /*!< Data Reception process is ongoing */
phungductung 0:8ede47d38d10 126 HAL_SPI_STATE_BUSY_TX_RX = 0x05, /*!< Data Transmission and Reception process is ongoing*/
phungductung 0:8ede47d38d10 127 HAL_SPI_STATE_ERROR = 0x06 /*!< SPI error state */
phungductung 0:8ede47d38d10 128 }HAL_SPI_StateTypeDef;
phungductung 0:8ede47d38d10 129
phungductung 0:8ede47d38d10 130 /**
phungductung 0:8ede47d38d10 131 * @brief SPI handle Structure definition
phungductung 0:8ede47d38d10 132 */
phungductung 0:8ede47d38d10 133 typedef struct __SPI_HandleTypeDef
phungductung 0:8ede47d38d10 134 {
phungductung 0:8ede47d38d10 135 SPI_TypeDef *Instance; /* SPI registers base address */
phungductung 0:8ede47d38d10 136
phungductung 0:8ede47d38d10 137 SPI_InitTypeDef Init; /* SPI communication parameters */
phungductung 0:8ede47d38d10 138
phungductung 0:8ede47d38d10 139 uint8_t *pTxBuffPtr; /* Pointer to SPI Tx transfer Buffer */
phungductung 0:8ede47d38d10 140
phungductung 0:8ede47d38d10 141 uint16_t TxXferSize; /* SPI Tx Transfer size */
phungductung 0:8ede47d38d10 142
phungductung 0:8ede47d38d10 143 uint16_t TxXferCount; /* SPI Tx Transfer Counter */
phungductung 0:8ede47d38d10 144
phungductung 0:8ede47d38d10 145 uint8_t *pRxBuffPtr; /* Pointer to SPI Rx transfer Buffer */
phungductung 0:8ede47d38d10 146
phungductung 0:8ede47d38d10 147 uint16_t RxXferSize; /* SPI Rx Transfer size */
phungductung 0:8ede47d38d10 148
phungductung 0:8ede47d38d10 149 uint16_t RxXferCount; /* SPI Rx Transfer Counter */
phungductung 0:8ede47d38d10 150
phungductung 0:8ede47d38d10 151 uint32_t CRCSize; /* SPI CRC size used for the transfer */
phungductung 0:8ede47d38d10 152
phungductung 0:8ede47d38d10 153 void (*RxISR)(struct __SPI_HandleTypeDef *hspi); /* function pointer on Rx IRQ handler */
phungductung 0:8ede47d38d10 154
phungductung 0:8ede47d38d10 155 void (*TxISR)(struct __SPI_HandleTypeDef *hspi); /* function pointer on Tx IRQ handler */
phungductung 0:8ede47d38d10 156
phungductung 0:8ede47d38d10 157 DMA_HandleTypeDef *hdmatx; /* SPI Tx DMA Handle parameters */
phungductung 0:8ede47d38d10 158
phungductung 0:8ede47d38d10 159 DMA_HandleTypeDef *hdmarx; /* SPI Rx DMA Handle parameters */
phungductung 0:8ede47d38d10 160
phungductung 0:8ede47d38d10 161 HAL_LockTypeDef Lock; /* Locking object */
phungductung 0:8ede47d38d10 162
phungductung 0:8ede47d38d10 163 HAL_SPI_StateTypeDef State; /* SPI communication state */
phungductung 0:8ede47d38d10 164
phungductung 0:8ede47d38d10 165 uint32_t ErrorCode; /* SPI Error code */
phungductung 0:8ede47d38d10 166
phungductung 0:8ede47d38d10 167 }SPI_HandleTypeDef;
phungductung 0:8ede47d38d10 168
phungductung 0:8ede47d38d10 169 /**
phungductung 0:8ede47d38d10 170 * @}
phungductung 0:8ede47d38d10 171 */
phungductung 0:8ede47d38d10 172
phungductung 0:8ede47d38d10 173 /* Exported constants --------------------------------------------------------*/
phungductung 0:8ede47d38d10 174
phungductung 0:8ede47d38d10 175 /** @defgroup SPI_Exported_Constants SPI Exported Constants
phungductung 0:8ede47d38d10 176 * @{
phungductung 0:8ede47d38d10 177 */
phungductung 0:8ede47d38d10 178
phungductung 0:8ede47d38d10 179 /** @defgroup SPI_Error_Code SPI Error Code
phungductung 0:8ede47d38d10 180 * @{
phungductung 0:8ede47d38d10 181 */
phungductung 0:8ede47d38d10 182 #define HAL_SPI_ERROR_NONE (uint32_t)0x00000000 /*!< No error */
phungductung 0:8ede47d38d10 183 #define HAL_SPI_ERROR_MODF (uint32_t)0x00000001 /*!< MODF error */
phungductung 0:8ede47d38d10 184 #define HAL_SPI_ERROR_CRC (uint32_t)0x00000002 /*!< CRC error */
phungductung 0:8ede47d38d10 185 #define HAL_SPI_ERROR_OVR (uint32_t)0x00000004 /*!< OVR error */
phungductung 0:8ede47d38d10 186 #define HAL_SPI_ERROR_FRE (uint32_t)0x00000008 /*!< FRE error */
phungductung 0:8ede47d38d10 187 #define HAL_SPI_ERROR_DMA (uint32_t)0x00000010 /*!< DMA transfer error */
phungductung 0:8ede47d38d10 188 #define HAL_SPI_ERROR_FLAG (uint32_t)0x00000020 /*!< Error on BSY/TXE/FTLVL/FRLVL Flag */
phungductung 0:8ede47d38d10 189 #define HAL_SPI_ERROR_UNKNOW (uint32_t)0x00000040 /*!< Unknow Error error */
phungductung 0:8ede47d38d10 190 /**
phungductung 0:8ede47d38d10 191 * @}
phungductung 0:8ede47d38d10 192 */
phungductung 0:8ede47d38d10 193
phungductung 0:8ede47d38d10 194
phungductung 0:8ede47d38d10 195 /** @defgroup SPI_Mode SPI Mode
phungductung 0:8ede47d38d10 196 * @{
phungductung 0:8ede47d38d10 197 */
phungductung 0:8ede47d38d10 198 #define SPI_MODE_SLAVE ((uint32_t)0x00000000)
phungductung 0:8ede47d38d10 199 #define SPI_MODE_MASTER (SPI_CR1_MSTR | SPI_CR1_SSI)
phungductung 0:8ede47d38d10 200 /**
phungductung 0:8ede47d38d10 201 * @}
phungductung 0:8ede47d38d10 202 */
phungductung 0:8ede47d38d10 203
phungductung 0:8ede47d38d10 204 /** @defgroup SPI_Direction SPI Direction Mode
phungductung 0:8ede47d38d10 205 * @{
phungductung 0:8ede47d38d10 206 */
phungductung 0:8ede47d38d10 207 #define SPI_DIRECTION_2LINES ((uint32_t)0x00000000)
phungductung 0:8ede47d38d10 208 #define SPI_DIRECTION_2LINES_RXONLY SPI_CR1_RXONLY
phungductung 0:8ede47d38d10 209 #define SPI_DIRECTION_1LINE SPI_CR1_BIDIMODE
phungductung 0:8ede47d38d10 210 /**
phungductung 0:8ede47d38d10 211 * @}
phungductung 0:8ede47d38d10 212 */
phungductung 0:8ede47d38d10 213
phungductung 0:8ede47d38d10 214 /** @defgroup SPI_Data_Size SPI Data Size
phungductung 0:8ede47d38d10 215 * @{
phungductung 0:8ede47d38d10 216 */
phungductung 0:8ede47d38d10 217 #define SPI_DATASIZE_4BIT ((uint32_t)0x0300)
phungductung 0:8ede47d38d10 218 #define SPI_DATASIZE_5BIT ((uint32_t)0x0400)
phungductung 0:8ede47d38d10 219 #define SPI_DATASIZE_6BIT ((uint32_t)0x0500)
phungductung 0:8ede47d38d10 220 #define SPI_DATASIZE_7BIT ((uint32_t)0x0600)
phungductung 0:8ede47d38d10 221 #define SPI_DATASIZE_8BIT ((uint32_t)0x0700)
phungductung 0:8ede47d38d10 222 #define SPI_DATASIZE_9BIT ((uint32_t)0x0800)
phungductung 0:8ede47d38d10 223 #define SPI_DATASIZE_10BIT ((uint32_t)0x0900)
phungductung 0:8ede47d38d10 224 #define SPI_DATASIZE_11BIT ((uint32_t)0x0A00)
phungductung 0:8ede47d38d10 225 #define SPI_DATASIZE_12BIT ((uint32_t)0x0B00)
phungductung 0:8ede47d38d10 226 #define SPI_DATASIZE_13BIT ((uint32_t)0x0C00)
phungductung 0:8ede47d38d10 227 #define SPI_DATASIZE_14BIT ((uint32_t)0x0D00)
phungductung 0:8ede47d38d10 228 #define SPI_DATASIZE_15BIT ((uint32_t)0x0E00)
phungductung 0:8ede47d38d10 229 #define SPI_DATASIZE_16BIT ((uint32_t)0x0F00)
phungductung 0:8ede47d38d10 230 /**
phungductung 0:8ede47d38d10 231 * @}
phungductung 0:8ede47d38d10 232 */
phungductung 0:8ede47d38d10 233
phungductung 0:8ede47d38d10 234 /** @defgroup SPI_Clock_Polarity SPI Clock Polarity
phungductung 0:8ede47d38d10 235 * @{
phungductung 0:8ede47d38d10 236 */
phungductung 0:8ede47d38d10 237 #define SPI_POLARITY_LOW ((uint32_t)0x00000000)
phungductung 0:8ede47d38d10 238 #define SPI_POLARITY_HIGH SPI_CR1_CPOL
phungductung 0:8ede47d38d10 239 /**
phungductung 0:8ede47d38d10 240 * @}
phungductung 0:8ede47d38d10 241 */
phungductung 0:8ede47d38d10 242
phungductung 0:8ede47d38d10 243 /** @defgroup SPI_Clock_Phase SPI Clock Phase
phungductung 0:8ede47d38d10 244 * @{
phungductung 0:8ede47d38d10 245 */
phungductung 0:8ede47d38d10 246 #define SPI_PHASE_1EDGE ((uint32_t)0x00000000)
phungductung 0:8ede47d38d10 247 #define SPI_PHASE_2EDGE SPI_CR1_CPHA
phungductung 0:8ede47d38d10 248 /**
phungductung 0:8ede47d38d10 249 * @}
phungductung 0:8ede47d38d10 250 */
phungductung 0:8ede47d38d10 251
phungductung 0:8ede47d38d10 252 /** @defgroup SPI_Slave_Select_management SPI Slave Select management
phungductung 0:8ede47d38d10 253 * @{
phungductung 0:8ede47d38d10 254 */
phungductung 0:8ede47d38d10 255 #define SPI_NSS_SOFT SPI_CR1_SSM
phungductung 0:8ede47d38d10 256 #define SPI_NSS_HARD_INPUT ((uint32_t)0x00000000)
phungductung 0:8ede47d38d10 257 #define SPI_NSS_HARD_OUTPUT ((uint32_t)0x00040000)
phungductung 0:8ede47d38d10 258 /**
phungductung 0:8ede47d38d10 259 * @}
phungductung 0:8ede47d38d10 260 */
phungductung 0:8ede47d38d10 261
phungductung 0:8ede47d38d10 262 /** @defgroup SPI_NSSP_Mode SPI NSS Pulse Mode
phungductung 0:8ede47d38d10 263 * @{
phungductung 0:8ede47d38d10 264 */
phungductung 0:8ede47d38d10 265 #define SPI_NSS_PULSE_ENABLE SPI_CR2_NSSP
phungductung 0:8ede47d38d10 266 #define SPI_NSS_PULSE_DISABLE ((uint32_t)0x00000000)
phungductung 0:8ede47d38d10 267 /**
phungductung 0:8ede47d38d10 268 * @}
phungductung 0:8ede47d38d10 269 */
phungductung 0:8ede47d38d10 270
phungductung 0:8ede47d38d10 271 /** @defgroup SPI_BaudRate_Prescaler SPI BaudRate Prescaler
phungductung 0:8ede47d38d10 272 * @{
phungductung 0:8ede47d38d10 273 */
phungductung 0:8ede47d38d10 274 #define SPI_BAUDRATEPRESCALER_2 ((uint32_t)0x00000000)
phungductung 0:8ede47d38d10 275 #define SPI_BAUDRATEPRESCALER_4 ((uint32_t)0x00000008)
phungductung 0:8ede47d38d10 276 #define SPI_BAUDRATEPRESCALER_8 ((uint32_t)0x00000010)
phungductung 0:8ede47d38d10 277 #define SPI_BAUDRATEPRESCALER_16 ((uint32_t)0x00000018)
phungductung 0:8ede47d38d10 278 #define SPI_BAUDRATEPRESCALER_32 ((uint32_t)0x00000020)
phungductung 0:8ede47d38d10 279 #define SPI_BAUDRATEPRESCALER_64 ((uint32_t)0x00000028)
phungductung 0:8ede47d38d10 280 #define SPI_BAUDRATEPRESCALER_128 ((uint32_t)0x00000030)
phungductung 0:8ede47d38d10 281 #define SPI_BAUDRATEPRESCALER_256 ((uint32_t)0x00000038)
phungductung 0:8ede47d38d10 282 /**
phungductung 0:8ede47d38d10 283 * @}
phungductung 0:8ede47d38d10 284 */
phungductung 0:8ede47d38d10 285
phungductung 0:8ede47d38d10 286 /** @defgroup SPI_MSB_LSB_transmission SPI MSB LSB transmission
phungductung 0:8ede47d38d10 287 * @{
phungductung 0:8ede47d38d10 288 */
phungductung 0:8ede47d38d10 289 #define SPI_FIRSTBIT_MSB ((uint32_t)0x00000000)
phungductung 0:8ede47d38d10 290 #define SPI_FIRSTBIT_LSB SPI_CR1_LSBFIRST
phungductung 0:8ede47d38d10 291 /**
phungductung 0:8ede47d38d10 292 * @}
phungductung 0:8ede47d38d10 293 */
phungductung 0:8ede47d38d10 294
phungductung 0:8ede47d38d10 295 /** @defgroup SPI_TI_mode SPI TI mode
phungductung 0:8ede47d38d10 296 * @{
phungductung 0:8ede47d38d10 297 */
phungductung 0:8ede47d38d10 298 #define SPI_TIMODE_DISABLE ((uint32_t)0x00000000)
phungductung 0:8ede47d38d10 299 #define SPI_TIMODE_ENABLE SPI_CR2_FRF
phungductung 0:8ede47d38d10 300 /**
phungductung 0:8ede47d38d10 301 * @}
phungductung 0:8ede47d38d10 302 */
phungductung 0:8ede47d38d10 303
phungductung 0:8ede47d38d10 304 /** @defgroup SPI_CRC_Calculation SPI CRC Calculation
phungductung 0:8ede47d38d10 305 * @{
phungductung 0:8ede47d38d10 306 */
phungductung 0:8ede47d38d10 307 #define SPI_CRCCALCULATION_DISABLE ((uint32_t)0x00000000)
phungductung 0:8ede47d38d10 308 #define SPI_CRCCALCULATION_ENABLE SPI_CR1_CRCEN
phungductung 0:8ede47d38d10 309 /**
phungductung 0:8ede47d38d10 310 * @}
phungductung 0:8ede47d38d10 311 */
phungductung 0:8ede47d38d10 312
phungductung 0:8ede47d38d10 313 /** @defgroup SPI_CRC_length SPI CRC Length
phungductung 0:8ede47d38d10 314 * @{
phungductung 0:8ede47d38d10 315 * This parameter can be one of the following values:
phungductung 0:8ede47d38d10 316 * SPI_CRC_LENGTH_DATASIZE: aligned with the data size
phungductung 0:8ede47d38d10 317 * SPI_CRC_LENGTH_8BIT : CRC 8bit
phungductung 0:8ede47d38d10 318 * SPI_CRC_LENGTH_16BIT : CRC 16bit
phungductung 0:8ede47d38d10 319 */
phungductung 0:8ede47d38d10 320 #define SPI_CRC_LENGTH_DATASIZE ((uint32_t)0x00000000)
phungductung 0:8ede47d38d10 321 #define SPI_CRC_LENGTH_8BIT ((uint32_t)0x00000001)
phungductung 0:8ede47d38d10 322 #define SPI_CRC_LENGTH_16BIT ((uint32_t)0x00000002)
phungductung 0:8ede47d38d10 323 /**
phungductung 0:8ede47d38d10 324 * @}
phungductung 0:8ede47d38d10 325 */
phungductung 0:8ede47d38d10 326
phungductung 0:8ede47d38d10 327 /** @defgroup SPI_FIFO_reception_threshold SPI FIFO Reception Threshold
phungductung 0:8ede47d38d10 328 * @{
phungductung 0:8ede47d38d10 329 * This parameter can be one of the following values:
phungductung 0:8ede47d38d10 330 * SPI_RXFIFO_THRESHOLD or SPI_RXFIFO_THRESHOLD_QF :
phungductung 0:8ede47d38d10 331 * RXNE event is generated if the FIFO
phungductung 0:8ede47d38d10 332 * level is greater or equal to 1/2(16-bits).
phungductung 0:8ede47d38d10 333 * SPI_RXFIFO_THRESHOLD_HF: RXNE event is generated if the FIFO
phungductung 0:8ede47d38d10 334 * level is greater or equal to 1/4(8 bits). */
phungductung 0:8ede47d38d10 335 #define SPI_RXFIFO_THRESHOLD SPI_CR2_FRXTH
phungductung 0:8ede47d38d10 336 #define SPI_RXFIFO_THRESHOLD_QF SPI_CR2_FRXTH
phungductung 0:8ede47d38d10 337 #define SPI_RXFIFO_THRESHOLD_HF ((uint32_t)0x00000000)
phungductung 0:8ede47d38d10 338
phungductung 0:8ede47d38d10 339 /**
phungductung 0:8ede47d38d10 340 * @}
phungductung 0:8ede47d38d10 341 */
phungductung 0:8ede47d38d10 342
phungductung 0:8ede47d38d10 343 /** @defgroup SPI_Interrupt_configuration_definition SPI Interrupt configuration definition
phungductung 0:8ede47d38d10 344 * @brief SPI Interrupt definition
phungductung 0:8ede47d38d10 345 * Elements values convention: 0xXXXXXXXX
phungductung 0:8ede47d38d10 346 * - XXXXXXXX : Interrupt control mask
phungductung 0:8ede47d38d10 347 * @{
phungductung 0:8ede47d38d10 348 */
phungductung 0:8ede47d38d10 349 #define SPI_IT_TXE SPI_CR2_TXEIE
phungductung 0:8ede47d38d10 350 #define SPI_IT_RXNE SPI_CR2_RXNEIE
phungductung 0:8ede47d38d10 351 #define SPI_IT_ERR SPI_CR2_ERRIE
phungductung 0:8ede47d38d10 352 /**
phungductung 0:8ede47d38d10 353 * @}
phungductung 0:8ede47d38d10 354 */
phungductung 0:8ede47d38d10 355
phungductung 0:8ede47d38d10 356
phungductung 0:8ede47d38d10 357 /** @defgroup SPI_Flag_definition SPI Flag definition
phungductung 0:8ede47d38d10 358 * @brief Flag definition
phungductung 0:8ede47d38d10 359 * Elements values convention: 0xXXXXYYYY
phungductung 0:8ede47d38d10 360 * - XXXX : Flag register Index
phungductung 0:8ede47d38d10 361 * - YYYY : Flag mask
phungductung 0:8ede47d38d10 362 * @{
phungductung 0:8ede47d38d10 363 */
phungductung 0:8ede47d38d10 364 #define SPI_FLAG_RXNE SPI_SR_RXNE /* SPI status flag: Rx buffer not empty flag */
phungductung 0:8ede47d38d10 365 #define SPI_FLAG_TXE SPI_SR_TXE /* SPI status flag: Tx buffer empty flag */
phungductung 0:8ede47d38d10 366 #define SPI_FLAG_BSY SPI_SR_BSY /* SPI status flag: Busy flag */
phungductung 0:8ede47d38d10 367 #define SPI_FLAG_CRCERR SPI_SR_CRCERR /* SPI Error flag: CRC error flag */
phungductung 0:8ede47d38d10 368 #define SPI_FLAG_MODF SPI_SR_MODF /* SPI Error flag: Mode fault flag */
phungductung 0:8ede47d38d10 369 #define SPI_FLAG_OVR SPI_SR_OVR /* SPI Error flag: Overrun flag */
phungductung 0:8ede47d38d10 370 #define SPI_FLAG_FRE SPI_SR_FRE /* SPI Error flag: TI mode frame format error flag */
phungductung 0:8ede47d38d10 371 #define SPI_FLAG_FTLVL SPI_SR_FTLVL /* SPI fifo transmission level */
phungductung 0:8ede47d38d10 372 #define SPI_FLAG_FRLVL SPI_SR_FRLVL /* SPI fifo reception level */
phungductung 0:8ede47d38d10 373 /**
phungductung 0:8ede47d38d10 374 * @}
phungductung 0:8ede47d38d10 375 */
phungductung 0:8ede47d38d10 376
phungductung 0:8ede47d38d10 377 /** @defgroup SPI_transmission_fifo_status_level SPI Transmission FIFO Status Level
phungductung 0:8ede47d38d10 378 * @{
phungductung 0:8ede47d38d10 379 */
phungductung 0:8ede47d38d10 380 #define SPI_FTLVL_EMPTY ((uint32_t)0x0000)
phungductung 0:8ede47d38d10 381 #define SPI_FTLVL_QUARTER_FULL ((uint32_t)0x0800)
phungductung 0:8ede47d38d10 382 #define SPI_FTLVL_HALF_FULL ((uint32_t)0x1000)
phungductung 0:8ede47d38d10 383 #define SPI_FTLVL_FULL ((uint32_t)0x1800)
phungductung 0:8ede47d38d10 384
phungductung 0:8ede47d38d10 385 /**
phungductung 0:8ede47d38d10 386 * @}
phungductung 0:8ede47d38d10 387 */
phungductung 0:8ede47d38d10 388
phungductung 0:8ede47d38d10 389 /** @defgroup SPI_reception_fifo_status_level SPI Reception FIFO Status Level
phungductung 0:8ede47d38d10 390 * @{
phungductung 0:8ede47d38d10 391 */
phungductung 0:8ede47d38d10 392 #define SPI_FRLVL_EMPTY ((uint32_t)0x0000)
phungductung 0:8ede47d38d10 393 #define SPI_FRLVL_QUARTER_FULL ((uint32_t)0x0200)
phungductung 0:8ede47d38d10 394 #define SPI_FRLVL_HALF_FULL ((uint32_t)0x0400)
phungductung 0:8ede47d38d10 395 #define SPI_FRLVL_FULL ((uint32_t)0x0600)
phungductung 0:8ede47d38d10 396 /**
phungductung 0:8ede47d38d10 397 * @}
phungductung 0:8ede47d38d10 398 */
phungductung 0:8ede47d38d10 399
phungductung 0:8ede47d38d10 400 /**
phungductung 0:8ede47d38d10 401 * @}
phungductung 0:8ede47d38d10 402 */
phungductung 0:8ede47d38d10 403
phungductung 0:8ede47d38d10 404 /* Exported macros ------------------------------------------------------------*/
phungductung 0:8ede47d38d10 405 /** @defgroup SPI_Exported_Macros SPI Exported Macros
phungductung 0:8ede47d38d10 406 * @{
phungductung 0:8ede47d38d10 407 */
phungductung 0:8ede47d38d10 408
phungductung 0:8ede47d38d10 409 /** @brief Reset SPI handle state
phungductung 0:8ede47d38d10 410 * @param __HANDLE__: SPI handle.
phungductung 0:8ede47d38d10 411 * @retval None
phungductung 0:8ede47d38d10 412 */
phungductung 0:8ede47d38d10 413 #define __HAL_SPI_RESET_HANDLE_STATE(__HANDLE__) ((__HANDLE__)->State = HAL_SPI_STATE_RESET)
phungductung 0:8ede47d38d10 414
phungductung 0:8ede47d38d10 415 /** @brief Enables or disables the specified SPI interrupts.
phungductung 0:8ede47d38d10 416 * @param __HANDLE__ : specifies the SPI Handle.
phungductung 0:8ede47d38d10 417 * This parameter can be SPI where x: 1, 2, or 3 to select the SPI peripheral.
phungductung 0:8ede47d38d10 418 * @param __INTERRUPT__ : specifies the interrupt source to enable or disable.
phungductung 0:8ede47d38d10 419 * This parameter can be one of the following values:
phungductung 0:8ede47d38d10 420 * @arg SPI_IT_TXE: Tx buffer empty interrupt enable
phungductung 0:8ede47d38d10 421 * @arg SPI_IT_RXNE: RX buffer not empty interrupt enable
phungductung 0:8ede47d38d10 422 * @arg SPI_IT_ERR: Error interrupt enable
phungductung 0:8ede47d38d10 423 * @retval None
phungductung 0:8ede47d38d10 424 */
phungductung 0:8ede47d38d10 425 #define __HAL_SPI_ENABLE_IT(__HANDLE__, __INTERRUPT__) ((__HANDLE__)->Instance->CR2 |= (__INTERRUPT__))
phungductung 0:8ede47d38d10 426 #define __HAL_SPI_DISABLE_IT(__HANDLE__, __INTERRUPT__) ((__HANDLE__)->Instance->CR2 &= (~(__INTERRUPT__)))
phungductung 0:8ede47d38d10 427
phungductung 0:8ede47d38d10 428 /** @brief Checks if the specified SPI interrupt source is enabled or disabled.
phungductung 0:8ede47d38d10 429 * @param __HANDLE__ : specifies the SPI Handle.
phungductung 0:8ede47d38d10 430 * This parameter can be SPI where x: 1, 2, or 3 to select the SPI peripheral.
phungductung 0:8ede47d38d10 431 * @param __INTERRUPT__ : specifies the SPI interrupt source to check.
phungductung 0:8ede47d38d10 432 * This parameter can be one of the following values:
phungductung 0:8ede47d38d10 433 * @arg SPI_IT_TXE: Tx buffer empty interrupt enable
phungductung 0:8ede47d38d10 434 * @arg SPI_IT_RXNE: RX buffer not empty interrupt enable
phungductung 0:8ede47d38d10 435 * @arg SPI_IT_ERR: Error interrupt enable
phungductung 0:8ede47d38d10 436 * @retval The new state of __IT__ (TRUE or FALSE).
phungductung 0:8ede47d38d10 437 */
phungductung 0:8ede47d38d10 438 #define __HAL_SPI_GET_IT_SOURCE(__HANDLE__, __INTERRUPT__) ((((__HANDLE__)->Instance->CR2 & (__INTERRUPT__)) == (__INTERRUPT__)) ? SET : RESET)
phungductung 0:8ede47d38d10 439
phungductung 0:8ede47d38d10 440 /** @brief Checks whether the specified SPI flag is set or not.
phungductung 0:8ede47d38d10 441 * @param __HANDLE__ : specifies the SPI Handle.
phungductung 0:8ede47d38d10 442 * This parameter can be SPI where x: 1, 2, or 3 to select the SPI peripheral.
phungductung 0:8ede47d38d10 443 * @param __FLAG__ : specifies the flag to check.
phungductung 0:8ede47d38d10 444 * This parameter can be one of the following values:
phungductung 0:8ede47d38d10 445 * @arg SPI_FLAG_RXNE: Receive buffer not empty flag
phungductung 0:8ede47d38d10 446 * @arg SPI_FLAG_TXE: Transmit buffer empty flag
phungductung 0:8ede47d38d10 447 * @arg SPI_FLAG_CRCERR: CRC error flag
phungductung 0:8ede47d38d10 448 * @arg SPI_FLAG_MODF: Mode fault flag
phungductung 0:8ede47d38d10 449 * @arg SPI_FLAG_OVR: Overrun flag
phungductung 0:8ede47d38d10 450 * @arg SPI_FLAG_BSY: Busy flag
phungductung 0:8ede47d38d10 451 * @arg SPI_FLAG_FRE: Frame format error flag
phungductung 0:8ede47d38d10 452 * @arg SPI_FLAG_FTLVL: SPI fifo transmission level
phungductung 0:8ede47d38d10 453 * @arg SPI_FLAG_FRLVL: SPI fifo reception level
phungductung 0:8ede47d38d10 454 * @retval The new state of __FLAG__ (TRUE or FALSE).
phungductung 0:8ede47d38d10 455 */
phungductung 0:8ede47d38d10 456 #define __HAL_SPI_GET_FLAG(__HANDLE__, __FLAG__) ((((__HANDLE__)->Instance->SR) & (__FLAG__)) == (__FLAG__))
phungductung 0:8ede47d38d10 457
phungductung 0:8ede47d38d10 458 /** @brief Clears the SPI CRCERR pending flag.
phungductung 0:8ede47d38d10 459 * @param __HANDLE__ : specifies the SPI Handle.
phungductung 0:8ede47d38d10 460 * This parameter can be SPI where x: 1, 2, or 3 to select the SPI peripheral.
phungductung 0:8ede47d38d10 461 * @retval None
phungductung 0:8ede47d38d10 462 */
phungductung 0:8ede47d38d10 463 #define __HAL_SPI_CLEAR_CRCERRFLAG(__HANDLE__) ((__HANDLE__)->Instance->SR = (uint16_t)(~SPI_FLAG_CRCERR))
phungductung 0:8ede47d38d10 464
phungductung 0:8ede47d38d10 465 /** @brief Clears the SPI MODF pending flag.
phungductung 0:8ede47d38d10 466 * @param __HANDLE__ : specifies the SPI Handle.
phungductung 0:8ede47d38d10 467 * This parameter can be SPI where x: 1, 2, or 3 to select the SPI peripheral.
phungductung 0:8ede47d38d10 468 *
phungductung 0:8ede47d38d10 469 * @retval None
phungductung 0:8ede47d38d10 470 */
phungductung 0:8ede47d38d10 471 #define __HAL_SPI_CLEAR_MODFFLAG(__HANDLE__) \
phungductung 0:8ede47d38d10 472 do{ \
phungductung 0:8ede47d38d10 473 __IO uint32_t tmpreg = 0x00; \
phungductung 0:8ede47d38d10 474 tmpreg = (__HANDLE__)->Instance->SR; \
phungductung 0:8ede47d38d10 475 (__HANDLE__)->Instance->CR1 &= (~SPI_CR1_SPE); \
phungductung 0:8ede47d38d10 476 UNUSED(tmpreg); \
phungductung 0:8ede47d38d10 477 } while(0)
phungductung 0:8ede47d38d10 478
phungductung 0:8ede47d38d10 479 /** @brief Clears the SPI OVR pending flag.
phungductung 0:8ede47d38d10 480 * @param __HANDLE__ : specifies the SPI Handle.
phungductung 0:8ede47d38d10 481 * This parameter can be SPI where x: 1, 2, or 3 to select the SPI peripheral.
phungductung 0:8ede47d38d10 482 *
phungductung 0:8ede47d38d10 483 * @retval None
phungductung 0:8ede47d38d10 484 */
phungductung 0:8ede47d38d10 485 #define __HAL_SPI_CLEAR_OVRFLAG(__HANDLE__) \
phungductung 0:8ede47d38d10 486 do{ \
phungductung 0:8ede47d38d10 487 __IO uint32_t tmpreg = 0x00; \
phungductung 0:8ede47d38d10 488 tmpreg = (__HANDLE__)->Instance->DR; \
phungductung 0:8ede47d38d10 489 tmpreg = (__HANDLE__)->Instance->SR; \
phungductung 0:8ede47d38d10 490 UNUSED(tmpreg); \
phungductung 0:8ede47d38d10 491 } while(0)
phungductung 0:8ede47d38d10 492
phungductung 0:8ede47d38d10 493 /** @brief Clears the SPI FRE pending flag.
phungductung 0:8ede47d38d10 494 * @param __HANDLE__ : specifies the SPI Handle.
phungductung 0:8ede47d38d10 495 * This parameter can be SPI where x: 1, 2, or 3 to select the SPI peripheral.
phungductung 0:8ede47d38d10 496 *
phungductung 0:8ede47d38d10 497 * @retval None
phungductung 0:8ede47d38d10 498 */
phungductung 0:8ede47d38d10 499 #define __HAL_SPI_CLEAR_FREFLAG(__HANDLE__) \
phungductung 0:8ede47d38d10 500 do{ \
phungductung 0:8ede47d38d10 501 __IO uint32_t tmpreg = 0x00; \
phungductung 0:8ede47d38d10 502 tmpreg = (__HANDLE__)->Instance->SR; \
phungductung 0:8ede47d38d10 503 UNUSED(tmpreg); \
phungductung 0:8ede47d38d10 504 } while(0)
phungductung 0:8ede47d38d10 505
phungductung 0:8ede47d38d10 506 /** @brief Enables the SPI.
phungductung 0:8ede47d38d10 507 * @param __HANDLE__ : specifies the SPI Handle.
phungductung 0:8ede47d38d10 508 * This parameter can be SPI where x: 1, 2, or 3 to select the SPI peripheral.
phungductung 0:8ede47d38d10 509 * @retval None
phungductung 0:8ede47d38d10 510 */
phungductung 0:8ede47d38d10 511 #define __HAL_SPI_ENABLE(__HANDLE__) ((__HANDLE__)->Instance->CR1 |= SPI_CR1_SPE)
phungductung 0:8ede47d38d10 512
phungductung 0:8ede47d38d10 513 /** @brief Disables the SPI.
phungductung 0:8ede47d38d10 514 * @param __HANDLE__ : specifies the SPI Handle.
phungductung 0:8ede47d38d10 515 * This parameter can be SPI where x: 1, 2, or 3 to select the SPI peripheral.
phungductung 0:8ede47d38d10 516 * @retval None
phungductung 0:8ede47d38d10 517 */
phungductung 0:8ede47d38d10 518 #define __HAL_SPI_DISABLE(__HANDLE__) ((__HANDLE__)->Instance->CR1 &= (~SPI_CR1_SPE))
phungductung 0:8ede47d38d10 519
phungductung 0:8ede47d38d10 520 /**
phungductung 0:8ede47d38d10 521 * @}
phungductung 0:8ede47d38d10 522 */
phungductung 0:8ede47d38d10 523
phungductung 0:8ede47d38d10 524 /* Private macros --------------------------------------------------------*/
phungductung 0:8ede47d38d10 525 /** @defgroup SPI_Private_Macros SPI Private Macros
phungductung 0:8ede47d38d10 526 * @{
phungductung 0:8ede47d38d10 527 */
phungductung 0:8ede47d38d10 528
phungductung 0:8ede47d38d10 529 /** @brief Sets the SPI transmit-only mode.
phungductung 0:8ede47d38d10 530 * @param __HANDLE__ : specifies the SPI Handle.
phungductung 0:8ede47d38d10 531 * This parameter can be SPI where x: 1, 2, or 3 to select the SPI peripheral.
phungductung 0:8ede47d38d10 532 * @retval None
phungductung 0:8ede47d38d10 533 */
phungductung 0:8ede47d38d10 534 #define SPI_1LINE_TX(__HANDLE__) ((__HANDLE__)->Instance->CR1 |= SPI_CR1_BIDIOE)
phungductung 0:8ede47d38d10 535
phungductung 0:8ede47d38d10 536 /** @brief Sets the SPI receive-only mode.
phungductung 0:8ede47d38d10 537 * @param __HANDLE__ : specifies the SPI Handle.
phungductung 0:8ede47d38d10 538 * This parameter can be SPI where x: 1, 2, or 3 to select the SPI peripheral.
phungductung 0:8ede47d38d10 539 * @retval None
phungductung 0:8ede47d38d10 540 */
phungductung 0:8ede47d38d10 541 #define SPI_1LINE_RX(__HANDLE__) ((__HANDLE__)->Instance->CR1 &= (~SPI_CR1_BIDIOE))
phungductung 0:8ede47d38d10 542
phungductung 0:8ede47d38d10 543 /** @brief Resets the CRC calculation of the SPI.
phungductung 0:8ede47d38d10 544 * @param __HANDLE__ : specifies the SPI Handle.
phungductung 0:8ede47d38d10 545 * This parameter can be SPI where x: 1, 2, or 3 to select the SPI peripheral.
phungductung 0:8ede47d38d10 546 * @retval None
phungductung 0:8ede47d38d10 547 */
phungductung 0:8ede47d38d10 548 #define SPI_RESET_CRC(__HANDLE__) do{(__HANDLE__)->Instance->CR1 &= (uint16_t)(~SPI_CR1_CRCEN);\
phungductung 0:8ede47d38d10 549 (__HANDLE__)->Instance->CR1 |= SPI_CR1_CRCEN;}while(0)
phungductung 0:8ede47d38d10 550
phungductung 0:8ede47d38d10 551 #define IS_SPI_MODE(MODE) (((MODE) == SPI_MODE_SLAVE) || \
phungductung 0:8ede47d38d10 552 ((MODE) == SPI_MODE_MASTER))
phungductung 0:8ede47d38d10 553
phungductung 0:8ede47d38d10 554 #define IS_SPI_DIRECTION(MODE) (((MODE) == SPI_DIRECTION_2LINES) || \
phungductung 0:8ede47d38d10 555 ((MODE) == SPI_DIRECTION_2LINES_RXONLY) ||\
phungductung 0:8ede47d38d10 556 ((MODE) == SPI_DIRECTION_1LINE))
phungductung 0:8ede47d38d10 557
phungductung 0:8ede47d38d10 558 #define IS_SPI_DIRECTION_2LINES(MODE) ((MODE) == SPI_DIRECTION_2LINES)
phungductung 0:8ede47d38d10 559
phungductung 0:8ede47d38d10 560 #define IS_SPI_DIRECTION_2LINES_OR_1LINE(MODE) (((MODE) == SPI_DIRECTION_2LINES)|| \
phungductung 0:8ede47d38d10 561 ((MODE) == SPI_DIRECTION_1LINE))
phungductung 0:8ede47d38d10 562
phungductung 0:8ede47d38d10 563 #define IS_SPI_DATASIZE(DATASIZE) (((DATASIZE) == SPI_DATASIZE_16BIT) || \
phungductung 0:8ede47d38d10 564 ((DATASIZE) == SPI_DATASIZE_15BIT) || \
phungductung 0:8ede47d38d10 565 ((DATASIZE) == SPI_DATASIZE_14BIT) || \
phungductung 0:8ede47d38d10 566 ((DATASIZE) == SPI_DATASIZE_13BIT) || \
phungductung 0:8ede47d38d10 567 ((DATASIZE) == SPI_DATASIZE_12BIT) || \
phungductung 0:8ede47d38d10 568 ((DATASIZE) == SPI_DATASIZE_11BIT) || \
phungductung 0:8ede47d38d10 569 ((DATASIZE) == SPI_DATASIZE_10BIT) || \
phungductung 0:8ede47d38d10 570 ((DATASIZE) == SPI_DATASIZE_9BIT) || \
phungductung 0:8ede47d38d10 571 ((DATASIZE) == SPI_DATASIZE_8BIT) || \
phungductung 0:8ede47d38d10 572 ((DATASIZE) == SPI_DATASIZE_7BIT) || \
phungductung 0:8ede47d38d10 573 ((DATASIZE) == SPI_DATASIZE_6BIT) || \
phungductung 0:8ede47d38d10 574 ((DATASIZE) == SPI_DATASIZE_5BIT) || \
phungductung 0:8ede47d38d10 575 ((DATASIZE) == SPI_DATASIZE_4BIT))
phungductung 0:8ede47d38d10 576
phungductung 0:8ede47d38d10 577 #define IS_SPI_CPOL(CPOL) (((CPOL) == SPI_POLARITY_LOW) || \
phungductung 0:8ede47d38d10 578 ((CPOL) == SPI_POLARITY_HIGH))
phungductung 0:8ede47d38d10 579
phungductung 0:8ede47d38d10 580 #define IS_SPI_CPHA(CPHA) (((CPHA) == SPI_PHASE_1EDGE) || \
phungductung 0:8ede47d38d10 581 ((CPHA) == SPI_PHASE_2EDGE))
phungductung 0:8ede47d38d10 582
phungductung 0:8ede47d38d10 583 #define IS_SPI_NSS(NSS) (((NSS) == SPI_NSS_SOFT) || \
phungductung 0:8ede47d38d10 584 ((NSS) == SPI_NSS_HARD_INPUT) || \
phungductung 0:8ede47d38d10 585 ((NSS) == SPI_NSS_HARD_OUTPUT))
phungductung 0:8ede47d38d10 586
phungductung 0:8ede47d38d10 587 #define IS_SPI_NSSP(NSSP) (((NSSP) == SPI_NSS_PULSE_ENABLE) || \
phungductung 0:8ede47d38d10 588 ((NSSP) == SPI_NSS_PULSE_DISABLE))
phungductung 0:8ede47d38d10 589
phungductung 0:8ede47d38d10 590 #define IS_SPI_BAUDRATE_PRESCALER(PRESCALER) (((PRESCALER) == SPI_BAUDRATEPRESCALER_2) || \
phungductung 0:8ede47d38d10 591 ((PRESCALER) == SPI_BAUDRATEPRESCALER_4) || \
phungductung 0:8ede47d38d10 592 ((PRESCALER) == SPI_BAUDRATEPRESCALER_8) || \
phungductung 0:8ede47d38d10 593 ((PRESCALER) == SPI_BAUDRATEPRESCALER_16) || \
phungductung 0:8ede47d38d10 594 ((PRESCALER) == SPI_BAUDRATEPRESCALER_32) || \
phungductung 0:8ede47d38d10 595 ((PRESCALER) == SPI_BAUDRATEPRESCALER_64) || \
phungductung 0:8ede47d38d10 596 ((PRESCALER) == SPI_BAUDRATEPRESCALER_128) || \
phungductung 0:8ede47d38d10 597 ((PRESCALER) == SPI_BAUDRATEPRESCALER_256))
phungductung 0:8ede47d38d10 598
phungductung 0:8ede47d38d10 599 #define IS_SPI_FIRST_BIT(BIT) (((BIT) == SPI_FIRSTBIT_MSB) || \
phungductung 0:8ede47d38d10 600 ((BIT) == SPI_FIRSTBIT_LSB))
phungductung 0:8ede47d38d10 601
phungductung 0:8ede47d38d10 602 #define IS_SPI_TIMODE(MODE) (((MODE) == SPI_TIMODE_DISABLE) || \
phungductung 0:8ede47d38d10 603 ((MODE) == SPI_TIMODE_ENABLE))
phungductung 0:8ede47d38d10 604
phungductung 0:8ede47d38d10 605 #define IS_SPI_CRC_CALCULATION(CALCULATION) (((CALCULATION) == SPI_CRCCALCULATION_DISABLE) || \
phungductung 0:8ede47d38d10 606 ((CALCULATION) == SPI_CRCCALCULATION_ENABLE))
phungductung 0:8ede47d38d10 607
phungductung 0:8ede47d38d10 608 #define IS_SPI_CRC_LENGTH(LENGTH) (((LENGTH) == SPI_CRC_LENGTH_DATASIZE) ||\
phungductung 0:8ede47d38d10 609 ((LENGTH) == SPI_CRC_LENGTH_8BIT) || \
phungductung 0:8ede47d38d10 610 ((LENGTH) == SPI_CRC_LENGTH_16BIT))
phungductung 0:8ede47d38d10 611
phungductung 0:8ede47d38d10 612 #define IS_SPI_CRC_POLYNOMIAL(POLYNOMIAL) (((POLYNOMIAL) >= 0x1) && ((POLYNOMIAL) <= 0xFFFF))
phungductung 0:8ede47d38d10 613
phungductung 0:8ede47d38d10 614
phungductung 0:8ede47d38d10 615 /**
phungductung 0:8ede47d38d10 616 * @}
phungductung 0:8ede47d38d10 617 */
phungductung 0:8ede47d38d10 618
phungductung 0:8ede47d38d10 619 /* Exported functions --------------------------------------------------------*/
phungductung 0:8ede47d38d10 620 /** @addtogroup SPI_Exported_Functions SPI Exported Functions
phungductung 0:8ede47d38d10 621 * @{
phungductung 0:8ede47d38d10 622 */
phungductung 0:8ede47d38d10 623
phungductung 0:8ede47d38d10 624 /** @addtogroup SPI_Exported_Functions_Group1 Initialization and de-initialization functions
phungductung 0:8ede47d38d10 625 * @{
phungductung 0:8ede47d38d10 626 */
phungductung 0:8ede47d38d10 627
phungductung 0:8ede47d38d10 628 /* Initialization and de-initialization functions ****************************/
phungductung 0:8ede47d38d10 629 HAL_StatusTypeDef HAL_SPI_Init(SPI_HandleTypeDef *hspi);
phungductung 0:8ede47d38d10 630 HAL_StatusTypeDef HAL_SPI_DeInit (SPI_HandleTypeDef *hspi);
phungductung 0:8ede47d38d10 631 void HAL_SPI_MspInit(SPI_HandleTypeDef *hspi);
phungductung 0:8ede47d38d10 632 void HAL_SPI_MspDeInit(SPI_HandleTypeDef *hspi);
phungductung 0:8ede47d38d10 633 /**
phungductung 0:8ede47d38d10 634 * @}
phungductung 0:8ede47d38d10 635 */
phungductung 0:8ede47d38d10 636
phungductung 0:8ede47d38d10 637 /** @addtogroup SPI_Exported_Functions_Group2 IO operation functions
phungductung 0:8ede47d38d10 638 * @{
phungductung 0:8ede47d38d10 639 */
phungductung 0:8ede47d38d10 640
phungductung 0:8ede47d38d10 641 /* IO operation functions *****************************************************/
phungductung 0:8ede47d38d10 642 HAL_StatusTypeDef HAL_SPI_Transmit(SPI_HandleTypeDef *hspi, uint8_t *pData, uint16_t Size, uint32_t Timeout);
phungductung 0:8ede47d38d10 643 HAL_StatusTypeDef HAL_SPI_Receive(SPI_HandleTypeDef *hspi, uint8_t *pData, uint16_t Size, uint32_t Timeout);
phungductung 0:8ede47d38d10 644 HAL_StatusTypeDef HAL_SPI_TransmitReceive(SPI_HandleTypeDef *hspi, uint8_t *pTxData, uint8_t *pRxData, uint16_t Size, uint32_t Timeout);
phungductung 0:8ede47d38d10 645 HAL_StatusTypeDef HAL_SPI_Transmit_IT(SPI_HandleTypeDef *hspi, uint8_t *pData, uint16_t Size);
phungductung 0:8ede47d38d10 646 HAL_StatusTypeDef HAL_SPI_Receive_IT(SPI_HandleTypeDef *hspi, uint8_t *pData, uint16_t Size);
phungductung 0:8ede47d38d10 647 HAL_StatusTypeDef HAL_SPI_TransmitReceive_IT(SPI_HandleTypeDef *hspi, uint8_t *pTxData, uint8_t *pRxData, uint16_t Size);
phungductung 0:8ede47d38d10 648 HAL_StatusTypeDef HAL_SPI_Transmit_DMA(SPI_HandleTypeDef *hspi, uint8_t *pData, uint16_t Size);
phungductung 0:8ede47d38d10 649 HAL_StatusTypeDef HAL_SPI_Receive_DMA(SPI_HandleTypeDef *hspi, uint8_t *pData, uint16_t Size);
phungductung 0:8ede47d38d10 650 HAL_StatusTypeDef HAL_SPI_TransmitReceive_DMA(SPI_HandleTypeDef *hspi, uint8_t *pTxData, uint8_t *pRxData, uint16_t Size);
phungductung 0:8ede47d38d10 651 HAL_StatusTypeDef HAL_SPI_DMAPause(SPI_HandleTypeDef *hspi);
phungductung 0:8ede47d38d10 652 HAL_StatusTypeDef HAL_SPI_DMAResume(SPI_HandleTypeDef *hspi);
phungductung 0:8ede47d38d10 653 HAL_StatusTypeDef HAL_SPI_DMAStop(SPI_HandleTypeDef *hspi);
phungductung 0:8ede47d38d10 654
phungductung 0:8ede47d38d10 655 void HAL_SPI_IRQHandler(SPI_HandleTypeDef *hspi);
phungductung 0:8ede47d38d10 656 void HAL_SPI_TxCpltCallback(SPI_HandleTypeDef *hspi);
phungductung 0:8ede47d38d10 657 void HAL_SPI_RxCpltCallback(SPI_HandleTypeDef *hspi);
phungductung 0:8ede47d38d10 658 void HAL_SPI_TxRxCpltCallback(SPI_HandleTypeDef *hspi);
phungductung 0:8ede47d38d10 659 void HAL_SPI_TxHalfCpltCallback(SPI_HandleTypeDef *hspi);
phungductung 0:8ede47d38d10 660 void HAL_SPI_RxHalfCpltCallback(SPI_HandleTypeDef *hspi);
phungductung 0:8ede47d38d10 661 void HAL_SPI_TxRxHalfCpltCallback(SPI_HandleTypeDef *hspi);
phungductung 0:8ede47d38d10 662 void HAL_SPI_ErrorCallback(SPI_HandleTypeDef *hspi);
phungductung 0:8ede47d38d10 663 /**
phungductung 0:8ede47d38d10 664 * @}
phungductung 0:8ede47d38d10 665 */
phungductung 0:8ede47d38d10 666
phungductung 0:8ede47d38d10 667 /** @addtogroup SPI_Exported_Functions_Group3 Peripheral State and Errors functions
phungductung 0:8ede47d38d10 668 * @{
phungductung 0:8ede47d38d10 669 */
phungductung 0:8ede47d38d10 670
phungductung 0:8ede47d38d10 671 /* Peripheral State and Error functions ***************************************/
phungductung 0:8ede47d38d10 672 HAL_SPI_StateTypeDef HAL_SPI_GetState(SPI_HandleTypeDef *hspi);
phungductung 0:8ede47d38d10 673 uint32_t HAL_SPI_GetError(SPI_HandleTypeDef *hspi);
phungductung 0:8ede47d38d10 674 /**
phungductung 0:8ede47d38d10 675 * @}
phungductung 0:8ede47d38d10 676 */
phungductung 0:8ede47d38d10 677
phungductung 0:8ede47d38d10 678 /**
phungductung 0:8ede47d38d10 679 * @}
phungductung 0:8ede47d38d10 680 */
phungductung 0:8ede47d38d10 681
phungductung 0:8ede47d38d10 682 /**
phungductung 0:8ede47d38d10 683 * @}
phungductung 0:8ede47d38d10 684 */
phungductung 0:8ede47d38d10 685
phungductung 0:8ede47d38d10 686 /**
phungductung 0:8ede47d38d10 687 * @}
phungductung 0:8ede47d38d10 688 */
phungductung 0:8ede47d38d10 689
phungductung 0:8ede47d38d10 690 #ifdef __cplusplus
phungductung 0:8ede47d38d10 691 }
phungductung 0:8ede47d38d10 692 #endif
phungductung 0:8ede47d38d10 693
phungductung 0:8ede47d38d10 694 #endif /* __STM32F7xx_HAL_SPI_H */
phungductung 0:8ede47d38d10 695
phungductung 0:8ede47d38d10 696 /************************ (C) COPYRIGHT STMicroelectronics *****END OF FILE****/